## 3.3 ModelSim 仿真结果及分析



复位结束后,cmd\_i设置为写指令,向地址 6'd0 即 slv0 的控制寄存器中写入 32'd9,低 6 位为 001001,表示通道 0 的数据包长度为 8,优先级为 0,通道使能信号为 1;再向地址 6'd4 即 slv1 的控制寄存器中写入 32'd19,低 6 位为 010011,表示通道 1 的数据包长度为 16,优先级为 1,通道使能信号为 1;再向地址 6'd8 即 slv2 的控制寄存器中写入 32'd29,低 6 位为 010011,表示通道 2 的数据包长度为 32,优先级为 2,通道使能信号为 1。接着 cmd\_i设置为读指令,读取 slv0 的状态寄存器,即利用 cmd\_data\_o端口实时更新 slv0 的 fifo 余量。将通道数据 32'd1x 至 32'd10x 分别输入 3 个 slave\_fifo 时,fifo\_0 余量从 64 开始逐次递减,当 fifo\_0 中有 8 个数据,即通道 0 的数据包长度时,fifo\_0发出输出请求,由 arbiter 仲裁后将通道号 0 和数据包长度 8 发送给 formatter,传递到输出端口 fmt\_chid\_o 和 fmt\_length\_o。



当有效的通道号传递到 formatter 时,formatter 发出发送数据请求,则 fifo\_0 的数据被读到 formatter,cmd\_data\_o 即 fifo\_0 的余量不断增加,从 54 增加到 62,说明读取了 8 个数据,即一个完整数据包。读取到第 7 个数据时,formatter 进入 REQ 状态,将表示准备发送数据的信号 fmt\_req\_o 置高,读取到第 8 个数据时,formatter 进入 WAIT\_GRANT 状态,当外部允许接收信号 fmt\_grant\_i 为高电平时,下一个周期进入 START 状态,开始输出数据,并给出一个周期的 fmt\_start\_o 高电平信号。接着进入 SEND 状态,连续发送数据,直到发送最后一个数据时进入 END 状态,给出一个周期的 fmt\_end\_o 高电平信号,表明发送数据包完毕。下一个周期状态转换为 RECEIVE,重新开始接收数据。此时通道号给出默认值 2'd3,表示无效;数据包长度给出默认值 6'd32。至此,通道 0 的数据包发送完毕。



cmd\_i 设置为写指令,向地址 6'd0 即 slv0 的控制寄存器中写入 32'd11,低 6 位为 001011,表示通道 0 的数据包长度为 8,优先级为 1,通道使能信号为 1;再向地址 6'd4 即 slv1 的控制寄存器中写入 32'd17,低 6 位为 010001,表示通道 1 的数据包长度为 16,优先级为 0,通道使能信号为 1;再向地址 6'd8 即 slv2 的控制寄存器中写入 32'd29,低 6 位为 010011,表示通道 2 的数据包长度为 32,优先级为 2,通道使能信号为 1。接着 cmd\_i 设置为读指令,读取 slv1 的状态寄存器,即利用 cmd\_data\_o 端口实时更新 slv1 的 fifo 余量。将通道数据 32'd11x 至 32'd18x 分别输入 slave\_fifo时,fifo 1 余量从 54 开始逐次递减。



当 fifo\_1 中有 16 个数据,即通道 1 的数据包长度时,fifo\_1 发出输出请求,由 arbiter 仲裁后将通道号 1 和数据包长度 16 发送给 formatter,传递到输出端口 fmt\_chid\_o 和 fmt\_length\_o。



当有效的通道号传递到 formatter 时,formatter 发出发送数据请求,则 fifo\_1 的数据被读到 formatter,cmd\_data\_o 即 fifo\_1 的余量不断增加,从 46 增加到 62,说明读取了 16 个数据,即一个完整数据包。读取到第 15 个数据时,formatter 进入 REQ 状态,将表示准备发送数据的信号 fmt\_req\_o 置高,读取到第 16 个数据时,formatter 进入 WAIT\_GRANT 状态,当外部允许接收信号 fmt\_grant\_i 为高电平时,下一个周期进入 START 状态,开始输出数据,并给出一个周期的 fmt start o 高电平信号。接着进入 SEND 状态,连续发送数据。



在 SEND 状态连续发送数据,直到发送最后一个数据时进入 END 状态,给出一个周期的 fmt\_end\_o 高电平信号,表明发送数据包完毕。下一个周期状态转换为 RECEIVE,重新开始接收数据。此时通道号给出默认值 2'd3,表示无效;数据包长度给出默认值 6'd32。至此,通道 1 的数据包发送完毕。



cmd\_i 设置为写指令,向地址 6'd0 即 slv0 的控制寄存器中写入 32'd11, 低 6 位为 001011,表示通道 0 的数据包长度为 8,优先级为 1,通道使能信号为 1;再向地址 6'd4 即 slv1 的控制寄存器中写入 32'd21,低 6 位为 010101,表示通道 1 的数据包长度为 16,优先级为 2,通道使能信号为 1;再向地址 6'd8 即 slv2 的控制寄存器中写入 32'd25,低 6 位为 011001,表示通道 2 的数据包长度为 32,优先级为 0,通道使能信号为 1。接着 cmd\_i 设置为读指令,读取 slv2 的状态寄存器,即利用 cmd\_data\_o 端口实时更新 slv2 的 fifo 余量。将通道数据 32'd19x 至 32'd35x 分别输入 slave\_fifo 时,fifo\_2 余量从 46 开始逐次递减。



当 fifo\_2 中有 32 个数据,即通道 2 的数据包长度时,fifo\_2 发出输出请求,由 arbiter 仲裁后将通道号 2 和数据包长度 32 发送给 formatter,传递到输出端口 fmt\_chid\_o 和 fmt\_length\_o。



当有效的通道号传递到 formatter 时,formatter 发出发送数据请求,则 fifo\_2 的数据被读到 formatter, cmd\_data\_o 即 fifo\_2 的余量不断增加,从 30 增加到 62,说明读取了 32 个数据,即一个 完整数据包。读取到第 31 个数据时,formatter 进入 REQ 状态,将表示准备发送数据的信号 fmt\_req\_o 置高,读取到第 32 个数据时,formatter 进入 WAIT\_GRANT 状态。



当外部允许接收信号 fmt\_grant\_i 为高电平时,下一个周期进入 START 状态,开始输出数据,并给出一个周期的 fmt\_start\_o 高电平信号。接着进入 SEND 状态,连续发送数据。



在 SEND 状态连续发送数据,直到发送最后一个数据时进入 END 状态,给出一个周期的 fmt\_end\_o 高电平信号,表明发送数据包完毕。下一个周期状态转换为 RECEIVE,重新开始接收数据。此时通道号给出默认值 2'd3,表示无效;数据包长度给出默认值 6'd32。至此,通道 2 的数据包发送完毕。