# 哈爾濱Z紫大學 实验报告

# 实验(六)

| 题 |   |   | 目 | Cachelab   |  |  |  |
|---|---|---|---|------------|--|--|--|
|   |   |   |   | 高速缓冲器模拟    |  |  |  |
| 专 |   |   | 业 | 计算机类       |  |  |  |
| 学 |   |   | 号 | 1190201215 |  |  |  |
| 班 |   |   | 级 | 1903007    |  |  |  |
| 学 |   |   | 生 | 冯开来        |  |  |  |
| 指 | 류 | 教 | 师 | 吴锐         |  |  |  |
| 实 | 验 | 地 | 点 | G709       |  |  |  |
| 实 | 验 | 日 | 期 | 2021.5.24  |  |  |  |

# 计算机科学与技术学院

# 目 录

| 第1章 实验基本信息                                                                              | 3 -                              |
|-----------------------------------------------------------------------------------------|----------------------------------|
| 1.1 实验目的                                                                                | - 3 -<br>- 3 -<br>- 3 -<br>- 3 - |
| 第 2 章 实验预习                                                                              | 4 -                              |
| 2.1 画出存储器层级结构,标识容量价格速度等指标变化(5 分)<br>2.2 用 CPUZ 等查看你的计算机 CACHE 各参数,写出各级 CACHE 的<br>(5 分) | 的 C S E B s E B<br>              |
| 第 3 章 CACHE 模拟与测试                                                                       | 7 -                              |
| 3.1 CACHE 模拟器设计                                                                         |                                  |
| 第4章 总结                                                                                  | 11 -                             |
| 4.1 请总结本次实验的收获4.2 请给出对本次实验内容的建议                                                         |                                  |
| 参考文献                                                                                    | 12 -                             |

### 第1章 实验基本信息

#### 1.1 实验目的

理解现代计算机系统存储器层级结构 掌握 Cache 的功能结构与访问控制策略 培养 Linux 下的性能测试方法与技巧 深入理解 Cache 组成结构对 C 程序性能的影响

### 1.2 实验环境与工具

#### 1.2.1 硬件环境

X64 CPU; 2GHz; 2G RAM; 256GHD Disk 以上

#### 1.2.2 软件环境

Windows7 64 位以上; VirtualBox/Vmware 11 以上; Ubuntu 16.04 LTS 64 位/ 优麒麟 64 位;

#### 1.2.3 开发工具

Visual Studio 2010 64 位以上; TestStudio; Gprof; Valgrind 等

#### 1.3 实验预习

- 上实验课前,必须认真预习实验指导书(PPT 或 PDF)
- 了解实验的目的、实验环境与软硬件工具、实验操作步骤,复习与实验有 关的理论知识。
- 画出存储器的层级结构,标识其容量价格速度等指标变化
- 用 CPUZ 等查看你的计算机 Cache 各参数,写出 CSEBseb
- 写出 Cache 的基本结构与参数
- 写出各类 Cache 的读策略与写策略
- 掌握 Valgrind 与 Gprof 的使用方法

# 第2章 实验预习

2.1 画出存储器层级结构,标识容量价格速度等指标变化(5分)



2.2 用 CPUZ 等查看你的计算机 Cache 各参数, 写出各级 Cache 的 C S E B s e b (5分)



| L1: | C:320KB | S:256   | E:20 | B:64 | s:8  | e:5 | b:6 |
|-----|---------|---------|------|------|------|-----|-----|
| L2: | C:5MB   | S:4096  | E:20 | B:64 | s:12 | e:5 | b:6 |
| L3: | C:8MB   | S:16384 | E:8  | B:64 | s:14 | e:3 | b:6 |

#### 2.3 写出各类 Cache 的读策略与写策略(5分)

#### Cache 读策略

- 1: 命中。则从 cache 中读取相应数据到 CPU 或上一级 cache 中。
- 2: 不命中。则从主存或下一级 cache 中读取数据, 并替换出一行数据。

#### Cache 写策略

- 1: 命中
  - (1) 写回法: 只写这一级的 cache, 暂时不写数据到主存或下一级 cache, 等到该行被替换出去时, 才将数据写回到主存或下一级 cache。
  - (2) 写直达:写这一级的 cache,同时写数据到主存或下一级 cache,等到该行被替换出去时,就不用写回数据了。

#### 2: 失败

#### (1) 按写分配

a.先写数据到主存或下一级 cache, 并从主存或下一级 cache 读取刚才修改过的数据,即:先写数据,再为所写数据分配 cache line;

b.先分配 cache line 给所写数据,即:从主存中读取一行数据到 cache,然后直接对 cache 进行修改,并不把数据到写到主存或下一级 cache,一直等到该行被替换出去,才写数据到主存或下一级 cache。

#### (2) 写不分配:

直接写数据到主存或下一级 cache,并且不从主存或下一级 cache 中读取被改写的数据,不分配 cache line 给被修改的数据

### 2.4 写出用 gprof 进行性能分析的方法(5分)

gprof 是 GNU profile 工具,用于程序的性能优化以及程序瓶颈问题的查找和解决。通过分析应用程序运行时产生的 "flat profile",可以得到每个函数的调用次数,每个函数消耗的处理器时间,也可以得到函数的"调用关系图",包括函数调用的层次关系,每个函数调用花费了多少时间。使用步骤如下:

- 1) 用 gcc、g++、xlC 编译程序时,使用-pg 参数,如: gcc -pg -o test.exe test.cpp 编译器会自动在目标代码中插入用于性能测试的代码片断,这些代码在程序运行时采集并记录函数的调用关系和调用次数,并记录函数自身执行时间和被调用函数的执行时间。
- 2) 执行编译后的可执行程序,如: ./test.exe。该步骤运行程序的时间会稍慢于正常编译的可执行程序的运行时间。程序运行结束后,会在程序所在路径下生成一个缺省文件名为 gmon.out 的文件,这个文件就是记录程序运行的性能、调用关系、调用次数等信息的数据文件。

- (3) 使用 gprof 命令来分析记录程序运行信息的 gmon.out 文件,如: gprof test.exe gmon.out 则可以在显示器上看到函数调用相关的统计、分析信息。上述信息也可以采用 gprof test.exe gmon.out> gprofresult.txt 重定向到文本文件以便于后续分析。注意事项:
- 1) 程序如果不是从 main return 或 exit()退出,则可能不生成 gmon.out。
- 2) 程序如果崩溃,可能不生成 gmon.out。
- 3) 测试发现在虚拟机上运行,可能不生成 gmon.out。
- 4) 一定不能捕获、忽略 SIGPROF 信号。man 手册对 SIGPROF 的解释是: profiling timer expired. 如果忽略这个信号, gprof 的输出则是: Each sample counts as 0.01 seconds. no time accumulated.
- 5) 如果程序运行时间非常短,则 gprof 可能无效。因为受到启动、初始化、退出 等函数运行时间的影响。
- 6) 程序忽略 SIGPROF 信号!

#### 2.5 写出用 Valgrind 进行性能分析的方法((5分)

Valgrind 是运行在 Linux 上一套基于仿真技术的程序调试和分析工具,它包含一个内核——一个软件合成的 CPU,和一系列的小工具,每个工具都可以完成一项任务——调试,分析,或测试等。

一些常用的选项如下:

选项

作用

-h --help

显示帮助信息。

--version

显示 valgrind 内核的版本,每个工具都有各自的版本。

-q --quiet

安静地运行,只打印错误信息。

-v --verbose

打印更详细的信息。

--tool= [default: memcheck]

最常用的选项。运行 valgrind 中名为 toolname 的工具。如果省略工具名,默认执行 memcheck。

--db-attach= [default: no]

# 第3章 Cache 模拟与测试

#### 3.1 Cache 模拟器设计

提交 csim.c

程序设计思想:

模拟器必须在输入参数 s、E、b 设置为任意值时均能正确工作——即需要使用 malloc 函数(而不是代码中固定大小的值)来为模拟器中数据结构分配存储 空 间 。 还 要 补 充 void initCache() , void freeCache() , void accessData(mem\_addr\_t addr)的代码。

1) void initCache():

对 cache 初始化,需要用 malloc 为 cache 分配内存,并且初始化,同时标记和 lru, 计算 set\_index\_mask

整个 cache 块分配内存: cache = (cache\_set\_t\*)malloc(sizeof(cache\_set\_t)\*S);

每一组 cache 分配内存: cache[i] = (cache\_line\_t\*)malloc(sizeof(cache\_line\_t)\*E);

全部初始化: cache[i][j].valid = cache[i][j].tag = cache[i][j].lru = 0;

计算 set\_index\_mask: set\_index\_mask = (1<<s) -1;

2) void freeCache():

将刚刚申请的内存全部释放即可,先释放每一组,最后释放一整块

```
\label{eq:special_special} \begin{split} & \text{for (int } m = 0; \, m < S; \, m + +) \\ & \{ & \\ & \text{free(cache[m]);} \\ & \} \end{split}
```

free(cache);

3) void accessData(mem addr\_t addr):

首先访问内存地址 addr 中的数据,如果已经在缓存中,hit\_count++,如果不在缓存中,执行 miss\_count++,如果被驱逐,执行 eviction\_count++。

- a. 若命中, flag=1, 并且 find=i (行数), hit\_count++
- b. 未命中, miss\_count++
- c. 是否驱逐,遍历每一组,判断当前组是否已满,有一个 valid=0,则未满。若 valid 全为 1,需要被驱逐,执行 eviction\_count++。
- d. 若该组未满,有效位不为1的那一行更新有效位为1,同时更新标记位和 lru
- 4) 计算 S、E、B:

S = 1 << s;

B = 1 << b;

E = E;

测试用例 1 的输出截图 (5 分):

```
fkl1190201215@ubuntu:~$ ./csim -s 1 -E 1 -b 1 -t traces/yi2.trace
hits:9 misses:8 evictions:6
fkl1190201215@ubuntu:~$ ./csim-ref -s 1 -E 1 -b 1 -t traces/yi2.trace
hits:9 misses:8 evictions:6
```

测试用例 2 的输出截图 (5 分):

```
fkl1190201215@ubuntu:~$ ./csim -s 4 -E 2 -b 4 -t traces/yi.trace
hits:4 misses:5 evictions:2
fkl1190201215@ubuntu:~$ ./csim-ref -s 4 -E 2 -b 4 -t traces/yi.trace
hits:4 misses:5 evictions:2
```

测试用例 3 的输出截图 (5 分):

```
fkl1190201215@ubuntu:~$ ./csim -s 2 -E 1 -b 4 -t traces/dave.trace
hits:2 misses:3 evictions:1
fkl1190201215@ubuntu:~$ ./csim-ref -s 2 -E 1 -b 4 -t traces/dave.trace
hits:2 misses:3 evictions:1
```

测试用例 4 的输出截图 (5 分):

```
fkl1190201215@ubuntu:~$ ./csim -s 2 -E 1 -b 3 -t traces/trans.trace
hits:167 misses:71 evictions:67
fkl1190201215@ubuntu:~$ ./csim-ref -s 2 -E 1 -b 3 -t traces/trans.trace
hits:167 misses:71 evictions:67
```

测试用例 5 的输出截图 (5 分):

```
fkl1190201215@ubuntu:~$ ./csim -s 2 -E 2 -b 3 -t traces/trans.trace
hits:201 misses:37 evictions:29
fkl1190201215@ubuntu:~$ ./csim-ref -s 2 -E 2 -b 3 -t traces/trans.trace
hits:201 misses:37 evictions:29
```

测试用例 6 的输出截图 (5 分):

```
fkl1190201215@ubuntu:~$ ./csim -s 2 -E 4 -b 3 -t traces/trans.trace
hits:212 misses:26 evictions:10
fkl1190201215@ubuntu:~$ ./csim-ref -s 2 -E 4 -b 3 -t traces/trans.trace
hits:212 misses:26 evictions:10
```

测试用例7的输出截图(5分):

```
fkl1190201215@ubuntu:~$ ./csim -s 5 -E 1 -b 5 -t traces/trans.trace
hits:231 misses:7 evictions:0
fkl1190201215@ubuntu:~$ ./csim-ref -s 5 -E 1 -b 5 -t traces/trans.trace
hits:231 misses:7 evictions:0
```

测试用例 8 的输出截图 (10 分):

```
fkl1190201215@ubuntu:~$ ./csim -s 5 -E 1 -b 5 -t traces/long.trace
hits:265189 misses:21775 evictions:21743
fkl1190201215@ubuntu:~$ ./csim-ref -s 5 -E 1 -b 5 -t traces/long.trace
hits:265189 misses:21775 evictions:21743
fkl1100201215@ubuntu:~$
```

**注:每个用例的每一指标 5 分(最后一个用例 10**)——与参考 csim-ref 模拟器输出指标相同则判为正确

#### 3.2 矩阵转置设计

提交 trans.c

程序设计思想:

程序要求我们对不同规格的矩阵转置操作进行优化,分别要求:

32×32: 如果 m<300 得 10 分, 如果 m>600 得 0 分, 对其他 m 得(600-m)\*10/300 分。

64×64: 如果 m<1300 得 10 分,如果 m>2000 得 0 分,对其他 m 得 (2000-m)\*10/700 分。

61×67: 如果 m<2000 得 20 分, 如果 m>3000 得 0 分, 对其他 m 得 (3000-m)\*20/1000 分

我们的 cache 的参数为 s=5,E=1,b=5。对于这个缓存,共有 32 组,每组一个块,块的大小为 32 字节,每一个块里面能装入 8 个 int 型变量,cache 总共能装入 32 \* 8=256 个 int 型的变量,所以我们发现待转换矩阵可以发现矩阵大小大于 cache 大小。

- a) 32×32 的矩阵:
  - 为了减少 A、B 两个矩阵访问相同元素产生的冲突不命中,我们可以一次性访问块的很多元素,分析得 cache 里面一次可以装入 8 行矩阵里面的值,我们可以考把数组分块成 8\*8,然后每次转置这 8\*8 块里面的元素。
- b) 64×64 的矩阵:

分析可得 cache 里面一次性可以装入 4 行矩阵里面的元素,于是我首先想到用 4\*4 分块的方式进行测试,发现无法达到不命中数的要求。

于是我准备尝试将8\*8分块和4\*4分块结合起来。

对 A, 我们把它分成 8\*8 的矩阵, 然后把 8\*8 自身分解成四个 4\*4 的矩阵, 将 A 的左上模块移动到 B 的左上, A 的右上移动到 B 的右上。再将 B 的右上移动到 A 的左下, 将 A 的左下移动到 B 的右上, A 的右下移动到 B 的右下。

c) 61×67 的矩阵:

直接简单的分块操作,一个一个试,小于2000就行。

#### 32×32 (10分): 运行结果截图

```
fkl1190201215@ubuntu:~$ ./test-trans -M 32 -N 32
Function 0 (1 total)
/Step 1: Validating and generating memory traces
Step 2: Evaluating performance (s=5, E=1, b=5)
efunc 0 (Transpose submission): hits:1766, misses:287, evictions:255
Summary for official submission (func 0): correctness=1 misses=287
TEST_TRANS_RESULTS=1:287
```

#### 64×64 (10 分): 运行结果截图

```
fkl1190201215@ubuntu:~$ ./test-trans -M 64 -N 64

Function 0 (1 total)
Step 1: Validating and generating memory traces
Step 2: Evaluating performance (s=5, E=1, b=5)
func 0 (Transpose submission): hits:9986, misses:1027, evictions:995

Summary for official submission (func 0): correctness=1 misses=1027

TEST TRANS RESULTS=1:1027
```

#### 61×67 (20 分): 运行结果截图

```
fkl1190201215@ubuntu:~$ ./test-trans -M 61 -N 67

Function 0 (1 total)
Step 1: Validating and generating memory traces
Step 2: Evaluating performance (s=5, E=1, b=5)
func 0 (Transpose submission): hits:6200, misses:1979, evictions:1947

Summary for official submission (func 0): correctness=1 misses=1979

TEST_TRANS_RESULTS=1:1979
```

# 第4章 总结

#### 4.1 请总结本次实验的收获

了解了缓存的相关结构及知识; 对缓冲命中的原理有了深入理解; 学会了通过对代码的优化实现增加缓存命中率的方法。

#### 4.2 请给出对本次实验内容的建议

再难一点,太简单了

注:本章为酌情加分项。

# 参考文献

#### 为完成本次实验你翻阅的书籍与网站等

- [1] 林来兴. 空间控制技术[M]. 北京: 中国宇航出版社, 1992: 25-42.
- [2] 辛希孟. 信息技术与信息服务国际研讨会论文集: A 集[C]. 北京: 中国科学出版社,1999.
- [3] 赵耀东. 新时代的工业工程师[M/OL]. 台北: 天下文化出版社, 1998 [1998-09-26]. http://www.ie.nthu.edu.tw/info/ie.newie.htm(Big5).
- [4] 谌颖. 空间交会控制理论与方法研究[D]. 哈尔滨: 哈尔滨工业大学, 1992: 8-13.
- [5] KANAMORI H. Shaking Without Quaking[J]. Science, 1998, 279 (5359): 2063-2064.
- [6] CHRISTINE M. Plant Physiology: Plant Biology in the Genome Era[J/OL]. Science, 1998, 281: 331-332[1998-09-23]. http://www.sciencemag.org/cgi/collection/anatmorp.