## ארכיטקטורת מחשבים – תרגיל 1 (פרק 5)

מרצה: ד"ר כרמי מרימוביץ מועד הגשה: 16/8/2007

בשם F. הפעולות עליו הן: JK-FF בחיפו למחשב הבסיסי

$$xT_3: F \leftarrow 1,$$
  
 $yT_1: F \leftarrow 0,$   
 $zT_2: F \leftarrow \overline{F},$   
 $wT_5: F \leftarrow G.$ 

שרטטו דיאגרמה לוגית הממשת זאת הפעולות.

- 2. רישמו ביטויים בוליאניים עבור מבואות הבקרה של האוגר PC.
  - 3. שנו את המחשב הבסיסי באופן הבא.
- $.S_2S_1S_0 = 000$  יהיה Bus- זהויו על ה-CTR אוויר בשם אוגר בשם
  - (ב) החליפו את הפקודה ISZ בפקודה

LDC addresss

 $CTR \leftarrow M[address]$ 

- ב-1 ודילוג על ההוראה הבאה אם CTR: העלאת ICSZ ב-1 ודילוג על ההוראה הבאה אם החוצאה הינה אפס
- 4. שנו את המחשב הבסיסי כך שיתמוך בזכרון 16×65,536 מילים באופן הבא: מבנה פקודה המשתמשות במיעון ישיר, פקודה המשתמשות במיעון ישיר, הכתובת תהיה במילה העוקבת לפקודה.
- 5. למחשב יש זכרון בגודל 40×16,384 מילים. במחשב זה אורך פקודה 20 ביטים, מתוכם 6 ביטים הינם קוד-פעולה ו-14 ביטים הינם כתובת. (אין מיעון עקיף). בכל מילה בזכרון 6 ביטים הינם קוד-פעולה ו-14 ביטים הינם כתובת. (אין מיעון עקיף). בכל מילה בזכרון מאחסנים שתי פקודות. במחשב אוגר IR ברוחב 40 ביטים. תארו את שלבי השליפה והביצוע של פקודות במחשב זה.

.