# Report

312510145 劉峻瑋

# **Block Diagram**

• Datapath – dataflow



我的 fir 會分為三級的 pipeline,第一級是算出 data RAM 和 tap RAM 的 address,第二級會對 tap RAM 和 data RAM 的輸出做乘法,第三級則是加法器對乘法的輸出做累加,若有新的 Yn 被算出來,sm\_tvalid 會被設成  $\mathbf{1}$ 。

• Control signals



控制訊號用來紀錄時序的過程來控制 dataflow pipeline 的行為,iter 用來表示這次的 linear conv 需要計算幾次,FIR start 的時候會被 reset 成 1,表示第一個輸出只需要乘加一次,最高會到 10,表示後面的輸出需要被乘加 10 次;counter 用來表示這次的 linear conv 做到第幾次,若 counter==iter,表示在算完這組數字後會有新的 Yn 被算出,因為再 2 個 cycle 值才會被算出來、再 3 個 cycle 才需要將 adder 的 output 歸零,因此我會用 out1,out2,out3 這三個 shift register 來記錄並控制相關的行為。

最後是 stream\_out\_count 來記錄輸出了幾個 output,若 stream\_out\_count==length,FIR 會被停止並進入下一個 state。

# Describe operation

• How to receive data-in and tap parameters and place into SRAM



#### Data in:

Data in 是經由 axi-stream 來接收,當我的控制訊號 counter==iter 時,會把 ss\_tready 設為 1,來告訴 host 這筆資料已經接收完成,準備接收下一筆資料。我使用 bram11 作為 Data RAM,D\_address 會接到我算好的 address,原則上第一筆為 0,第二筆為 4…第 11 筆為 40,然後第 12 筆再回到 0…,Din 接到 wdata,wen 則是當 counter==iter 時設成 1。

## Tap in:

Tap in 經由 axi-lite 來接收,我會將 wready 一直設為 1,因為再接收 tap parameter 時不需要延遲,告訴 host 我下一個 cycle 就可以接收下一筆 tap parameter, $T_addr$  會接到 awaddr,tap\_in 接到 wdata,wen 則是當 wvalid 和 wready 為 1 時設成 1。

# • How to access shiftram and tapRAM to do computation

利用 counter 和 iter 這兩個控制訊號來決定 ram address 來直接使用 ram out 來做計算,shiftram address=iter-offset,tapram address=counter+1。因此不需要額外暫存器。

• How ap\_done is generated.

當 stream\_out\_count==600,fir 會停止,進入到下一個 state,這個 state 會將 ap\_done 設成 1。 另外當 fir 收到 ap\_start=1 時,也會進入到下一個 state,將 ap\_start 設為 1,ap\_done 設為 0。

Resource usage: including FF. LUT. BRAM

| - Nesource usage. Including 11, Lo1, BIANI |      |       |            |           |       |
|--------------------------------------------|------|-------|------------|-----------|-------|
| 1. Slice Logic                             |      |       |            |           |       |
|                                            |      |       |            |           |       |
|                                            |      |       |            |           |       |
| +                                          | +    | +     | +          | ++        | +     |
| Site Type                                  | Used | Fixed | Prohibited | Available | Uti1% |
| +                                          | +    | +     | +          | +         | +     |
| Slice LUTs*                                | 214  | 0     | 0          | 53200     | 0.40  |
| LUT as Logic                               | 214  | 0     | 0          | 53200     | 0.40  |
| LUT as Memory                              | 0    | 0     | 0          | 17400     | 0.00  |
| Slice Registers                            | 92   | 0     | 0          | 106400    | 0.09  |
| Register as Flip Flop                      | 92   | 0     | 0          | 106400    | 0.09  |
| Register as Latch                          | 0    | 0     | 0          | 106400    | 0.00  |
| F7 Muxes                                   | 0    | 0     | 0          | 26600     | 0.00  |
| F8 Muxes                                   | 0    | 0     | 0          | 13300     | 0.00  |
| +                                          |      |       |            |           |       |

Flip-flop 用在控制訊號和 2 個加法器乘法器輸出的 32bit 暫存器。

BRAM 使用一個 bram11 一個 bram12

- Timing Report
- Try to synthesize the design with maximum frequency My minimum cycle time is 4.4ns.

• Report timing on longest path, slack



令我意外的是我最長的 delay path 並非 32bits 的乘法,而是在計算當前的 data ram address,所需要的計算是((counter+offset)%11)<<2,需要在做加法後 round down 再前移 2 位。

- Simulation Waveform, show
- Coefficient program, and read back



因為我的  $tap\_ram$  可以連續的寫入,我把 testbench 的 axi-lite 改成當 awvalid 和 awready 都為 1 時下個 cycle 就可以輸出下一筆資料

#### • Data-in stream-in



因為 host 端隨時準備好輸出下一筆資料,所以 ss\_tvalid 一直設為 1,因為題目規定不能拿額外的暫存器存 data 且每個 cycle 只能做一次乘加,所以我的 fir 會算完這筆 data 才準備好接收下一筆 data。

#### • Data-out stream-out



當一筆資料經過 10 個 cycle 後,這筆資料就準備好送回 host 端檢查,會將 sm\_valid 設為 1。 而 host 端隨時準備好接收資料,因此 sm\_tready 一直設為 1。

#### • RAM access control

# Tap\_parameter:



Axi\_lite write 時,tap\_wen 設為 1,tap\_A 設為 awaddr,tap\_Di 設為 wdata。 Axi\_lite read 時,tap\_wen 設為 0,tap\_A 設為 araddr,rdata 連接到 tap\_Do。

### Data\_in:



Data\_in 時,data\_we 設為 1,address 由 control 訊號做計算,data\_Di 接到 ss\_tdata。 在做 fir 計算時,乘法器的 input 分別設為 tap\_ram 和 data\_ram 的 output。

#### • FSM



我的 FSM 簡單分為 4 級,分別是一開始的 parameter setup、ap\_start\_setting、fir\_executing 和 ap\_done\_setting。可以從上圖發現大部分的時間都在 fir\_executing

## AP\_start to AP\_done



FIR cycle: 6552

Timeout 是在 testbench 用來記錄運行時間的參數,可以看見 ap\_start pull up 的時候 reset 成 0,ap\_done pull up 時停止紀錄並輸出紀錄結果。