

## Centro Federal de Educação Tecnológica de Minas Gerais Timóteo - Campus VII ENGENHARIA DA COMPUTAÇÃO INFORMÁTICA INDUSTRIAL

#### CIRCUITOS LÓGICOS COMBINACIONAIS:

- \* MULTIPLEXADOR e
- \* DEMULTIPLEXADOR



TAMBÉM CHAMADO SELETOR DE DADOS.

CIRCUITO COMBINACIONAL QUE PERMITE ACESSO À SAÍDA DE SOMENTE UMA DAS ENTRADAS DE DADOS (Canais)

IMPLEMENTAÇÃO A PARTIR DE PORTAS LÓGICAS BÁSICAS OU CIS DEDICADOS.



#### REPRESENTAÇÃO CONCEITUAL



Chave Rotativa seletora de *n* posições (entrada) e 01 polo (saída)



#### **DIAGRAMA GERAL:**





**MUX 2 CANAIS – CIRCUITO – TABELA VERDADE** 



| ENTRADAS |   |         | SA1DA          |
|----------|---|---------|----------------|
| Dados    |   | Seleção |                |
| Α        | В | D       | L <sub>1</sub> |
| 0        | 0 | 0       | В              |
| 0        | 1 | 0       | В              |
| ı        | 1 | 0       | В              |
| 1        | 0 | 0       | <u>B</u>       |
| 0        | Ō | 1       | A              |
| 0        | 1 | 1       | Α              |
| 1        | 1 | ı       | Α              |
| ı        | 0 | 1       | Α              |



**MUX 4 CANAIS – CIRCUITO – TABELA VERDADE** 



| ENTRA<br>DE SEI | SAÍDA |                |  |  |
|-----------------|-------|----------------|--|--|
| Α               | В     |                |  |  |
| 0               | 0     |                |  |  |
| 0               | 1     | I <sub>1</sub> |  |  |
| 1               | 0     | l <sub>2</sub> |  |  |
| 1               | 1     | I <sub>3</sub> |  |  |



ASSOCIAÇÃO DE MULTIPLEXADORES

#### \* PARALELA:

Número de Canais de Entrada = Número de Informações a serem Multiplexadas (quantidade de MUX igual ao número de bits destas informações)

#### \* SÉRIE:

Ampliação da Capacidade de Canais de Entrada



○ ASSOCIAÇÃO PARALELA DE 3 MULTIPLEXADORES



| ENTRAI<br>SELEÇ <i>i</i> | SAÍDA<br>(3 bits) |                                                   |  |
|--------------------------|-------------------|---------------------------------------------------|--|
| Α                        | A B               |                                                   |  |
| 0                        | 0                 | I <sub>11,</sub> I <sub>12,</sub> I <sub>13</sub> |  |
| 0                        | 1                 | l <sub>21,</sub> l <sub>22,</sub> l <sub>23</sub> |  |
| 1                        | 0                 | I <sub>31,</sub> I <sub>32,</sub> I <sub>33</sub> |  |
| 1                        | 1                 | I <sub>41,</sub> I <sub>42,</sub> I <sub>43</sub> |  |



Prof. Dr. Elder de O. Rodrigues

## CIRCUITOS LÓGICOS COMBINACIONAIS: MUX

ASSOCIAÇÃO SÉRIE: 16 CANAIS USANDO MUX DE 4 CANAIS



| 30 MOX DE 4 CANAIG  |   |   |       |                 |            |  |
|---------------------|---|---|-------|-----------------|------------|--|
| ENTRADAS DE SELEÇÃO |   |   | SAÍDA | RALLY           |            |  |
| Α                   | В | С | D     | SAIDA           | MUX        |  |
| 0                   | 0 | 0 | 0     | E <sub>0</sub>  | 1          |  |
| 0                   | 0 | 0 | 1     | E <sub>1</sub>  | 1          |  |
| 0                   | 0 | 1 | 0     | E <sub>2</sub>  | 1          |  |
| 0                   | 0 | 1 | 1     | E <sub>3</sub>  | 1          |  |
| 0                   | 1 | 0 | 0     | E <sub>4</sub>  | 2          |  |
| 0                   | 1 | 0 | 1     | E <sub>5</sub>  | 2          |  |
| 0                   | 1 | 1 | 0     | E <sub>6</sub>  | 2          |  |
| 0                   | 1 | 1 | 1     | E <sub>7</sub>  | 2          |  |
| 1                   | 0 | 0 | 0     | E <sub>8</sub>  | 3          |  |
| 1                   | 0 | 0 | 1     | E <sub>9</sub>  | 3          |  |
| 1                   | 0 | 1 | 0     | E1 <sub>0</sub> | 3          |  |
| 1                   | 0 | 1 | 1     | E <sub>11</sub> | 3          |  |
| 1                   | 1 | 0 | 0     | E <sub>12</sub> | 4          |  |
| 1                   | 1 | 0 | 1     | E <sub>13</sub> | 4          |  |
| 1                   | 1 | 1 | 0     | E <sub>14</sub> | 4          |  |
| 1                   | 1 | 1 | 1     | E <sub>15</sub> | <b>4</b> 9 |  |



**MUX DE 32 X 1** 



#### MUX DEDICADOS

#### LINHA T.T.L.

- 74150: Multiplexador 16 entradas de 1 bit.
- 74151: Multiplexador 8 entradas de 1 bit,
- 74152 : Multiplexador 8 entradas de 1 bit.
- 74153 : Dois Multiplexadores de 4 entradas de 1 bit.
- 74157 : Quatro Multiplexadores de 2 entradas de 1 bit.



EXECUTA OPERAÇÃO INVERSA DO MUX.

CIRCUITO COMBINACIONAL QUE TOMA 01 ÚNICA ENTRADA E A DISTRIBUI PARA CADA UMA DAS DIVERSAS SAÍDAS

IMPLEMENTAÇÃO A PARTIR DE PORTAS LÓGICAS BÁSICAS OU C.I.s DEDICADOS.



#### REPRESENTAÇÃO CONCEITUAL



Chave Rotativa seletora de *n* posições (entrada) e 01 polo (saída)



#### **DIAGRAMA GERAL:**





**DEMUX 1 PARA 4 SAÍDAS - CIRCUITO - TABELA VERDADE** 



| Entradas |         |   | SAIDAS         |                |                |                |
|----------|---------|---|----------------|----------------|----------------|----------------|
| Dados    | Seleção |   |                |                |                |                |
| D        | A       | В | r <sub>0</sub> | L <sub>1</sub> | L <sub>2</sub> | L <sub>3</sub> |
| 0        | 0       | Ó | D              | Ø              | Ø              | Ø              |
| 1        | 0       | 0 | D              | ø              | ø              | Ø              |
| 0        | 0       | 1 | ø              | D              | 8              | Ø              |
| 1        | 0       | 1 | ø              | D              | Ø              | Ø              |
| 0        | 1       | 0 | Ø              | Ø              | D              | Ø              |
| 1        | 1       | 0 | ø              | ø              | 2              | ø              |
| 0        | 1       | 1 | ø              | Ø              | Ø              | D              |
| 1.       | 1       | 1 | ø              | ø              | ø              | p              |

## DEMUX DEDICADOS

#### LINHA T.T.L.

- 74154: Demultiplexador 1 entrada para 16 saídas.
- 74155: Duplo Demultiplexador 1 entrada para 4 saídas
- 74156 : Duplo Demultiplexador 1 entrada para 4 saídas com Saídas Coletor Aberto.
- 74159 : Demultiplexador 1 entrada para 16 saídas com Saídas Coletor Aberto.

Prof. Dr. Elder de O. Rodrigues

# CIRCUITOS LÓGICOS COMBINACIONAIS: MUX e DEMUX APLICAÇÕES

- IMPLEMENTAÇÃO DE CIRCUITO DIGITAL
- · CENTRAL TELEFÔNICA
- COMUNIÇÃO COMPUTADOR E PERIFÉRICO



#### APLICAÇÃO: Implementação de Circ. Digitais



|                                        |                            |                            |                       | _ |                            |
|----------------------------------------|----------------------------|----------------------------|-----------------------|---|----------------------------|
|                                        | С                          | В                          | А                     |   | Z                          |
| 10<br>11<br>12<br>13<br>14<br>15<br>16 | 0<br>0<br>0<br>0<br>1<br>1 | 0<br>0<br>1<br>1<br>0<br>0 | 0<br>1<br>0<br>1<br>0 |   | 0<br>1<br>1<br>0<br>0<br>0 |
| 17                                     | -                          | 1                          | '                     |   | '                          |

## CEFET-MG CIRCUITOS LÓGICOS **COMBINACIONAIS: MUX e DEMUX**

#### **APLICAÇÃO: Central Telefônica**



APLICAÇÃO: Conversão Paralelo-Série



20