

# CV182x/CV181x 屏幕对接使用指南

Version: 1.2.2

Release date: 2022-06-23

© 2022 北京晶视智能科技有限公司 本文件所令信息归北京县视智能科技

本文件所含信息归北京晶视智能科技有限公司所有。

未经授权,严禁全部或部分复制或披露该等信息。



# 修订记录

|         | ptial    |            | fidentiar    | fidentiar                        |
|---------|----------|------------|--------------|----------------------------------|
| confide | Revision | Date       | Author       | Description                      |
|         | 0.1      | 2021/04/20 | Jammy Huang  | Initial version                  |
|         | 1.1.1    | 2021/06/11 | Jammy Huang  | Modify some typo and description |
|         | 1.2.0    | 2021/10/26 | Xinwei Jiang | Revision update                  |
|         | 1.2.1    | 2022/02/07 | Xinwei Jiang | Revision update                  |
|         | 1.2.1.0  | 2022/06/15 | Felix Peng   | Update for CV181x                |
|         | 1.2.2    | 2022/06/23 | Xinwei Jiang | Revision update                  |
|         |          |            |              |                                  |
|         |          |            |              |                                  |

Confidential for Athlinet

ial for Killitet



# 法律声明

本数据手册包含北京晶视智能科技有限公司(下称"晶视智能")的保密信息。未经授权,禁 止使用或披露本数据手册中包含的信息。如您未经授权披露全部或部分保密信息,导致晶视智 能遭受任何损失或损害,您应对因之产生的损失/损害承担责任。

本文件内信息如有更改,恕不另行通知。晶视智能不对使用或依赖本文件所含信息承担任何责 任。

本数据手册和本文件所含的所有信息均按"原样"提供,无任何明示、暗示、法定或其他形式 的保证。晶视智能特别声明未做任何适销性、非侵权性和特定用途适用性的默示保证,亦对本 数据手册所使用、包含或提供的任何第三方的软件不提供任何保证;用户同意仅向该第三方寻 求与此相关的任何保证索赔。此外,晶视智能亦不对任何其根据用户规格或符合特定标准或公 Confidential for TRHIME! 开讨论而制作的可交付成果承担责任。 Confidential for This Hiller

> Confidential for This Hilling t 3



| 目录。                         | 深圳雁                        |             |           |  |
|-----------------------------|----------------------------|-------------|-----------|--|
| <i>₩</i>                    |                            |             | 121 10    |  |
|                             |                            |             | c; deria2 |  |
| 法律声明                        | Court                      |             | 3         |  |
| 1 MIPI DSI                  |                            |             | 6         |  |
| 概就                          |                            |             | 6         |  |
|                             |                            |             |           |  |
|                             | <i>准备</i><br>PI DSI 屏幕接口介绍 |             |           |  |
|                             | 硬件连线确认                     |             |           |  |
| 1.2 配置                      | MIPI 屏                     |             | 7         |  |
|                             | 在 u-boot 中配置 MIPI 屏        |             |           |  |
| 1.2.1.1                     | 配置 MIPI Tx 设备属性            |             | 7         |  |
| 1.2.1.2                     | 配置屏幕初始化序列                  |             | 11        |  |
| 1.2.1.3                     | 添加头文件的引用                   | <u> </u>    | 12        |  |
| 1.2.1.4                     | 配置 MIPI 屏 RESET 管脚         | A Allan     | 12        |  |
| 1.2.1.5                     | 配置 MIPI 屏 POWER 管脚         |             |           |  |
| 1.2.1.6                     | 配置 MIPI 屏 BACKLIGHT 管脚     | <u> </u>    | 14        |  |
| 1.2.1.6<br>1.2.1.<br>1.2.1. | 6.1 配置为 GPIO               |             | 14        |  |
| 1.2.1.                      | 6.2 配置为 PWM                |             |           |  |
| 1.2.1.7                     | 配置 u-boot 环境变量             |             | 16        |  |
| 1.2.1.8                     | 更换 logo 图片                 |             | 16        |  |
| 1.2.1.9                     | 编译烧写验证                     |             | 16        |  |
| 1.2.2                       | 在 kernel 中配置 MIPI 屏        |             | 18        |  |
| 1.2.2.1                     | 配置 MIPI Tx 设备属性            |             |           |  |
| 1.2.2.2                     | 配置屏幕初始化序列                  |             | 18        |  |
| 1.2.2.3                     | 添加头文件的引用                   |             | _         |  |
| 1.2.2.4                     | 配置 MIPI 屏 RESET、POWER、B    | ACKLIGHT 管脚 | 19        |  |
| 1.2.2.5                     | 编译验证                       |             | 20        |  |
| 2 LVDS                      |                            |             | 22        |  |
| 概述                          |                            | un het t    | 22        |  |
| - + <del></del>             | (文)<br>准备                  | · ※ ※ )     |           |  |
|                             | <i>崔备</i><br>DS 屏幕接口介绍     |             |           |  |
|                             | DS                         |             |           |  |
| . 462                       | LVDS 屏                     |             | . 462     |  |



| J  | is are s | subject to change without notice          |    |  |
|----|----------|-------------------------------------------|----|--|
|    |          |                                           |    |  |
| 2. | .2.1     | 在 u-boot 中配置 LVDS 屏                       | 23 |  |
|    | 2.2.1.1  |                                           | 23 |  |
|    | 2.2.1.2  |                                           | 26 |  |
|    | 2.2.1.3  | 10/2                                      | 26 |  |
|    | 2.2.1    | 1.3.1 配置为 GPIO                            | 26 |  |
|    | 2.2.1    | 1.3.2 配置为 PWM                             | 26 |  |
|    | 2.2.1.4  | 配置 u-boot 环境变量                            | 26 |  |
|    | 2.2.1.5  | 更换 logo 图片                                | 26 |  |
|    | 2.2.1.6  |                                           |    |  |
| 2. | .2.2     | 在 kernel 中配置 LVDS                         |    |  |
|    | 2.2.2.1  | 配置 LVDS 设备属性                              | 27 |  |
|    | 2.2.2.2  | 73 TO |    |  |
|    | 2.2.2.3  | 配置 LVDS 屏 BACKLIGHT 管脚                    | 28 |  |
|    | 2.2.2.4  | 编译验证                                      | 28 |  |

Confidential for \* ## ######

Confide,

tial for This was



### MIPI DSI 1

# 概述

The Display Serial Interface (DSI) 接口是移动行业处理器接口联盟 (Mobile Industry Processor Interface alliance, MIPI 联盟)定义的一种高速串行接口, 主要用于处理器和显示模块之间的连接。本章介绍如何在 CVITEK 芯片解决方案上开发 调试 MIPI LCD 屏,以帮助客户有序快速开发 MIPI LCD 业务。

Confide

### 环境准备 1.1

# 1.1.1 MIPI DSI 屏幕接口介绍

MIPI DSI 屏幕一般有以下几种信号,如图所示。

- mipi 时钟线 (CLK) mipi 数据线 (DATA),最大为 4Lane (仅可以为 1/2/4Lane) 背光控制信号 (BACKLIGHT) 复位引脚 (RESET) Panel 电源供电 (POWER)

- Panel 电源供电(POWER)

# MIPI DSI 接口连线示意图





# 1.1.2 硬件连线确认

for 海洲腫十 for 深圳雁 检查硬件连线,确认无异常。具体有些引脚差异,需对照屏幕厂商提供的规格书及电 路原理图确认。

### 配置 MIPI 屏 1.2

根据上节环境准备的内容,在接口和连线上了解了屏幕对接的配置,在这一章节中将 对屏幕对接时在软件方面需要进行的配置进行说明。

CVITEK 有两种方案进行 MIPI 屏幕的对接,分别是在 u-boot 及 kernel 中进行屏的初 始化,区别在于 u-boot 中进行初始化后,开机可以显示客户的 logo 图片,而带屏的 产品基本都会有显示 logo 的需求。实际应用中根据需求二者选其一。

# 1.2.1 在 u-boot 中配置 MIPI 屏

u-boot 中配置 MIPI 屏是通过 CVITEK 开发的 showlogo 命令,设备上电后,敲回车进入 u-boot 命令行,printenv 可以看到 -1 · · 入 u-boot 命令行, printeny 可以看到 showlogo 命令, bootcmd 在引导内核之前会执 行该命令进行屏的初始化并显示 logo。

示例:

showlogo=mmc dev 0;mmc read 0x84080000 0xA000 0x400; cvi jpeg 0x84080000 0x81800000 0x80000; startvo 0 8192 0; startvl 0 0x84080000 0x81800000 0x80000 32; setvobg 0 0xffffffff

本文档重点讲解屏的初始化部分,显示 logo 具体请参考《CVITEK 开机画面使用指 南》。其中,屏的初始化部分在"startvo 0 8192 0"中实现。

### 配置 MIPI Tx 设备属性 1.2.1.1

for 深圳随上 根据屏的规格书,实现每个屏的配置头文件,并放置在 u-boot/include/cvi panels 下,客户可以参照其余的头文件模板新增自己的 panel 头文件。

# Specifications are subject to change without notice

# combo\_dev\_cfg\_s 结构体定义

```
for深圳艇十
          struct combo_dev_cfg_s {
Confidential
                 unsigned int
                                        devno;
                 enum mipi_tx_lane_id
                                        lane_id[LANE_MAX_NUM];
                 enum output_mode_e
                                        output_mode;
                 enum video_mode_e
                                        video_mode;
                 enum output_format_e
                                        output_format;
                 struct sync_info_s
                                        sync_info;
                 unsigned int
                                        pixel_clk;
                 boo1
                                        lane_pn_swap[LANE_MAX_NUM];
          };
```

|              | 成员名称                   | 描述                                                                            | ı        |
|--------------|------------------------|-------------------------------------------------------------------------------|----------|
|              | devno                  | MIPI Tx 设备号,默认 0                                                              |          |
|              | lane_id                | 主控端和屏端 Lane 号的对应关系,未使用的 Lane<br>填-1 即可。                                       |          |
|              | X                      | 共 5 个成员,依序分别代表主控端的                                                            | ,X       |
|              | output_mode video_mode | 应到屏端的 MIPI lane 号。<br>例如,第一个成员是主控 MIPI_TX_0,查电路原理<br>图,对应到屏端的 MIPI lane3,就填写为 | for 深圳随上 |
| \            | £0,1                   | MIPI TX LANE 3。                                                               | £01      |
| ntia         |                        | MIPI_TX_LANE_3。<br>对应关系不正确,将导致屏幕无法点亮。                                         | r        |
| fider        | output_mode            | MIPI Tx 输出模式,默认 OUTPUT_MODE_DSI_VIDEO                                         |          |
| Com          | video_mode             | MIPI Tx 视频模式,默认 BURST_MODE                                                    |          |
|              | output_format          | MIPI Tx 输出格式,默认 OUT_FORMAT_RGB_24_BIT                                         |          |
|              | sync_info              | MIPI Tx 设备的同步信息                                                               |          |
|              | pixel_clk              | 像素时钟,单位为 KHz。                                                                 |          |
|              |                        | 计算公式:                                                                         |          |
|              |                        | pixel_clk=(htotal*vtotal)*fps/1000                                            |          |
|              |                        | 其中:<br>htotal=vid_hsa_pixels+ vid_hbp_pixels+                                 |          |
|              |                        | vid hfp pixels+ vid hline pixels                                              |          |
|              |                        | vtotal= vid vsa lines+ vid vbp lines+                                         |          |
|              |                        | vid_vfp_lines+ vid_active_lines                                               |          |
|              |                        | fps:帧率,默认 60                                                                  |          |
|              | aX                     | lane_clk 根据 pixel_clk 反推,换算公式:                                                |          |
|              | HILLE Y                | lane_clk= pixel_clk*24/4/2(24 表示 RGB888 每个                                    |          |
|              | 深圳便士                   | pixel 占 24bits, 4 表示使用了 4 条 Data Lane, 2                                      |          |
| 1            |                        | 表示 mipi clk 是双边沿触发)                                                           | for 深圳種土 |
| 112          | lane_pn_swap           | MIPI Tx 的 Lane P/N 极是否交换                                                      | <b>∠</b> |
| Confidential |                        | MIPI Tx 的 Lane P/N 极是否交换 true: 交换 false:不交换                                   |          |
| Cour         | CO                     | Taise.小文沃                                                                     |          |
|              |                        | •                                                                             |          |



combo\_dev\_cfg\_s 中 sync\_info (MIPI Tx 设备的同步信息) 比较难配置,下面详细 介绍它的配置方法。一般开始会根据屏厂提供的规格书填写参考值,还有问题再根据 现象调整。 Confident

# sync\_info\_s 结构体定义

```
struct sync info s {
      unsigned short vid_hsa_pixels;
                      vid hbp pixels;
      unsigned short
                      vid hfp pixels;
      unsigned short
      unsigned short vid_hline_pixels;
      unsigned short vid vsa lines;
      unsigned short vid_vbp_lines;
      unsigned short
                      vid_vfp_lines;
      unsigned short vid active lines;
      bool
                      vid_vsa_pos_polarity;
      bool
                      vid_hsa_pos_polarity;
} •
```

|   | };                   |                      |                |
|---|----------------------|----------------------|----------------|
|   | 成员名称                 | 描述                   |                |
|   | vid_hsa_pixels       | 水平同步脉冲(HSA),单位为像素    | 1 th           |
| ĺ | vid_hbp_pixels       | 水平消隐后肩(HBP),单位为像素    | for Ar         |
|   | vid_hfp_pixels       | 水平消隐前肩(HFP),单位为像素    | nfidential for |
| 0 | vid_hline_pixels     | 水平有效区(HACT),单位为像素    | · Jentie       |
|   | vid_vsa_lines        | 垂直同步脉冲(VSA),单位为行     | nfile          |
|   | vid_vbp_lines        | 垂直消隐后肩(VBP),单位为行     |                |
| ĺ | vid_vfp_lines        | 垂直消隐前肩(VFP),单位为行     |                |
| ĺ | vid_active_lines     | 垂直有效区(VACT),单位为行     |                |
| Ì | vid_vsa_pos_polarity | 垂直有效信号的极性,0为高有效,1为低有 |                |
|   |                      | 效                    |                |
|   | vid_hsa_pos_polarity | 水平有效信号的极性,0为高有效,1为低有 |                |
|   |                      | 效                    |                |

# MIPI DSI 协议下 MIPI 像素区域示意图





# hs\_settle\_s 结构体定义

```
re; zero; trail; fidential
struct hs settle s {
      unsigned char
      unsigned char
      unsigned char
};
```

| cifications are subject                                                           | to change without notice | · |
|-----------------------------------------------------------------------------------|--------------------------|---|
| hs_settle_s 结构体 struct hs_settle_     unsigned ch     unsigned ch     unsigned ch | s {                      |   |
| 成员名称                                                                              | 描述                       |   |
| prepare                                                                           | MIPI Tx prepare信号,默认值6   |   |
| zero                                                                              | MIPI Tx zero 信号,默认值 32   |   |
| trail                                                                             | MIPI Tx trail信号,默认值1     |   |
|                                                                                   |                          |   |

# MIPI Tx 时序图

# High-Speed Data Transmission in Normal Mode



```
....devno = 0,
.lane_id = {MIPI_TX_LANE_3, MIPI_TX_LANE_0, MIPI_TX_LANE_CLK,
X_LANE_2, MIPI_TX_LANE_1},
.lane_pn_swap = {false, false, 
                                              示例:
                                              const struct combo_dev_cfg_s dev_cfg = {
                                              MIPI_TX_LANE_2, MIPI_TX_LANE_1},
                                                                           .output format = OUT FORMAT RGB 24 BIT,
                                                                           . sync info = {
                                                                                                       .vid_hsa_pixels = 30,
                                                                                                       .vid hbp pixels = 100,
                                                                                                       .vid_hfp_pixels = 100,
                                                                                                       .vid_hline_pixels = 800,
                                                                                                       .vid vsa lines = 4,
                                                                                                       .vid_vbp_lines = 16,
                                                                                                                                                                                                                                                                                                                                                 idential for TRIMMET
                                                                                                       . vid_vfp_lines = 10,
                                                                                                      .vid_hsa_pos_polarity = false,
.vid_hsa_pos_polarity = true,
_clk = 80959
                                                                                                      .vid_vsa_pos_polarity = false,
confidential f,
                                                                           .pixel clk = 80958,
                                              const struct hs_settle_s hs_timing_cfg = { .prepare = 6, .zero = 32, .trail = 1 };
```



### 1.2.1.2 配置屏幕初始化序列

for 深圳種十 屏幕一般都有初始化的过程, MIPI LCD 屏是通过 MIPI Tx D-PHY 接口来发送指定类 型的数据包。初始化序列由屏厂商提供。

屏的初始化序列一般包括像素格式、数据刷新方向、Gamma 配置等,初始化序列中每 一个指令具体含义,请在屏厂提供的规格书或者 Driver IC Datasheet 中查找。初始 化序列是通过 MIPI Tx 的 Data Lane0 在 LP 模式下发送,发送结束后会切换到 HS 模式。

# dsc\_instr 结构体定义

```
struct dsc instr {
       u8
              delay;
       u8
              data type;
       u8
              size;
       u8
              *data;
};
```

| : den     | eiden'                               |                   |
|-----------|--------------------------------------|-------------------|
| 成员名称      | 描述                                   |                   |
| delay     | 发送完此命令后,延时的毫秒数                       |                   |
| data_type | 写命令数据类型,即                            |                   |
|           | DCS (DisplayCommandSet) (指令集)中的 Data |                   |
|           | Type。根据数据个数选择数据类型。                   |                   |
|           | 类型 1、当只有寄存器地址没有数据时,数据                |                   |
|           | 类型选择 0x05;                           |                   |
|           | 类型 2、有寄存器地址和一个数据时,数据类                |                   |
|           | 型选择 0x15 或者 0x23;                    |                   |
|           | 类型 3、有寄存器地址且数据个数大于等于两                |                   |
|           | 个,数据类型一般用 0x29 或者 0x39。              |                   |
|           | 一般情况下通用,具体使用请咨询屏幕厂商。                 |                   |
| size      | 寄存器地址和数据个数之和。                        |                   |
|           | 例如当只有一个寄存器地址,填1;                     |                   |
| HIME .    | 当有一个寄存器地址和1个数据填2;一个寄                 |                   |
| (水)"      | 存器地址和2个数据填3,依此类推。                    |                   |
| data      | 命令数据指针。                              | · dential for Fri |
| 122       | 寄存器地址和数据。第一个一定是寄存器地                  |                   |
| . 48h     | 址,接在后面的是数据,数据可以没有或者有                 |                   |
| idential  | 多个。                                  |                   |
|           |                                      |                   |



confidential for Frimme 注:对于命令数据类型参数的配置的选择,需要咨询厂商。如果没有得到厂商支持, 建议没有数据时选择 0x05, 有一个数据时选择 0x15, 多个数据时选择 0x29。

```
示例:
static u8 data xxxx 0[] = \{0xFF, 0x98, 0x81, 0x03\};
static u8 data xxxx 1[] = { 0x01, 0x00 };
static u8 data_xxxx_2[] = \{0x02, 0x00\};
static u8 data xxxx n[] = \{ 0x11 \};
static u8 data xxxx n+1[] = \{ 0x29 \};
const struct dsc_instr dsi_init_cmds[] = {
       \{ .delay = 0, .data_{type} = 0x29, .size = 4, .data = data_{xxxx_0} \},
       \{ . delay = 0, 
                      .data_type = 0x15, .size = 2, .data = data_xxxx_1 },
                       .data_type = 0x15, .size = 2, .data = data_xxxx_2 },
       \{ . delay = 0, 
       { .delay = 120, .data type = 0x05, .size = 1, .data = data xxxx n },
                                                                      dential for ikillime
       { .delay = 20, .data_{type} = 0x05, .size = 1, .data = data_{xxxx_n+1} },
```

# 添加头文件的引用

1.2.1.3 添加对该新增的头文件的引用,在 u-boot/include/cvi panels.h 中增加对上两节中 新增头文件的引用。

# 示例:

```
#ifdef MIPI PANEL HX8394
#include "dsi hx8394 evb.h"
static struct panel desc s panel desc = {
      .panel name = "HX8394-720x1280",
      . dev cfg = \& dev cfg hx8394 720x1280,
      .hs_timing_cfg = &hs_timing_cfg_hx8394_720x1280,
      .dsi_init_cmds = dsi_init_cmds_hx8394_720x1280,
      .dsi init cmds size = ARRAY SIZE(dsi init cmds hx8394 720x1280)
};
#endif
```

# 1.2.1.4 配置 MIPI 屏 RESET 管脚

在 u-boot/drivers/video/cvitek/cvi\_mipi.c 的 mipi\_tx\_set\_combo\_dev\_cfg 函数中增加 RESET/POWER/BACKI ICHT 的场色



MIPI 屏一般 RESET 管脚用的是 GPIO 口。所以需要对 GPIO 口进行配置,同时进行屏 fidential for 的复位操作。

- 查询硬件原理图, 获取 RESET 管脚对应的管脚名。
- 对照《CV182X PINOUT CN》找到管脚对应的 GPIO 组号及序号。
- 修改 build/boards/cv182x/cv18xx/u-boot/cvitek.h 中 VO GPIO RESET PORT、 VO GPIO RESET INDEX、VO GPIO RESET ACTIVE 为对应的值。
- 配置 RESET 所用的 GPIO 的复位操作时序。

屏的复位操作需要参考屏幕的说明书, 若无复位操作或者复位的时序与屏幕要求的不 匹配,或者电平不匹配,屏幕可能会无法点亮或者工作异常。一般而言会是 highlow-high 的电平变化,具体请参照屏的规格书。

porte

# 示例:

mdelay(10);

假设屏幕的 RESET 管脚是 GPIOE 2, 复位电压为低, 在 build/boards/cv182x/cv18xx/u-boot/cvitek.h 修改如下:

#define VO GPIO RESET PORT

```
#define VO GPIO RESET INDEX
    #define VO GPIO RESET ACTIVE
                                       GPIO ACTIVE LOW
    配置如下:
    gpio request by name (dev, "reset-gpio", 0, &priv->ctrl gpios. disp reset gpio,
GPIOD_IS_OUT | GPIOD_IS_OUT_ACTIVE);
    操作如下:
    dm gpio set value (&ctrl gpios. disp reset gpio,
ctrl gpios. disp reset gpio. flags & GPIOD ACTIVE LOW ? 0 : 1);
    mdelay(10);
    dm gpio set value (&ctrl gpios. disp reset gpio,
```

ctrl\_gpios.disp\_reset\_gpio.flags & GPIOD\_ACTIVE\_LOW ? 0 : 1);
mdelay(100):

ctrl\_gpios.disp\_reset\_gpio.flags & GPIOD\_ACTIVE\_LOW ? 1 : 0);



这几句的效果将会是 RESET 管脚产生一个 high-low-high 的电平变化

### 配置 MIPI 屏 POWER 管脚 1.2.1.5

Jonfidential for Arthuret MIPI 屏的 POWER 控制一般也是用 GPIO。通常只需拉高或拉低管脚电平即可控制 MIPI 屏的供断电。有的屏也可能直接供电,这样的话软件就无需控制。

porte

配置方法与上节 RESET 管脚的方法一致

示例:

假设屏幕的 POWER 管脚是 GPIOE 0,工作电压为高,在 build/boards/cv182x/cv18xx/u-boot/cvitek.h 修改如下:

#define VO GPIO POWER CT PORT

#define VO\_GPIO\_POWER\_CT\_INDEX

GPIO\_ACTIVE\_HIGH #define VO GPIO POWER CT ACTIVE

如不需要配置 POWER 直接删掉即可。

配置如下:

gpio request by name (dev, "power-ct-gpio", 0, &priv->ctrl\_gpios.disp\_power\_ct\_gpio, GPIOD\_IS\_OUT | GPIOD\_IS\_OUT\_ACTIVE);

操作如下:

dm gpio set value (&ctrl gpios. disp power ct gpio, ctrl gpios. disp power ct gpio. flags & GPIOD ACTIVE LOW ? 0 : 1);

### 配置 MIPI 屏 BACKLIGHT 管脚 1.2.1.6

For Athline MIPI 屏 BACKLIGHT 可以配置为 GPIO 或者 PWM。

# 1.2.1.6.1 配置为 GPIO

● 配置方法与上节 RESET 管脚的方法一致 示例:

Confidential for This confident

假设屏幕的 PWM 管脚是 GPIOE 1, 工作电压为高, 在

build/boards/cv182x/cv18xx/u-boot/cvitek.h 修改如下:

#define VO GPIO PWM PORT

porte

#define VO GPIO PWM INDEX

#define VO GPIO PWM ACTIVE

GPIO ACTIVE HIGH

如不需要配置 POWER 直接删掉即可。

配置如下:

CVITEK

gpio\_request\_by\_name(dev, "pwm-gpio", 0, &priv->ctrl\_gpios. disp\_pwm\_gpio, GPIOD IS OUT | GPIOD IS OUT ACTIVE);

操作如下:

dm\_gpio\_set\_value(&ctrl\_gpios.disp\_pwm\_gpio, ctrl\_gpios.disp\_pwm\_gpio.flags & ial for TRHIME GPIOD ACTIVE\_LOW ? 0 : 1);

# 1.2.1.6.2 配置为 PWM

MIPI 屏的 BACKLIGHT 一般通过 PWM,这样可实现亮度调节。

- 查询硬件原理图, 获取 BACKLIGHT 管脚对应的管脚名。
- 在 u-boot/board/cvitek/cv1822/board.c 的 board init 函数中,配置 BACKLIGHT 管脚复用功能为 PWM 功能。
- 对照《CV182X Preliminary Datasheet》外围设备 PWM 章节的寄存器信息, 配置 PWM 输出的周期、占空比、使能。

PWM 基地址信息,其余寄存器信息具体请参考《CV182X Preliminary Datasheet》, CV182X 有 4 组 PWM, 每组 4 个通道

|     | PWMO                    | 0x03060000                 |                    |
|-----|-------------------------|----------------------------|--------------------|
|     | PWM1                    | 0x03061000                 | , X                |
|     | PWM2                    | 0x03062000                 | 411/11999          |
|     | PWM3                    | 0x03063000                 | (宋 <sup>)</sup> )" |
| 注意: | 这里的 PWMO~3 是 PWM 组号,而原理 | 图或者 pinlist 中写的是 PWMO~PWM1 | 5, 如               |
| 当看到 | PWM1,对应的是上述表格第0组的第      | 第一个通道 PWMO_1。              |                    |
|     | <del>[</del> ]          |                            |                    |

当看到 PWM1,对应的是上述表格第 0 组的第一个通道 PWM0\_1。示例: confidentia)



假设屏幕的 BACKLIGHT 管脚是 PWM1

Confidential for 深圳雁 \_reg\_write(0x03060008, 0x3E8);// PWM1 低电平拍数 (单位 ns) reg write(0x0306000C, 0xF4240);// PWM1 方波周期拍数(单位 ns) \_reg\_write(0x03060044, 0x02);// 使能 PWM 输出

### 1.2.1.7 配置 u-boot 环境变量

修改 u-boot/include/configs/cv1822-asic.h 中的 u-boot 环境变量参数 示例:

#define SHOWLOGOCMD LOAD LOGO CVI JPEG START VO START VL SET VO BG LOAD LOGO 将图片由 MISC 分区读到 DRAM, CVI JPEG 将图片解析到指定位置, START VO 和 START VL 开启 VO 并将 logo 显示在居中位置, SET VO BG 设置 VO 背景色, 屏幕除 logo 之外的其 dential for AHMAET dential for \*\*\* thinker 他区域由此颜色填充。

### 更换 logo 图片 1.2.1.8

将客户的 logo 图片放置在该路径下 build/tools/common/bootlogo/、编译执行 build all 后会拷贝至 image 生成路径下。

注意: I80 屏幕需要 24bit BMP 图片, 其他需要 YUV420 格式 jpg 。

### 1.2.1.9 编译烧写验证

在上述步骤均完成以后,重新编译烧写新的 u-boot。上电,敲回车进入 u-boot 命令 行。执行 run showlogo, 顺利的话就可以看到屏幕显示出 logo 图片。如果未显示出 logo, 请确认以下。

- 确认背光点亮
- for \*\*\*#\\ 确认 RESET 管脚电平状态有达到预期
- 确认屏幕供电正常
- 执行 mw 0x0a088094 0x0701000a,输出 VO的 test pattern,假如屏幕初始 化成功,此时会看到 colorbar



|                    |         | 深圳随                |       |      |      | 深圳種土        |    |    |    |      |     | 深圳種 |
|--------------------|---------|--------------------|-------|------|------|-------------|----|----|----|------|-----|-----|
| t                  | est pat | tern 寄存器如          | 下图    |      | 203  | V           |    |    |    |      | 203 |     |
|                    | h94     | REG 37             |       |      | rstn | reg gra inv | 0  | 0  | 1  | h0 . | rw  |     |
| 1                  | h94     | -11 (A1 NAT - 11 N |       | 420  |      | reg_pat_en  | 1  | 1  | 1  | h0   | rw  |     |
| . Ae <sup>(1</sup> | h94     |                    |       | 16/1 | rstn | reg_auto_en | 2  | 2  | 11 | h0   | rw  |     |
| outige,            | h94     |                    | 81    | O, a | rstn | reg_dith_en | 3  | 3  | ~1 | h1   | rw  |     |
| 25.7               | h94     |                    | COLLE |      | rstn | reg_snow_en | 4  | 4  | 1  | h0   | rw  |     |
|                    | h94     |                    |       |      | rstn | reg_fix_mc  | 5  | 5  | 1  | h0   | rw  |     |
|                    | h94     |                    |       |      | rstn | reg_dith_md | 10 | 8  | 3  | h0   | rw  |     |
| 1                  | h94     |                    |       |      | rstn | reg_pat_prd | 23 | 16 | 8  | h1   | rw  |     |
|                    | h94     |                    |       |      |      | reg_pat_idx | 28 | 24 |    | h0   | rw  |     |

发现有以上任何异常请回头检查此前的流程是否设置正确及达到预期。

假如以上均未发现异常,建议查看 Driver IC datasheet 或直接咨询屏幕厂商,如何 开启屏的 BIST mode, 通常是调整初始化序列中的某个寄存器值, 会显示 colorbar 等。 假如 BIST mode 不正常,则需要再检查 MIPI Lane 顺序、RESET、POWER、PWM 等是否 假如 BIST 正常,则说明以上配置正确,硬件电路没有异常,这时通常需要调整 sync\_info\_s 中的各参数。 配置正确,并使用万用表/示波器等确认电路电平状态符合预期,假如均符合预期,则

一四,则说明 sync\_info\_s 中的各参数。



CVITEK

# 1.2.2 在 kernel 中配置 MIPI 屏

for 深圳雁十 for深圳随 在 kernel 中配置 MIPI 屏的方法跟在 u-boot 中几乎是一样的,只是实现流程不一样。 当无需显示 logo 的时候,可选择此种方式。

另外,也可以先用 kernel 方式调通,再移植到 u-boot,避免频繁烧写 u-boot。

# kernel 中对接 MIPI 屏幕基本框图



### 1.2.2.1 配置 MIPI Tx 设备属性

根据屏的规格书,实现每个屏的配置头文件,并放置在路径 middleware/component/panel/cv182x/下,客户可以参照其余的头文件模板新增自己 的 panel 头文件。

参见1.2.1.1节

# Confidential for TRIMENT 配置屏幕初始化序列 1.2.2.2

参见 1.2.1.2 节 一儿 Confidentia



### 1.2.2.3 添加头文件的引用

for深圳随 for深圳随 添加对该新增的头文件的引用,在 middleware/sample/mipi\_tx/sample\_dsi\_panel.h 中增加对上两节中新增头文件的引用。

# 示例:

```
#ifdef MIPI PANEL HX8394
#include "dsi_hx8394_evb.h"
static struct panel_desc_s panel_desc = {
      .panel_name = "HX8394-720x1280",
       . dev_cfg = \&dev_cfg_hx8394_720x1280,
       .hs\_timing\_cfg = \&hs\_timing\_cfg\_hx8394\_720x1280,
       .dsi init cmds = dsi init cmds hx8394 720x1280,
       .dsi_init_cmds_size = ARRAY_SIZE(dsi_init_cmds_hx8394_720x1280)
};
#endif
```

### 配置 MIPI 屏 RESET、POWER、BACKLIGHT 管脚 1.2.2.4

# 方法 1:

在路径 linux/arch/arm/boot/dts/cvitek/下找到对应的 dts 文件,配置 MIPI Tx 的gpio 信息。加里沿方运统中,即上上上一

```
示例:
```

```
mipi tx {
                compatible = "cvitek, mipi tx";
                clocks = <&clk CV182X_CLK_DSI_MAC_VIP>, <&clk CV182X_CLK_DISP_VIP>;
                clock-names = "clk dsi", "clk disp";
                reset-gpio = <&portb 5 GPIO ACTIVE LOW>;
                pwm-gpio = <&portb 3 GPIO_ACTIVE_HIGH>;
                power-ct-gpio = <&portb 4 GPIO_ACTIVE HIGH>;
                                                   for 深圳雁
              };
          说明:
          pwm-gpio = <&portb 3 GPIO_ACTIVE_HIGH>;
Confident
```



为调试方便,背光可先用 GPIO 控制,切记先不要在 u-boot 中配置 pinmux 为 PWM 功能,否则可能无注场制 否则可能无法控制。

后续根据需求,如果需要调节亮度,再在 u-boot 中配置 pinmux 功能为 PWM,删除 dts 中的此行,同时 app 中用 PWM 方式控制。

系统启动后加载 MIPI Tx 驱动方式:

insmod /mnt/system/ko/cvi mipi tx.ko

这样当驱动加载后,会根据 dts 中的 GPIO 信息,自动申请这些 GPIO,并初始化成对 应的电平状态。

# 方法 2:

无需修改内核 dts 文件。

系统启动加载 MIPI Tx 驱动方式:

insmod /mnt/system/ko/cvi\_mipi\_tx.ko gpio=424,0,425,1,452,1

这三个 GPIO 依序分别为 RESET、POWER、PWM

当驱动加载后,驱动会优先使用 gpio 参数中的信息自动申请 GPIO 号对应的 GPIO,并 初始化成其后的电平状态。如果没有写 gpio 参数,驱动会根据 dts 中的 GPIO 信息申 请 GPIO。如果没有该管脚,则 GPIO 号和电平状态均写-1 即可。

同样,为调试方便,背光可先用 GPIO 控制,先不要在 u-boot 中配置 pinmux 为 PWM 功 能。后续需要调节亮度,再在 u-boot 中配置 pinmux 功能为 PWM,同时 app 中用 PWM 方式控制,并将第三个 GPIO 号和电平状态写成-1 即可。

# 1.2.2.5

执行 build\_middleware 编译 middleware, 在路径 middleware/sample/mipi\_tx/下会 生成 sample\_dsi 可执行文件。该程序和在 u-boot 中"startvo 0 65536 0"做的事情



idential for Tri 是一样的,切换到LP模式,设置MIPI Tx设备属性并通过Data LaneO向屏幕发送初 始化序列,然后切回 HS 模式。

将 sample dsi 拷贝至设备,运行。此时不出意外,RESET 管脚在 MIPI Tx 驱动中会自 动进行 high-low-high (RESET 初始电平设置为 low) 电平变换,屏幕被供电,背光点 亮。

# 说明:

RESET pin 会在执行 sample dsi 后由驱动自动进行 RESET 时序控制,用户无需介入。 RESET 初始电平设置为 low, 将产生 high-low-high 时序变化。

RESET 初始电平设置为 high, 将产生 low-high-low 时序变化。

使能 VO 的 test pattern, 寄存器如下图。执行 devmem 0x0a088094 32 0x0701000a 将会看到 colorbar。

| h94  | DEC 27                          |                                        | X                               |                                        | 100                                                                                                                                                      | _                                                                                                                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                                                                                                                      | 4 1 0                                                                                                                                                                                                                                                                                                   |                                                                                                                                                                                                                                                                                                                |
|------|---------------------------------|----------------------------------------|---------------------------------|----------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1134 | REG_37                          |                                        | 4                               | rstn                                   | reg_gra_inv                                                                                                                                              | 0                                                                                                                                                                                                                                                                                                                            | 0                                                                                                                                                                                                                                                                                                                                                                                                    | 1 h0                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
| h94  |                                 |                                        | : 27                            | rstn                                   | reg_pat_en                                                                                                                                               | 1                                                                                                                                                                                                                                                                                                                            | 1                                                                                                                                                                                                                                                                                                                                                                                                    | 1 h0                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
| h94  |                                 |                                        | nti                             |                                        |                                                                                                                                                          | 2                                                                                                                                                                                                                                                                                                                            | 2                                                                                                                                                                                                                                                                                                                                                                                                    | 1 h0                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
| h94  |                                 |                                        | 461,                            | rstn                                   | reg_dith_en                                                                                                                                              | 3                                                                                                                                                                                                                                                                                                                            | 3                                                                                                                                                                                                                                                                                                                                                                                                    | 1 h1                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
| h94  |                                 |                                        |                                 |                                        |                                                                                                                                                          | 4                                                                                                                                                                                                                                                                                                                            | 4                                                                                                                                                                                                                                                                                                                                                                                                    | 1 h0                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
| h94  |                                 | $CO_{II}$                              |                                 | rstn                                   | reg_fix_mc                                                                                                                                               | 5                                                                                                                                                                                                                                                                                                                            | 5                                                                                                                                                                                                                                                                                                                                                                                                    | 1 h0                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
| h94  |                                 |                                        |                                 | rstn                                   | reg_dith_md                                                                                                                                              | 10                                                                                                                                                                                                                                                                                                                           | 8                                                                                                                                                                                                                                                                                                                                                                                                    | 3 h0                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
| h94  |                                 |                                        |                                 | rstn                                   | reg_pat_prd                                                                                                                                              | 23                                                                                                                                                                                                                                                                                                                           | 16                                                                                                                                                                                                                                                                                                                                                                                                   | 8 h1                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
| h94  |                                 |                                        |                                 |                                        |                                                                                                                                                          | 28                                                                                                                                                                                                                                                                                                                           | 24                                                                                                                                                                                                                                                                                                                                                                                                   | 5 h0                                                                                                                                                                                                                                                                                                    | rw                                                                                                                                                                                                                                                                                                             |
|      | h94<br>h94<br>h94<br>h94<br>h94 | h94<br>h94<br>h94<br>h94<br>h94<br>h94 | h94<br>h94<br>h94<br>h94<br>h94 | h94<br>h94<br>h94<br>h94<br>h94<br>h94 | h94       rstn         h94       rstn         h94       rstn         h94       rstn         h94       rstn         h94       rstn         h94       rstn | h94         rstn         reg_pat_en           h94         rstn         reg_auto_en           h94         rstn         reg_dith_en           h94         rstn         reg_snow_en           h94         rstn         reg_fix_mc           h94         rstn         reg_dith_md           h94         rstn         reg_pat_prd | h94         rstn         reg_pat_en         1           h94         rstn         reg_auto_en         2           h94         rstn         reg_dith_en         3           h94         rstn         reg_snow_en         4           h94         rstn         reg_fix_mc         5           h94         rstn         reg_dith_md         10           h94         rstn         reg_pat_prd         23 | h94     rstn reg_pat_en     1     1       h94     rstn reg_auto_en     2     2       h94     rstn reg_dith_en     3     3       h94     rstn reg_snow_en     4     4       h94     rstn reg_fix_mc     5     5       h94     rstn reg_dith_md     10     8       h94     rstn reg_pat_prd     23     16 | h94     rstn reg_pat_en     1 1 1 h0       h94     rstn reg_auto_en     2 2 1 h0       h94     rstn reg_dith_en     3 3 1 h1       h94     rstn reg_snow_en     4 4 1 h0       h94     rstn reg_fix_mc     5 5 1 h0       h94     rstn reg_dith_md     10 8 3 h0       h94     rstn reg_pat_prd     23 16 8 h1 |

若 colorbar 未正常显示,请回头检查此前的流程是否设置正确及达到预期。

假如此前流程均未发现异常,建议查看 Driver IC datasheet 或直接咨询屏幕厂商, 如何开启屏的 BIST mode, 通常是调整初始化序列中的某个寄存器值, 会显示 colorbar 等。

假如 BIST mode 不正常,则需要再检查 MIPI Lane 顺序、RESET、POWER、PWM 等是否 и выстандия и бранция и

Confide

tial for \*\* tial



# LVDS

# 概述

Low Votage Differential Signal (LVDS),即低电压差分信号。LVDS接口又称RS644 总线接口, 1994 年由美国国家半导体公司(NS)提出的为克服以 TTL 电平方式传输宽 带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种视频信号传输模式,是 一种电平标准,广泛应用于液晶屏接口。LVDS 屏总体和 MIPI 类似,但是还有一些区 别。本章节介绍如何在 CVITEK 芯片解决方案上开发调试 LVDS LCD 屏。

Confide

### 2.1 环境准备

# 2.1.1 LVDS 屏幕接口介绍

- Fidential for Filliantial LVDS 屏幕一般有以下几种信号,如图所示。

  • LVDS 时钟线(CLK) LVDS 数据线 (DATA) (单路 6bit: 3 lane, 单路 8bit: 4 lane, 单路 10bit: 5 lane, 双路 6bit: 6 lane, 双路 6bit: 8 lane, 双路 6bit: 10 lane, 目 前仅支持单路 6bit 和单路 8bit)
  - 背光控制信号(BACKLIGHT)

# LVDS 接口连线示意图





# 2.1.2 硬件连线确认

for 深圳雁十 for 深圳随 检查硬件连线,确认无异常。具体有些引脚差异,需对照屏幕厂商提供的规格书及电 路原理图确认。

### 配置 LVDS 屏 2.2

根据上节环境准备的内容,在接口和连线上了解了屏幕对接的配置,在这一节中将对 屏幕对接时在软件方面需要进行的配置进行说明。

CVITEK 有两种方案进行 LVDS 屏幕的对接,和 MIPI 屏类似,分别是在 u-boot 及 kernel 中进行屏的初始化。实际应用中根据需求二者选其一。

# 2.2.1 在 u-boot 中配置 LVDS 屏

u-boot 中配置 MIPI 屏是通过 CVITEK 开发的 showlogo 命令,设备上电后,敲回车进 入u-boot 命令行, printenv 可以看到 showlogo 命令, bootcmd 在引导内核之前会执 行该命令进行屏的初始化并显示 logo。 示例:

showlogo=mmc dev 0;mmc read 0x84080000 0xA000 0x400; cvi jpeg 0x84080000 0x81800000 0x80000; startvo 0 2048 0; startv1 0 0x84080000 0x81800000 0x80000 16; setvobg 0 0xffffffff

注: 单路 6bit 为 1024, 单路 8bit 为 2048, 单路 10bit 为 4096。

本文档重点讲解屏的初始化部分,显示 logo 具体请参考《CVITEK 开机画面使用指 南》。其中,屏的初始化部分在"startvo 0 2048 0"中实现。

### 2.2.1.1 配置 LVDS 设备属性

u-boot/include/cvi\_panels/下,客户可以参照其余的头文件模板新增自己的 panel 头文件。 confidential confidential 头文件。

cvi lvds cfg s结构体定义



```
Confidential for ikillimet
                            out_bits;
struct cvi_lvds_cfg_s {
     enum LVDS_OUT_BIT
     enum LVDS_MODE
     unsigned char
                             chn num;
     boo1
                             data_big_endian;
     enum lvds lane id
                             lane_id[LANE_MAX_NUM];
     boo1
                             lane_pn_swap[LANE_MAX_NUM];
     struct sync info s
                             sync info;
     unsigned short
                             u16FrameRate;
     unsigned int
                             pixelclock;
```

| ansigned int                           | practicion,                                                               |                   |
|----------------------------------------|---------------------------------------------------------------------------|-------------------|
| };                                     |                                                                           |                   |
| 成员名称                                   | 描述                                                                        |                   |
| out_bits                               | LVDS_OUT_6BIT、LVDS_OUT_8BIT、LVDS_OUT_10BIT                                |                   |
| mode                                   | LVDS_MODE_JEIDA、LVDS_MODE_VESA, 一般设置为LVDS_MODE_VESA                       |                   |
| chn_num                                | 通道数1、2,现在芯片仅支持1通道                                                         |                   |
| data_big_endian                        | 发送数据的大小端顺序,一般设置 false                                                     | 4.7               |
| Lane_id                                | 主控端和屏端 Lane 号的对应关系,未使用的 Lane 填-1 即可。                                      | 深圳榧               |
| Lane_id                                | 共 5 个成员,依序分别代表主控端的 $VO\_LVDS\_LANE\_0$ $\sim$ $VO\_LVDS\_LANE\_4$ ,实际填写的内 | ntial for TRIMMET |
| 100                                    | 容需要根据对应到屏端的 LVDS 1ane 号。                                                  | 100               |
|                                        | 例如,第一个成员是主控 LANE 0, 查电路原理图,                                               |                   |
|                                        | 对应到屏端 lane 3,就填写为 VO_LVDS_LANE_3。<br>对应关系不正确,将导致屏幕无法点亮。                   |                   |
| lane_pn_swap                           | LVDS 的 Lane P/N 极是否交换                                                     |                   |
| _pn_sap                                | true: 交换                                                                  |                   |
|                                        | false:不交换                                                                 |                   |
| sync_info                              | LVDS 设备的同步信息                                                              |                   |
| pixel_clk                              | 像素时钟,单位为 KHz。                                                             |                   |
|                                        | 计算公式:                                                                     |                   |
|                                        | pixel_clk=(htotal*vtotal)*fps/1000                                        |                   |
|                                        | 其中:                                                                       |                   |
|                                        | htotal=vid_hsa_pixels+ vid_hbp_pixels+ vid hfp pixels+ vid hline pixels   |                   |
|                                        |                                                                           |                   |
| 10000000000000000000000000000000000000 | vid_vfp_lines+ vid_active_lines                                           | 1000              |
|                                        | fps:帧率,默认 60                                                              | ( )               |
| C 02 1/14                              | lane_clk 根据 pixel_clk 反推,换算公式:                                            | ntial for TRIMPET |
| . 2                                    | lane_clk= pixel_clk*24/4/2(24 表示 RGB888、单                                 | . 2)              |
| ntia                                   | 路 8bit,每个 pixel 占 24bits,4 表示使用了 4 条                                      | ntia              |
| ntial for ikillife                     | Data Lane, 2 X/N IVUS CIR LE/XXXII AE/XX                                  |                   |
|                                        | Cour                                                                      |                   |
|                                        |                                                                           |                   |



```
Infidential for TRIMMET
          示例:
          struct_cvi_lvds_cfg_s lvds_ek79202_cfg = {
                .mode = LVDS MODE VESA,
                .out_bits = LVDS_OUT 8BIT.
                . chn_num = 1,
                .lane id = {VO LVDS LANE 0, VO LVDS LANE 1, VO LVDS LANE 2,
          VO LVDS LANE 3, VO LVDS LANE CLK},
                .lane pn swap = {false, false, false, false, false},
                .sync_info = {
                      . vid_hsa_pixels = 10,
                      .vid_hbp_pixels = 88,
                      .vid hfp pixels = 62,
                      .vid hline pixels = 1280,
                      .vid vsa lines = 4,
                      .vid\_vbp\_1ines = 23,
                      .vid vfp lines = 11,
                                  confidential for Thim Confidential
                      .vid active lines = 800,
                      .vid vsa_pos_polarity = 0,
.ul6FrameRate = 60,
.pixelclock = 70
                     .vid_hsa_pos_polarity = 0,
                .pixelclock = 72403,
```

# sync\_info\_s 结构体定义

与 MIPI 类似,参见 1.2.1.1。

# LVDS 时序图





### 2.2.1.2 添加头文件的引用

for深圳随 EOT TEMPET 添加对该新增的头文件的引用,在 u-boot/include/cvi\_panels.h 中增加对上一节中 新增头文件的引用。

# 示例:

```
#if defined(LVDS PANEL EK79202)
#include "lvds ek79202.h"
static struct panel desc s panel desc = {
      .1vds\_cfg = \&1vds\_ek79202 cfg
};
#endif
```

### 2.2.1.3 配置 LVDS 屏 BACKLIGHT 管脚

LVDS 屏的 BACKLIGHT 可以配置为 GPIO 或者 PWM。

可通过修改 build/boards/cv182x/cv18xx/u-boot/cvitek.h 中 VO\_GPIO\_PWM\_PORT、
VO\_GPIO\_PWM\_INDEX、VO\_GPIO\_PWM\_ACTIVE 实现。 confidenti

# 2.2.1.3.2 配置为 PWM

一般通过 PWM,这样可实现亮度调节。实现与 MIPI 屏类似,参见 1.2.1.6 小节。

### 配置 u-boot 环境变量 2.2.1.4

实现与 MIPI 屏类似, 参见 1.2.1.7 小节。

### 2.2.1.5 更换 logo 图片

实现与 MIPI 屏类似,参见 1.2.1.8 小节。

在上述步骤均完成以后,重新编译烧写新的 u-boot。上电,敲回车进入 u-boot 命令 行。执行 run showlogo,顺利的话就可以看到屋草目二···· 行。执行 run showlogo,顺利的话就可以看到屏幕显示出 logo 图片。如果未显示出 logo,请确认以下。



- 确认背光点亮
- 确认屏幕供电正常
- al for \*\*\*##### 执行 mw 0x0a088094 0x0701000a, 输出 VO 的 test pattern, 假如屏幕初始 化成功,此时会看到 colorbar

test pattern 寄存器如下图

|     |        | at the second second |      |             |    |    |   |    | 1  |
|-----|--------|----------------------|------|-------------|----|----|---|----|----|
| h94 | REG_37 |                      | rstn | reg_gra_inv | 0  | 0  | 1 | h0 | rw |
| h94 |        |                      | rstn | reg_pat_en  | 1  | 1  | 1 | h0 | rw |
| h94 |        |                      | rstn | reg_auto_en | 2  | 2  | 1 | h0 | rw |
| h94 |        |                      | rstn | reg_dith_en | 3  | 3  | 1 | h1 | rv |
| h94 |        |                      | rstn | reg_snow_en | 4  | 4  | 1 | h0 | rv |
| h94 |        |                      | rstn | reg_fix_mc  | 5  | 5  | 1 | h0 | rv |
| h94 |        |                      | rstn | reg_dith_md | 10 | 8  | 3 | h0 | rv |
| h94 |        |                      | rstn | reg_pat_prd | 23 | 16 | 8 | h1 | rv |
| h94 |        |                      |      | reg_pat_idx | 28 | 24 | 5 | h0 | n  |

发现有以上任何异常请回头检查此前的流程是否设置正确及达到预期。

假如以上均未发现异常,则需要再检查 LVDS Lane 顺序、PWM 等是否配置正确,并使 for 深圳随 用万用表/示波器等确认电路电平状态符合预期,假如均符合预期,则可能是屏幕本身 的问题, 请咨询屏幕厂商。

如以上配置正确,硬件电路没有异常,这时通常需要调整 sync\_info\_s 中的各参数。 Confident Confident

# 2.2.2 在 kernel 中配置 LVDS

在 kernel 中配置 LVDS 屏的方法跟在 u-boot 中几乎是一样的,只是实现流程不一样。 当无需显示 logo 的时候,可选择此种方式。

另外,也可以先用 kernel 方式调通,再移植到 u-boot,避免频繁烧写 u-boot。

### 配置 LVDS 设备属性 2.2.2.1

根据屏的规格书,实现每个屏的配置头文件,并放置在路径

Confidential for TEHINET Confidential for 液柳原 middleware/component/panel/cv182x/下,客户可以参照其余的头文件模板新增自己 的 panel 头文件。

参见 2.2.1.1 节。 Confidentia.



### 2.2.2.2 添加头文件的引用

添加对该新增的头文件的引用,在

ial for Thinket ial for TRHIME middleware/component/panel/cv82x/1vds panels.h 中增加对上一节中新增头文件的 引用。

```
示例:
```

```
#ifdef LVDS PANEL EK79202
#include "lvds_ek79202.h"
const VO LVDS ATTR S *pstLvdsAttr = &lvds ek79202 cfg;
#endif
```

### 配置 LVDS 屏 BACKLIGHT 管脚 2.2.2.3

在路径 middleware/component/panel/cv82x/下找到对应的头文件, 配置 LVDS 的 gpio Confidential for TRHIMET 信息,如果没有该管脚或者由 APP 控制,则直接不写或者 gpio\_num 赋值为-1 即可。 ial for Trill

示例:

```
.backlight_pin = {
      .gpio_num = GPIOE_02,
      .active = GPIO_ACTIVE_HIGH,
},
```

说明:

为调试方便,背光可先用 GPIO 控制,切记先不要在 u-boot 中配置 pinmux 为 PWM 功能, 否则可能无法控制。

后续根据需求,如果需要调节亮度,再在 u-boot 中配置 pinmux 功能为 PWM,删除头 文件中的此配置或者 gpio num 赋值为-1, 同时 APP 中用 PWM 方式控制。

### 2.2.2.4 编译验证

ial for \*\* #### LVDS 在未打开 logo 情况下,需运行 APP 才能出图。屏的初始化参见 middleware/sample/common/sample common platform.c, 需修改 stDefDispRect 和 stDefImageSize 修改为屏实际大小, stVoConfig. stVoPubAttr. enIntfType 修改为 VO INTF LCD 24BIT (VO INTF LCD 18BIT, VO INTF LCD 30BIT), stVoConfig. stVoPubAttr. enIntfSync 修改为 VO OUTPUT 1280x800 60, 其他部分参见

CVITEK

middleware/sample/common/sample\_common\_vo.c 中 SAMPLE\_COMM\_VO\_FillIntfAttr 和

for 深圳種十 运行 APP 中 CVI\_VO\_SetPubAttr 和在 u-boot 中 "startvo 0 2048 0"做的事情是一样的,初始化 LVDS 屏并让于工屏处作状态。

如未能正常显示,可参见 2.2.1.6.