

# 第6章 常用时序逻辑功能器件

### 6.1 计数器

计数器功能: 统计输入脉冲的个数。

计数器除了直接用于计数外,还可以用于定时器、分频器、程序控制器、信号发生器等多种数字设备中.

计数器分类:

按计数器中的触发器是否同时翻转分类:

同步计数器; 异步计数器

按计数器中数字的编码方式分类:

二进制计数器; 非二进制计数器

#### 6.1.1 异步计数器

#### 1.异步二进制计数器

(1)电路组成和逻辑功能设计(以加法计数讨论)



Nanjing University of Science

Technolog

由下降边沿触发的JK触发器(转换为T'触发器) 构成的四位二进制加法计数器:



如将电路改为:



Nanjing University of Science Technology



二进制减法计数器波形图



- (2) 异步二进制计数器的特点
- 1) 异步二进制计数器可由T'触发器构成,触发器之间串接, 低位触发器的输出,作为高位触发器的时钟.

当采用下降边沿触发器时,如将Qi和CLKi+1相连,则构成加法计数器;如将Qi和CLKi+1相连,则构成减法计数器;

当采用上升边沿触发器时,如将Qi和CLKi+1相连,则构成减法计数器;如将Qi和CLKi+1相连,则构成加法计数器;

●用D触发器构成二进制计数器的例子:



- 2) 异步二进制计数器,由于触发器的状态翻转是由低位向高位逐级进行的,因此,计数速度较低.
- 3) 若CLK脉冲的频率为f,则 $Q_0$ 、 $Q_1$ 、 $Q_2$ 、 $Q_3$  输出脉冲的频率分别为 $\frac{1}{2}f$ 、 $\frac{1}{4}f$ 、 $\frac{1}{8}f$ 、 $\frac{1}{16}f$ 。常称这种计数器为分频器。

- 2. 异步十进制计数器
- (1) 电路组成和逻辑功能分析

由下降边沿触发的T'触发器构成的异步十进制加法计数器:



Nanjing University of Science

Technology





#### 数字逻辑电路教学课程



如果电路由于某种原因(例如受干扰影响)进入无效 状态,但在若干个时钟脉冲的作用下,能自动返回(直 接或间接返回)到某个有效状态,进入有效循环,则称 该电路具有自启动特性。否则就不具有自启动特性。



#### 3. 通用异步计数器集成电路

属二进制计数器的有74LS93A、74HC93、74LS197等, 它们均为4位计数器。这些计数器的共同特点是:

- 1)每个集成电路内部有两组彼此独立的计数器,一组为模2计数器,另一组为模8计数器;
- 2) 通过外电路,将这两组计数器相连,可构成模16计数器,这类集成电路也称为二—八—十六进制计数器。





4位异步二进制计数器74LS93A逻辑图



属中规模集成异步十进制计数器的型号有74290、74176和74196等,这些计数器的共同特点:

- 1)每个集成电路内部有两组彼此独立的计数器,一组为模2计数器,另一组为模5计数器;
- 2) 通过外电路,将这两组计数器相连,可构成模10计数器,这类集成电路也称为二—五—十进制计数器。

#### 数字逻辑电路教学课程





模5计数器

异步十进制计数器 74290 逻辑图



#### 74290逻辑功能:

- 1) 异步清零:  $R_{0(1)}=R_{0(2)}=1$ ,且 $S_{9(1)}\cdot S_{9(2)}=0$   $Q_3Q_2Q_1Q_0=0000$
- 2) 异步置9:  $R_{0(1)} \cdot R_{0(2)} = 0$ ,且 $S_{9(1)} = S_{9(2)} = 1$   $Q_3 Q_2 Q_1 Q_0 = 1001$
- 3) 计数:  $R_{0(1)} \cdot R_{0(2)} = 0$ ,且 $S_{9(1)} \cdot S_{9(2)} = 0$

#### 74290构成模10计数器

1)将Q<sub>0</sub>和CLK<sub>1</sub>相连,计数 脉冲从CLK<sub>0</sub>输入, Q<sub>3</sub>Q<sub>2</sub>Q<sub>1</sub>Q<sub>0</sub>输出,

构成8421BCD码计数器;







# 将Q<sub>3</sub>和CLK<sub>0</sub>相连, 计数脉冲从CLK<sub>1</sub>输入, Q<sub>0</sub>Q<sub>3</sub>Q<sub>2</sub>Q<sub>1</sub>输出;

构成5421BCD码计数器。











#### 两片74290级联实现模100计数器



模100计数器



- 6.1.2 同步计数器
- 1. 同步二进制计数器
- (1) 电路组成和逻辑功能分析
- \*同步二进制加法计数器设计思想





#### 四位二进制加法计数器波形图



 二进制计数规则:每加1,最低位改变一次状态, 高位的状态是否改变,由低位是否计满来决定。



#### T触发器构成的带进位标志的四位同步二进制加法计数器:



CLK: 计数脉冲;  $Q_3Q_2Q_1Q_0$ : 计数器的输出状态;

C: 计数器的进位标志.





计数器的驱动方程:

T触发器的特性方程:

计数器的状态方程:

$$T_{0}=1$$

$$T_{1}=Q_{0}^{n}$$

$$T_{2}=Q_{1}^{n}Q_{0}^{n}$$

$$T_{3}=Q_{2}^{n}Q_{1}^{n}Q_{0}^{n}$$

$$C=Q_{3}^{n}Q_{2}^{n}Q_{1}^{n}Q_{0}^{n}$$

$$Q^{n+1}=T\overline{Q}^{n}+TQ^{n}$$

$$=T\oplus Q^{n}$$

$$Q_{0}^{n+1}=\overline{Q}_{0}^{n}$$

$$Q_{1}^{n+1}=Q_{1}^{n}\oplus Q_{0}^{n}$$

$$Q_{2}^{n+1}=Q_{2}^{n}\oplus (Q_{1}^{n}Q_{0}^{n})$$

 $\mathbf{Q}_{3}^{n+1} = \mathbf{Q}_{3}^{n} \oplus (\mathbf{Q}_{2}^{n} \mathbf{Q}_{1}^{n} \mathbf{Q}_{0}^{n})$ 

#### 数字逻辑电路教学课程



- (2) 同步二 进制加法计数器的特点
- (1)由n个触发器构成的同步二进制加法计数器的模为2n, 没有多余状态,状态利用率最高;
- (2) 用T 触发器构成的同步二进制加法计数器,其电路结构 有两条规则:
  - ①  $T_0=1$ ;
  - ②  $T_i = Q_{i-1}Q_{i-2}...Q_0$  ( $i \neq 0$ ).
- (3) 同步计数器工作速度快,这种计数器的最高工作频率可达  $f_{max} = \frac{1}{f_{ne} + f_{ne}}$





# 思考题:如何设计同步二进制减法计数器?



二进制减法计数器波形图



#### 2. 同步十进制计数器



#### 十进制计数器波形图

$$T_0=1$$
  $T_2=Q_1^nQ_0^n$   $T_1=\overline{Q}_3^nQ_0^n$   $T_3=Q_2^nQ_1^nQ_0^n+Q_3^nQ_0^n$ 



#### 电路组成和逻辑功能分析



$$T_0=1$$

$$T_2 = Q_1^n Q_0^n$$

$$T_1 = \overline{Q}_3^n Q_0^n$$

$$T_3 = Q_2^n Q_1^n Q_0^n + Q_3^n Q_0^n$$

$$C=Q_3^nQ_0^n$$

#### 状态表

#### 电路状态方程

$$\mathbf{Q}_0^{n+1} = \overline{\mathbf{Q}}_0^n$$

$$\mathbf{Q}_1^{n+1} = \mathbf{Q}_1^n \oplus (\overline{\mathbf{Q}}_3^n \mathbf{Q}_0^n)$$

$$\mathbf{Q}_{2}^{n+1} = \mathbf{Q}_{2}^{n} \oplus (\mathbf{Q}_{1}^{n} \mathbf{Q}_{0}^{n})$$

$$\mathbf{Q}_{3}^{n+1} = \mathbf{Q}_{3}^{n} \oplus (\mathbf{Q}_{2}^{n} \mathbf{Q}_{1}^{n} \mathbf{Q}_{0}^{n} + \mathbf{Q}_{3}^{n} \mathbf{Q}_{0}^{n})$$

## 无效状态 \



| $\mathbf{Q}_3^{\mathrm{n}}$ | $\mathbf{Q}_2^{\mathbf{n}}$ | $Q_1^n$ | $Q_0^n$ | $Q_3^{n+}$ | $^{1}Q_{2}^{n+}$ | ${}^{1}Q_{1}^{n+}$ | $Q_0^{n+1}$ | C |
|-----------------------------|-----------------------------|---------|---------|------------|------------------|--------------------|-------------|---|
| 0                           | 0                           | 0       | 0       | 0          | 0                | 0                  | 1           | 0 |
| 0                           | 0                           | 0       | 1       | 0          | 0                | 1                  | 0           | 0 |
| 0                           | 0                           | 1       | 0       | 0          | 0                | 1                  | 1           | 0 |
| 0                           | 0                           | 1       | 1       | 0          | 1                | 0                  | 0           | 0 |
| 0                           | 1                           | 0       | 0       | 0          | 1                | 0                  | 1           | 0 |
| 0                           | 1                           | 0       | 1       | 0          | 1                | 1                  | 0           | 0 |
| 0                           | 1                           | 1       | 0       | 0          | 1                | 1                  | 1           | 0 |
| 0                           | 1                           | 1       | 1       | 1          | 0                | 0                  | 0           | 0 |
| 1                           | 0                           | 0       | 0       | 1          | 0                | 0                  | 1           | 0 |
| 1                           | 0                           | 0       | 1       | 0          | 0                | 0                  | 0           | 1 |
| 1                           | 0                           | 1       | 0       | 1          | 0                | 1                  | 1           | 0 |
| 1                           | 0                           | 1       | 1       | 0          | 1                | 1                  | 0           | 1 |
| 1                           | 1                           | 0       | 0       | 1          | 1                | 0                  | 1           | 0 |
| 1                           | 1                           | 0       | 1       | 0          | 1                | 0                  | 0           | 1 |
| 1                           | 1                           | 1       | 0       | 1          | 1                | 1                  | 1           | 0 |
| 1                           | 1                           | 1       | 1       | 0          | 0                | 1                  | 0           | 1 |
| _                           | _                           | _       | _       |            | v                | _                  | •           | _ |

#### 同步十进制加法计数器状态图





3. 可逆计数器

可逆计数器具有两种形式:

- ① 有加减控制的可逆计数器: 这种电路有一个CLK脉冲 输入端,有一个加减控制端,电路作何种计数,由加减 控制端的控制信号来决定;
- ② 双时钟可逆计数器:这种电路有两个CLK脉冲输入端, 电路作不同计数时,分别从不同的CLK端输入.



#### 4. 通用同步计数器集成电路

集成同步计数器的产品型号较多,属4位二进制计数器的有74161、74163等,属十进制计数器的有74160,属4位二进制可逆计数器有74169、74191、74193等,属十进制可逆计数器有74190、74192等,这些计数器均有对应的CMOS集成电路,其型号为74HC





#### 1) 同步4位二进制计数器74163的功能





#### 74163功能表

| CLK        | <b>CLR</b> | LD | ENP | ENT | 功能           |
|------------|------------|----|-----|-----|--------------|
| $\uparrow$ | 0          | X  | X   | X   | 同步清 零        |
| <b>↑</b>   | 1          | 0  | X   | X   | 同步 置 数       |
| X          | 1          | 1  | 0   | 1   | 保持(包括RCO的状态) |
| X          | 1          | 1  | ×   | 0   | 保持(RCO=0)    |
| $\uparrow$ | 1          | 1  | 1   | 1   | 同步计数         |

Nanjing University of Science Technology





 $\mathbf{D}_2$ 

 $\mathbf{D_3}$ 

[4]

[8]

 $\mathbf{Q}_2$ 

 $\mathbf{Q}_3$ 

#### 2) 同步4位二进制计数器74161的功能



| CLK        | CLR | LD | ENP | ENT |              |
|------------|-----|----|-----|-----|--------------|
| X          | 0   | X  | X   | X   | 异步清 零        |
| <b>↑</b>   | 1   | 0  | X   | X   | 同步 置 数       |
| X          | 1   | 1  | 0   | 1   | 保持(包括RCO的状态) |
| X          | 1   | 1  | ×   | 0   | 保持(RCO=0)    |
| $\uparrow$ | 1   | 1  | 1   | 1   | 同步计数         |





#### 3) 同步十进制计数器74160的功能





#### 74160功能表

| CLK        | CLR | LD | ENP | ENT | 功能           |
|------------|-----|----|-----|-----|--------------|
| X          | 0   | X  | X   | X   | 异步清 零        |
| <b>↑</b>   | 1   | 0  | ×   | X   | 同步 置 数       |
| X          | 1   | 1  | 0   | 1   | 保持(包括RCO的状态) |
| X          | 1   | 1  | X   | 0   | 保持(RCO=0)    |
| $\uparrow$ | 1   | 1  | 1   | 1   | 同步计数         |

Nanjing University of Science

# 任意进制计数器

利用中规模集成计数器,经外电路的不同连接,以得到所需任意进制计数器。

已有N进制计数器,需要得到M(M<N)进制的计数器, 在顺序计数过程中跳跃N-M个状态即可。

例如: 已有十进制计数器, 若需要得到六进制计数器。



十进制计数器状态图 ➡ 六进制计数器状态图

# 任意进制计数器——清零法

▶ 反馈复位法(清零法)

控制中规模集成计数器的清零端来获得任意进制计数器

同步清零法

$$\overline{CLR}=0$$

CLK 1

• 异步清零法

| CLK      | CLR | LD | ENP | ENT | 功能             |
|----------|-----|----|-----|-----|----------------|
| <b>↑</b> | 0   | ×  | ×   | ×   | 同步清零           |
| <b>↑</b> | 1   | 0  | ×   | ×   | 同步置数           |
| ×        | 1   | 1  | 0   | 1   | 保持(包括 RCO 的状态) |
| ×        | 1   | 1  | ×   | 0   | 保持(RCO=0)      |
| <b>↑</b> | 1   | 1  | 1   | 1   | 加计数            |

#### 74161 功能表

| CLK      | CLR | LD | ENP | ENT | 功能             |
|----------|-----|----|-----|-----|----------------|
| ×        | 0   | ×  | ×   | ×   | 异步清零           |
| <b>↑</b> | 1   | 0  | ×   | ×   | 同步置数           |
| ×        | 1   | 1  | 0   | 1   | 保持(包括 RCO 的状态) |
| ×        | 1   | 1  | ×   | 0   | 保持(RCO=0)      |
|          | 1   | 1  | 1   | 1   | 加计数            |

# 任意进制计数器——清零法

例1: 请用中规模同步二进制加法计数器74163和74161 分别构成一个模6加法计数器。



模6计数器状态图

# 反馈复位法——同步清零

1) 用74163(同步清零)实现模6计数器.





模6计数器状态图

模6计数器时序图

• 同步清零法

$$\overline{CLR}=0 \quad \Longleftrightarrow \quad Q_3Q_2Q_1Q_0=0101$$

$$CLK \quad \uparrow$$



## 反馈复位法——同步清零

1) 用74163(同步清零)实现模6计数器.

 $\overline{\text{CLR}} = \overline{\text{Q}_2 \text{ Q}_0}$ 



\* 同步清零法实现M进制计数器,在第M个计数状态取清零信号

# 反馈复位法——异步清零

- 2) 用74161(异步清零)实现模6计数器.

假设 
$$\overline{CLR} = \overline{Q_2 Q_0}$$

$$\overline{\text{CLR}} = \overline{Q_2 Q_1}$$



模5计数器时序图

瞬间即逝

模6计数器时序图

# 反馈复位法——异步清零

- 2) 用74161(异步清零)实现模6计数器.

$$\overline{\text{CLR}} = \overline{\mathbf{Q}_2 \ \mathbf{Q}_1}$$



状态图

模6计数器时序图

## 反馈复位法——异步清零

2) 用74161(异步清零)实现模6计数器.

 $\overline{\text{CLR}} = \overline{Q_2 Q_1}$ 



74161构成模6计数器电路图

\* 异步清零法实现M进制计数器,在第M+1个计数状态取清零信号

# 模6计数器仿真实验原理图



# 模6计数器仿真实验波形图



clk: 时钟 (周期为160ns)

out: 74163的输出信号

q: 74161的输出信号

clr163: 74163的同步清零信号

clr161: 74161的异步清零信号

# 任意进制计数器——反馈复位法

思考题:请用十进制计数器74160实现一个模24的计数器。

分析: 1、容量扩展; 2、异步清零



# 任意进制计数器——反馈复位法

#### 思维进阶:

请用二进制计数器74163实现一个模24(十进制)的计数器。

- 分析: 1、容量扩展; 2、个体同步清零实现模10;
  - 3、整体同步清零实现模24

# 知识点小结

- \* 同步清零法实现M进制计数器,在第M个计数状态取清零信号
- \* 异步清零法实现M进制计数器,在第M+1个计数状态取清零信号



2) 反馈置位法(置数法)

利用计数器的预置数控制端来获得任意进制计数器.





例: 试用74161实现模10计数器.





### 模10计数器的另一种方案



例:用同步计数器74163实现5421BCD码计数器。



方案一:可在同一电路中既采用置数,又采用清零方法。

方案二: 只采用置数法, 在不同的位置置不同的数。







## 讨论题

请设计分别为以下状态转换规律的任意进制计数器

$$1, \qquad 0 \longrightarrow 1 \longrightarrow 2 \longrightarrow 3 \longrightarrow 4 \longrightarrow 5 \longrightarrow 6 \longrightarrow 7 \longrightarrow 8 \longrightarrow 9 \longrightarrow 10 \longrightarrow 11$$

$$2, \qquad \xrightarrow{3 \to 4 \to 5 \to 6 \to 7 \to 8 \to 9 \to 10 \to 11 \to 12}$$

$$3, \qquad 0 \longrightarrow 1 \longrightarrow 2 \longrightarrow 3 \longrightarrow 4 \longrightarrow 5 \longrightarrow 6 \longrightarrow 13 \longrightarrow 14 \longrightarrow 15$$

$$4, \qquad \stackrel{2}{\uparrow} \xrightarrow{3 \to 6} \xrightarrow{7 \to 10} \xrightarrow{11 \to 14} \xrightarrow{15}$$

$$5, \qquad \stackrel{3 \to 1 \to 4 \to 8 \to 5 \to 9 \to 13 \to 10 \to 2 \to 15}{}$$

$$6, \qquad \stackrel{3 \to 5 \to 4 \to 8 \to 5 \to 2 \to 13 \to 10 \to 2 \to 15}{}$$



#### 6.1.3 计数器应用

#### 1. 序列信号发生器

在数字信号的传输和数字系统的测试中,有时需要用到一组特定的串行数字信号。通常把这种串行数字信号称 为序列信号。产生序列信号的电路称为序列信号发生器。

用计数器和简单组合逻辑电路(如MUX)组成序列信号发生器。





例: 试设计一个能产生序列信号为0101101的计数型序列信号发生器.

解: 1) 根据序列信号的长度M(本例为7),设计模M计数器; (本例计数器选用74160,并用置数法实现模7计数器)

- 2) 将计数器的输出Q<sub>2</sub>Q<sub>1</sub>Q<sub>0</sub>作为输入,序列信号作为输出,列出真值表;
- 3) 根据真值表,求出组合逻辑关系表达式;
- 4) 画逻辑图.

### 数字逻辑电路教学课程



#### 方法一:

| $Q_2$ | $\mathbf{Q}_1$ | $\mathbf{Q}_0$ | Z |
|-------|----------------|----------------|---|
| 0     | 0              | 0              | 0 |
| 0     | 0              | 1              | 1 |
| 0     | 1              | 0              | 0 |
| 0     | 1              | 1              | 1 |
| 1     | 0              | 0              | 1 |
| 1     | 0              | 1              | 0 |
| 1     | 1              | 0              | 1 |

| \Q    | $egin{array}{c} \mathbf{Q}_0 \\ 00 \end{array}$ |    |    |    |
|-------|-------------------------------------------------|----|----|----|
| $Q_2$ | 00                                              | 01 | 11 | 10 |
| 0     | 0                                               | 1  | 1  | 0  |
| 1     | 1                                               | 0  | ×  | 1  |

$$\mathbf{Z} = \overline{\mathbf{Q}}_{2} \mathbf{Q}_{0} + \mathbf{Q}_{2} \overline{\mathbf{Q}}_{0}$$
$$= \mathbf{Q}_{2} \oplus \mathbf{Q}_{0}$$





#### 方法二:

| $\mathbf{Q}_2$ | $\mathbf{Q}_1$ | $\mathbf{Q}_0$ | Z |
|----------------|----------------|----------------|---|
| 0              | 0              | 0              | 0 |
| 0              | 0              | 1              | 1 |
| 0              | 1              | 0              | 0 |
| 0              | 1              | 1              | 1 |
| 1              | 0              | 0              | 1 |
| 1              | 0              | 1              | 0 |
| _1_            | 1              | 0              | 1 |





$$D0=Q_2 D2=Q_2$$

$$D1=\overline{Q}_2 D3=1$$



#### 方法三:

| $\overline{\mathbf{Q}_2}$ | $\mathbf{Q}_1$ | $\mathbf{Q}_0$ | Z |
|---------------------------|----------------|----------------|---|
| 0                         | 0              | 0              | 0 |
| 0                         | 0              | 1              | 1 |
| 0                         | 1              | 0              | 0 |
| 0                         | 1              | 1              | 1 |
| 1                         | 0              | 0              | 1 |
| 1                         | 0              | 1              | 0 |
| 1                         | 1              | 0              | 1 |





### 6.2 寄存器和移位寄存器

### 6.2.1 寄存器

寄存器是用于暂时存放二进制数码的时序逻辑部件, 广泛地应用于各类数字系统中。

MSI多位数据寄存器通常分为两类,一类是由多位D 触发器并行组成的寄存器,数据是在时钟有效边沿到来时 存放的;另一类是由D锁存器组成,数据是在时钟某个约 定电平下存入的。

## ① 4位D触发器寄存器(74175)



| 输入                     |            |   | 输出   |                                        |  |
|------------------------|------------|---|------|----------------------------------------|--|
| $\mathbf{\bar{R}_{D}}$ | CLK        | D | Qn+1 | $\overline{\mathbf{Q}}^{\mathbf{n+1}}$ |  |
| 0                      | X          | X | 0    | 1                                      |  |
| 1                      | $\uparrow$ | 1 | 1    | 0                                      |  |
| 1                      | $\uparrow$ | 0 | 0    | 1                                      |  |
| 1                      | 0          | X | Qn   | $\overline{\mathbf{Q}}^{\mathbf{n}}$   |  |





## ② 具有三态输出的四位缓冲数据寄存器(74173)



74173功能表

| $\overline{\mathbf{R}_{\mathbf{D}}}$ | CLK | $\overline{\mathbf{G}}_{1}$ | $\overline{\mathbf{G}}_{2}$ | $\overline{\mathbf{M}}$ | N | $Q_0$ $Q_1$ $Q_2$ $Q_3$ |
|--------------------------------------|-----|-----------------------------|-----------------------------|-------------------------|---|-------------------------|
| 1                                    | X   | ×                           | X                           | 0                       | 0 | 0 0 0 0                 |
| 0                                    |     | 0                           | 0                           | 0                       | 0 | $D_0$ $D_1$ $D_2$ $D_3$ |
| 0                                    |     | 1                           | ×                           | 0                       | 0 | $Q_0$ $Q_1$ $Q_2$ $Q_3$ |
| 0                                    |     | ×                           | 1                           | 0                       | 0 | $Q_0$ $Q_1$ $Q_2$ $Q_3$ |
|                                      | X   |                             |                             | 1                       | X | 7                       |
|                                      |     |                             |                             | ×                       | 1 |                         |

>: 为缓冲器符号;

▽: 三态符号。



#### 6.2.2 移位寄存器

功能: 存放代码;移位.

分类:

1) 按移位方向分类: ①单向移位寄存器;

②双向移位寄存器.

2) 按输入输出的方式分类:

① 串入---串出;

②串入---并出;

③ 并入---串出;

④ 并入---并出.

移位寄存器组成:

移位寄存器中的存储电路可用时钟控制的无空翻的DRS或JK触发器组成。



- (1) 单向移位寄存器
- a) 串入---串/并出单向移存器



问题: 若输入10110111, 经过几个CLK后可在Vo收到完整数据? 5个CLK后四个触发器的状态?





## (2) 串/并入—串出单向移存器





工作原理: 1) 串行输入





2) 并行输入:

- ① 清零
- ②接收(以D<sub>0</sub>D<sub>1</sub>D<sub>2</sub>D<sub>3</sub>=1010为例)





### 2. 双向移位寄存器

### 多功能双向移位寄存器74194



| $\overline{\overline{R}}_{\mathrm{D}}$ | S <sub>A</sub> | S <sub>B</sub> | CLK        | 功能   |
|----------------------------------------|----------------|----------------|------------|------|
| 0                                      | X              | X              | X          | 清零   |
| 1                                      | 0              | 0              | $\uparrow$ | 保持   |
| 1                                      | 0              | 1              | $\uparrow$ | 右移   |
| 1                                      | 1              | 0              | $\uparrow$ | 左移   |
| 1                                      | 1              | 1              | <b>↑</b>   | 并行置数 |

注意:

清零为异步;

置数为同步。

### 用两片74194接成八位双向移位寄存器



#### 6.2.3 移位寄存器应用举例







清零



(3) 串行累加器





#### 4. 序列信号发生器

移位型序列信号发生器的一般框图为:

工作原理:构成一个移存型计数器,使其模和序列信号的长度相等,使移位寄存器的串行输入信号F(即组合电路的输出信号)和所要产生的序列信号相一致。



例: 试设计一个能产生序列信号为00011101的<u>移位型</u>序列信号发生器.

解: 序列长度为8,考虑用3位移位寄存器。若选用74194。 仅使用74194的 $Q_0$ 、 $Q_1$ 和 $Q_2$ 。

取右移工作方式,则SASB=01。从Q2得到所需的序列

| $\mathbf{Q}_0$ | $\mathbf{D}_{\mathbf{SR}}$ |   |   |
|----------------|----------------------------|---|---|
| 0              | 0                          | 0 | 1 |
| 1              | 0                          | 0 | 1 |
| 1              | 1                          | 0 | 1 |
| 1              | 1                          | 1 | 0 |
| 0              | 1                          | 1 | 1 |
| 1              | 0                          | 1 | 0 |
| 0              | 1                          | 0 | 0 |
| 0              | 0                          | 1 | 0 |

求右移串行输入信号DSR

$$\mathbf{D}_{SR} = \overline{\mathbf{Q}}_{1} \overline{\mathbf{Q}}_{2} + \mathbf{Q}_{0} \overline{\mathbf{Q}}_{2} + \overline{\mathbf{Q}}_{0} \mathbf{Q}_{1} \mathbf{Q}_{2}$$

## 组合电路也可用四选一MUX实现,取 $Q_1Q_2$ 为地址,则:



例: 试设计一个能产生序列信号为10110的移位型序列信号发生器.

解: 序列长度为5,考虑用3位移位寄存器。若选用74194。 仅使用74194的 $Q_1$ 、 $Q_2$ 和 $Q_3$ 。

取左移工作方式,则 $S_AS_B=10$ 。从 $Q_1$ 得到所需的序列

| $\mathbf{Q}_1\mathbf{Q}_2\mathbf{Q}_3$    | $\mathbf{D}_{\mathrm{SL}}$ |          | $\mathbf{Q}_0$ | $\mathbf{Q}_1$ | $\mathbf{Q}_2$ | $\mathbf{Q}_3$ | $\mathbf{D}_{\mathbf{SL}}$ |
|-------------------------------------------|----------------------------|----------|----------------|----------------|----------------|----------------|----------------------------|
| $\begin{bmatrix} 1 & 0 & 1 \end{bmatrix}$ | 1                          |          | 1              | 0              | 1              | 1              | 0                          |
| 0 1 1                                     | 0                          |          | 0              | 1              | 1              | 0              | 1                          |
| 1 1 0                                     | 1                          |          | 1              | 1              | 0              | 1              | 0                          |
| 1 0 1                                     | 0                          | <b>V</b> | 1              | 0              | 1              | 0              | 1                          |
| 0 1 0                                     | 1                          |          | 0              | 1              | 0              | 1              | 1                          |
|                                           |                            |          |                |                |                |                | _                          |

例: 试设计一个能产生序列信号为10110的移位型序列信号发生器.

解: 序列长度为5,考虑用3位移位寄存器。若选用74194。 仅使用74194的 $Q_1$ 、 $Q_2$ 和 $Q_3$ 。

取左移工作方式,则 $S_AS_B=10$ 。从 $Q_1$ 得到所需的序列

求左移串行输入信号DSL



| $\mathbf{Q}_0$ | $  \mathbf{D}_{\mathrm{SL}}$ |   |   |   |
|----------------|------------------------------|---|---|---|
| 1              | 0                            | 1 | 1 | 0 |
| 0              | 1                            | 1 | 0 | 1 |
| 1              | 1                            | 0 | 1 | 0 |
| 1              | 0                            | 1 | 0 | 1 |
| 0              | 1                            | 0 | 1 | 1 |

$$F = \overline{Q_0}^n + \overline{Q_3}^n = \overline{Q_0}^n \overline{Q_3}^n = D_{SL}$$





(3) 检查自启动特性

#### (4) 画出电路图

$$F = \overline{Q_0}^n + \overline{Q_3}^n = \overline{Q_0}^n \overline{Q_3}^n = D_{SL}$$



经检查电路可以自启动





#### 6.2.4移位寄存器型计数器

移位寄存器型计数器,是指在移位寄存器的基础上加反馈电路而构成的具有特殊编码的同步计数器.

移位寄存器型计数器的状态转移符合移位寄存器的规律,即除去第一级外,其余各级满足: Q<sub>i</sub><sup>n+1</sup>=Q<sub>i-1</sub><sup>n</sup>



## 移位寄存器型计数器框图



#### 数字逻辑电路数学课程

相连.



#### 1. 环形计数器

(1) 电路组成 (以四位环形计数器为例)



特点: 将串行输出端 和串行输入端

(2)环形计数器状态图









## 数字逻辑电路数学课程

- (3) 实现自启动的方法
- ① 可利用触发器的置位 和复位端,将电路初 始状态预置成有效循 环中的某一状态;
- ② 重新设计反馈电路, 使电路具有自启动 特性。设计方法如 下:
- a. 列表确定反馈函数f;

| $Q_0^n$ | $\mathbf{Q}_1^{\mathbf{n}}$ | $Q_2^n$ | $Q_3^n$ | $Q_0^{n+1}$ | $\mathbf{Q}_{1}^{n+}$ | $^{1}Q_{2}^{n+}$ | $Q_3^{n+1}$ | f |
|---------|-----------------------------|---------|---------|-------------|-----------------------|------------------|-------------|---|
| 1       | 0                           | 0       | 0       | 0           | 1                     | 0                | 0           | 0 |
| 0       | 1                           | 0       | 0       | 0           | 0                     | 1                | 0           | 0 |
| 0       | 0                           | 1       | 0       | 0           | 0                     | 0                | 1           | 0 |
| 0       | 0                           | 0       | 1       | 1           | 0                     | 0                | 0           | 1 |
| 0       | 0                           | 0       | 0       | 1           | 0                     | 0                | 0           | 1 |
| 0       | 0                           | 1       | 1       | 0           | 0                     | 0                | 1           | 0 |
| 0       | 1                           | 0       | 1       | 0           | 0                     | 1                | 0           | 0 |
| 0       | 1                           | 1       | 0       | 0           | 0                     | 1                | 1           | 0 |
| 0       | 1                           | 1       | 1       | 0           | 0                     | 1                | 1           | 0 |
| 1       | 0                           | 0       | 1       | 0           | 1                     | 0                | 0           | 0 |
| 1       | 0                           | 1       | 0       | 0           | 1                     | 0                | 1           | 0 |
| 1       | 0                           | 1       | 1       | 0           | 1                     | 0                | 1           | 0 |
| 1       | 1                           | 0       | 0       | 0           | 1                     | 1                | 0           | 0 |
| 1       | 1                           | 0       | 1       | 0           | 1                     | 1                | 0           | 0 |
| 1       | 1                           | 1       | 0       | 0           | 1                     | 1                | 1           | 0 |
| 1       | 1                           | 1       | 1       | 0           | 1                     | 1                | 1           | 0 |

# b. 作反馈函数f 的卡诺图,求f 的最简表达式; c. 画逻辑图



d. 画出完整状态图







#### (4) 用MSI构成的能自启动环形计数器



·如输出均为0,则通过 D<sub>SR</sub>移入1,进入 有效 循环;否则经过移位,总会将1 移到Q<sub>3</sub>处,电路进入置数状态,置入 1000,进入有效循环状态



## 数字逻辑电路教学课程



- (5) 环形计数器的特点
- ① 环形计数器附带有译码器功能;
- ② 环形计数器的输出波形为顺序脉冲;



③ 环形计数器的缺点是状态利用效率低, n 个触发器构成的环形计数器仅有n 个有效状态, 有2n-n个无效状态.



#### 2. 扭环形计数器

#### 1) 电路组成和逻辑功能分析



## 数字逻辑电路教学课程



## (2) 实现自启动的方法







| $Q_2$              | $\mathbf{Q}_3$ |    |    |    |   |  |  |
|--------------------|----------------|----|----|----|---|--|--|
| $Q_1$              | $Q_3$ $00$     | 01 | 11 | 10 | 1 |  |  |
| 00                 | 1              | 0  | 0  | 1  |   |  |  |
| 01                 | 1              | 0  | 0  | 1  | - |  |  |
| 11                 | 1              | 1  | 0  | 1  | - |  |  |
| 10                 | 1              | 1  | 0  | 1  |   |  |  |
| 16 74 1 34 1 1 + 1 |                |    |    |    |   |  |  |

#### (可有多种方案)

$$\mathbf{D}_0 = \overline{\mathbf{Q}}_3 + \mathbf{Q}_0 \overline{\mathbf{Q}}_2$$

修改后的状态图

#### 3) 用中规模集成移位计数器构成扭环形计数器



## 数字逻辑电路教学课程



- (4) 扭环形计数器的特点
- ① 扭环形计数器输出码为循环码,能有效防止冒险现象;
- ② 扭环形计数器的输出波形为:



③ 扭环形计数器状态的利用效率比环形计数器高,n 个触发器构成的环形计数器有2n个有效状态,有2n-2n个无效状态.