

# 第4章 常用组合逻辑功能器件

本章将介绍几种常用的中规模集成电路(MSI),这些中规模集成电路分别具有特定的逻辑功能,称为功能模块,用功能模块设计组合逻辑电路,具有许多优点.

中规模集成电路(MSI Medium Scale Integration),通常指含逻辑门数为10门~99门(或含元件数100个~999个)。







### 4.1 自顶向下的模块化设计方法

顶: 指系统功能,即系统总要求,较抽象.

向下:指根据系统总要求,将系统分解为若干个子系统,再

将每个子系统分解为若干个功能模块.......直至分成

许多各具特定功能的基本模块为止.

例:设计一个数据检测

系统,功能表如下:

数据A、B分别来自两个 传感器.

| $\overline{\mathbf{S}_1}$ | $\mathbf{S_2}$ | 输出功能     |
|---------------------------|----------------|----------|
| 0                         | 0              | A + B    |
| 0                         | 1              | A-B      |
| 1                         | 0              | Min(A,B) |
| 1                         | 1              | Max(A,B) |
|                           |                |          |







### 4.2 编码器

将信息(如数和字符等)转换成符合一定规则的代码.

### 4.2.1 二进制编码器

用n位二进制代码对N=2n个特定信息进行编码的逻辑电路.

输入互相排斥编码器、优先编码器

设计方法: 以例说明





设计一个具有输入互相排斥条件的编码器.

输入:  $X_0$ 、 $X_1$ 、 $X_2$ 、 $X_3$ 

输出: A<sub>1</sub>、A<sub>0</sub>

对应关系:

| 输入               | $\mathbf{A_1}$ | $\mathbf{A_0}$ |
|------------------|----------------|----------------|
| $\mathbf{X}_{0}$ | 0              | 0              |
| $\mathbf{X_1}$   | 0              | 1              |
| $\mathbf{X}_{2}$ | 1              | 0              |
| $X_3$            | 1              | 1              |







### 4线—2线编码器电路图:

- (1)编码器在任何时候只允许有一个输入信号有效;
- (2) 电路无X<sub>0</sub>输入端;
- (3) 电路无输入时,编码器的输出与X<sub>0</sub>编码等效.







带输出使能(Enable)端的优先编码器:

输出使能端:用于判别电路是否有信号输入.

优先:对输入信号按轻重缓急排序,当有多个信号同时

输入时,只对优先权高的一个信号进行编码.

下面把上例4线—2线编码器改成带输出使能(Enable)端的优先编码器,假设输入信号优先级的次序为:X<sub>3</sub>,X<sub>2</sub>,X<sub>1</sub>,X<sub>0</sub>.







$$EO = \overline{X}_3 \overline{X}_2 \overline{X}_1 \overline{X}_0 = \overline{X}_3 + \overline{X}_2 + \overline{X}_1 + \overline{X}_0$$









### 4.2.2 二一十进制编码器

输入: I<sub>0</sub>, I<sub>1</sub>, I<sub>2</sub>.....I<sub>9</sub>,表示十个要求编码的信号.

输出:BCD码.

电路有十根输入线,四根输出线,常称为10线—4线编码器



### 4.2.3 通用编码器集成电路

1. 8线—3线优先编码器74148











74148功能表

扩展输出

选通输出

|    |                  |                  | 输                |                  | λ                |                  |                  |                  |                  | 输                | 出                |                 |    |
|----|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|-----------------|----|
| ĒĪ | $\overline{I_0}$ | $\overline{I}_1$ | $\overline{I}_2$ | $\overline{I}_3$ | $\overline{I}_4$ | $\overline{I}_5$ | $\overline{I}_6$ | $\overline{I}_7$ | $\overline{Y}_2$ | $\overline{Y}_1$ | $\overline{Y}_0$ | $\overline{GS}$ | ΕŌ |
| 1  | X                | X                | X                | X                | X                | X                | X                | X                | 1                | 1                | 1                | 1               | 1  |
| 0  | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1               | 0  |
| 0  | X                | X                | X                | X                | X                | X                | X                | 0                | 0                | 0                | 0                | 0               | 1  |
| 0  | X                | X                | X                | X                | X                | X                | 0                | 1                | 0                | 0                | 1                | 0               | 1  |
| 0  | X                | X                | X                | X                | X                | 0                | 1                | 1                | 0                | 1                | 0                | 0               | 1  |
| 0  | X                | X                | X                | X                | 0                | 1                | 1                | 1                | 0                | 1                | 1                | 0               | 1  |
| 0  | X                | X                | X                | 0                | 1                | 1                | 1                | 1                | 1                | 0                | 0                | 0               | 1  |
| 0  | X                | X                | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 0               | 1  |
| 0  | X                | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 0               | 1  |
| 0  | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0               | 1  |

讨论题:如何写出GS和EO的表达式?





例:用两片74148构成16线—4线优先编码器。 高位芯片工作情况:





### 低位芯片工作情况:







# 思考题:

如何用若干片74148构成一个32线—5线编码器,电 路如何设计?

### 扩展电路设计提示:

- 1) 观察上例编码器低三位输出电路结构, 并找出规律;
- 2)分析高位输出和各*GS*之间的关系,将 *GS*作为输入,高位信号作为输出,设 计一输出电路。



### 2. 10线-4线优先编码器74147











### 74147功能表

| 十进 |                    |                  | 7                | 输                |                  | 入                |                  |                  |                  |                  | 输                | 1<br>1           | <u>t</u>         |
|----|--------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|
| 制数 | $\overline{I_{I}}$ | $\overline{I_2}$ | $\overline{I_3}$ | $\overline{I_4}$ | $\overline{I_5}$ | $\overline{I_6}$ | $\overline{I_7}$ | $\overline{I}_8$ | $\overline{I}_9$ | $\overline{Y}_3$ | $\overline{Y_2}$ | $\overline{Y_1}$ | $\overline{Y_0}$ |
| 0  | 1                  | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                |
| 9  | ×                  | X                | X                | X                | X                | $\times$         | X                | X                | 0                | 0                | 1                | 1                | 0                |
| 8  | ×                  | $\times$         | $\times$         | X                | X                | X                | X                | 0                | 1                | 0                | 1                | 1                | 1                |
| 7  | $\times$           | $\times$         | X                | X                | X                | $\times$         | 0                | 1                | 1                | 1                | 0                | 0                | 0                |
| 6  | $\times$           | $\times$         | $\times$         | X                | X                | 0                | 1                | 1                | 1                | 1                | 0                | 0                | 1                |
| 5  | X                  | $\times$         | $\times$         | X                | 0                | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 0                |
| 4  | X                  | $\times$         | $\times$         | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                | 1                |
| 3  | X                  | $\times$         | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 0                |
| 2  | X                  | 0                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                |
| 1  | 0                  | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                |



### 4.2.4 编码器应用举例





### 4.3 译码器/数据分配器

译码是编码的逆过程,作用是将一组码转换为确定信息。

4.3.1 二进制译码器

输入: 二进制代码, 有n个;

输出: 2n 个特定信息。

1. 译码器电路结构

以2线—4线译码器为例说明

真值表为:



| A | B | $\mathbf{Y_0}$ | $\mathbf{Y}_1$ | $\mathbf{Y}_{2}$ | $\mathbf{Y}_3$ |
|---|---|----------------|----------------|------------------|----------------|
| 0 | 0 | 1              | 0              |                  | 0              |
| 0 | 1 | <b>0 0</b>     | 1              | 0                | 0              |
| 1 | 0 | 0              | 0              | 1                | 0              |
|   | 1 |                | 0              | 0                | 1              |





### 高电平输出有效的2线-4线译码器电路图



思考: 若输出为低电平有效, 则输出表达式如何表示?

#### 高电平有效2-4译码器真值表

| A | B | $\mathbf{Y_0}$   | $\mathbf{Y}_1$ | $\mathbf{Y}_{2}$ | $\mathbf{Y}_3$ |
|---|---|------------------|----------------|------------------|----------------|
| 0 | 0 | 1                | 0              | 0                | 0              |
| 0 | 1 | 0                | 1              | 0                | 0              |
| 1 | 0 | 0                | 0              | 1                | 0              |
| 1 | 1 | 1<br>0<br>0<br>0 | 0              | 0                | 1              |

#### 低电平有效2-4译码器真值表

| A | B | $\overline{\mathbf{Y}}_{0}$ | $\overline{\mathbf{Y}}_{1}$ | $\overline{\mathbf{Y}}_{2}$ | $\overline{\mathbf{Y}}_{3}$ |
|---|---|-----------------------------|-----------------------------|-----------------------------|-----------------------------|
| 0 | 0 | 0                           | 1                           | 1                           | 1                           |
| 0 | 1 | 1                           | 0                           | 1                           | 1                           |
| 1 | 0 | 1                           | 1                           | 0                           | 1                           |
| 1 | 1 | 1                           | 1                           | 1                           | 0                           |

### 由真值表容易得出:

- ① 高电平输出有效二进制译码器,其输出逻辑表达式为:  $Y_{i}=m_{i}$   $(m_{i})$ 为输入变量所对应的最小项)
- ② 低电平输出有效二进制译码器,其输出逻辑表达式为:  $\overline{Y}_{i}=\overline{m}_{i}$   $(m_{i})$ 为输入变量所对应的最小项)



### 二进制译码器逻辑符号



2线——4线二进制译码器



3线——8线二进制译码器 (输出低有效)





### \* 用译码器实现组合逻辑函数

原理:二进制译码器能产生输入信号的全部最小项,而 所有组合逻辑函数均可写成最小项之和的形式.

例:试用3线-8线译码器和逻辑门实现下列函数

$$F(Q,X,P)=\Sigma m (0, 1, 4, 6, 7)$$
  
=\PiM (2, 3, 5)





### 解题的几种方法:

(1) 利用高电平输出有效的译码器和或门。

$$F(Q,X,P)=m_0+m_1+m_4+m_6+m_7$$







(2) 利用高电平输出有效的译码器和或非门。

$$F(Q,X,P) = m_0 + m_1 + m_4 + m_6 + m_7 = \overline{m_2 + m_3 + m_5}$$







(3) 利用低电平输出有效的译码器和与门。

$$F(Q,X,P) = m_0 + m_1 + m_4 + m_6 + m_7 = M_2 M_3 M_5$$
$$= \overline{m}_2 \overline{m}_3 \overline{m}_5$$





(4) 利用低电平输出有效的译码器和与非门。

$$F(Q,X,P)=m_0+m_1+m_4+m_6+m_7$$

$$=\overline{\overline{m_0m_1m_4m_6m_7}}$$







- 2. 译码器的使能控制输入端
- 1) 利用使能输入控制端,既能使电路正常工作,也能使电路处于禁止工作状态;
- 2) 利用使能输入控制端,能实现译码器容量扩展。







EN为使能控制输入端,

EN=0,输出均为0;

EN=1,输出译码信号。

电路满足: Yi=mi EN



逻辑符号



### 利用使能端实现扩展的例子:

 $\mathbf{I_0}$ 

由两片2线—4线译码器 组成3线—8线译码器

当**I<sub>2</sub>=0**时,(1)片工作,(2)片禁止.

当**I<sub>2</sub>=1**时, (1)片禁止, (2)片工作.







### 思考: 将2线—4线译码器扩展成4线--16线译码器



4.3.2 二—十进制译码器

(常称4线—10线译码器)

输入: BCD码.

输出:十个高、低电平.

| 直 |
|---|
|   |
| 值 |
| 表 |

| $A_3 A_2 A_1 A_0$                                    | $\overline{\mathbf{Y}}_0 \ \overline{\mathbf{Y}}_1 \ \overline{\mathbf{Y}}_2 \ \overline{\mathbf{Y}}_3 \ \overline{\mathbf{Y}}_4 \ \overline{\mathbf{Y}}_5 \ \overline{\mathbf{Y}}_6 \ \overline{\mathbf{Y}}_7 \ \overline{\mathbf{Y}}_7$ | $\overline{\mathbf{Y}}_{8} \ \overline{\mathbf{Y}}_{9}$ |
|------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------|
| $\begin{array}{cccccccccccccccccccccccccccccccccccc$ | 0 1 1 1 1 1 1 1                                                                                                                                                                                                                           | 1 1                                                     |
| 0 0 0 1                                              | 1 0 1 1 1 1 1                                                                                                                                                                                                                             | 1 1                                                     |
| 0  0  1  0                                           | 1 1 0 1 1 1 1                                                                                                                                                                                                                             | 1 1                                                     |
| 0 0 1 1                                              | 1 1 1 0 1 1 1 1                                                                                                                                                                                                                           | 1 1                                                     |
| 0  1  0  0                                           | 1 1 1 1 0 1 1 1                                                                                                                                                                                                                           | 1 1                                                     |
| 0  1  0  1                                           | 1 1 1 1 1 0 1 1                                                                                                                                                                                                                           | 1 1                                                     |
| 0  1  1  0                                           | 1 1 1 1 1 0 1                                                                                                                                                                                                                             | 1 1                                                     |
| 0 1 1 1                                              | 1 1 1 1 1 1 0                                                                                                                                                                                                                             | 1 1                                                     |
| 1 0 0 0                                              | 1 1 1 1 1 1 1 1                                                                                                                                                                                                                           | 0 1                                                     |
| 1 0 0 1                                              | 1 1 1 1 1 1 1                                                                                                                                                                                                                             | 1 0                                                     |
| 1 0 1 0                                              | 1 1 1 1 1 1 1                                                                                                                                                                                                                             | <u>1 1</u> .                                            |
|                                                      |                                                                                                                                                                                                                                           | •                                                       |
| 1 1 1 1                                              | 1 1 1 1 1 1 1                                                                                                                                                                                                                             | 1 1                                                     |

伪码

拒伪码

输

出

低

电

平

有

效



### 4.3.3 通用译码器集成电路

### (1)74138 带使能端3线—8线译码器







#### (2) 74154



4线—16线译码器

#### **(3) 7442**



4线—10线译码器





#### 4.3.4 数据分配器

数据分配是将一个数据源输入的数据根据需要送到不同的输出端上去,实现数据分配功能的逻辑电路称为数据分配器。分配器又叫多路复用器。





数据分配器一般用带使能控制端的二进制译码器实现。



用74138作为数据分配器







#### 4.3.5显示译码器

用于驱动数码显示器,使其显示有用的 字符或图形

1. 半导体数码管(Light Emitting Diode简称LED)

七段数码管 显示器







#### 七段数码管的两种连接方法:

#### ①共阴







#### 显示译码器设计

功能:将表示数字的BCD码转换成七段显示码。









#### 显示译码器设计

功能:将表示数字的BCD码转换成七段显示码。



驱动共阳显示器:输出低电平为有效电平







#### 显示译码器设计

功能:将表示数字的BCD码转换成七段显示码。



驱动共阳显示器:输出低电平为有效电平

驱动共阴显示器:输出高电平为有效电平







#### BCD码 —七段显示译码器(驱动共阳显示器)真值表

| 十进制 | <i>t</i> | 俞 | ) | \ |   |   | 输 |   | 出 |   |   | 字 |
|-----|----------|---|---|---|---|---|---|---|---|---|---|---|
|     | D        | C | В | A | a | b | С | d | e | f | g | 形 |
| 0   | 0        | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 |
| 1   | 0        | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 1 |
| 2   | 0        | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 0 | 1 | 0 | 2 |
| 3   | 0        | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 1 | 1 | 0 | 3 |
| 4   | 0        | 1 | 0 | 0 | 1 | 0 | 0 | 1 | 1 | 0 | 0 | Ч |
| 5   | 0        | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 0 | 5 |
| 6   | 0        | 1 | 1 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 | Ь |
| 7   | 0        | 1 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 7 |
| 8   | 1        | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 8 |
| 9   | 1        | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 9 |



10

## 数字逻辑电路数学课程

#### 化简后表达式:

$$a = A\overline{B}\overline{C}\overline{D} + \overline{A}\overline{B}C$$

$$b = A\overline{B}C + \overline{A}BC$$

$$c = \overline{A}B\overline{C}$$

$$d = \overline{A}\overline{B}C + ABC + A\overline{B}C\overline{D}$$

$$e = A + \overline{A}\overline{B}C$$

$$e = A + \overline{B}C$$

$$f = AB + A\overline{B}\overline{C}\overline{D} + \overline{A}B\overline{C}$$

$$g = ABC + \overline{B}\overline{C}\overline{D}$$

#### \* 多输出逻辑函数化简:整体最简





 $\times$ 

10



×

×







七段显示译码器逻辑图

#### 思考题:

根据上面设计,判断当输入DCBA为1010时,LED显示什么字形?



#### 4. 通用七段显示译码器集成电路

常用的七段显示译码器集成电路有7446、7447、7448、7449和4511等。下面重点介绍七段显示译码器7448。

七段显示译码器7448输出高电平有效,用以驱动共阴极显示器。





|            |                                        | BCD/7-se                                    | _                                                                                       | (4)                                                 |
|------------|----------------------------------------|---------------------------------------------|-----------------------------------------------------------------------------------------|-----------------------------------------------------|
| BCD<br>码输入 | (7)<br>(1)<br>(2)<br>(6)<br>(3)<br>(5) | 1<br>2<br>4<br>8<br><i>LT</i><br><i>RBI</i> | <ul> <li>a</li> <li>b</li> <li>c</li> <li>d</li> <li>e</li> <li>f</li> <li>g</li> </ul> | (13)<br>(12)<br>(11)<br>(10)<br>(9)<br>(15)<br>(14) |

逻辑图



引脚图



#### 七段显示译码器7448功能表

| 十进制  |    | 输   | j | 入 |   |                  | BI/  |   |     | 输  |   | 出 |   |   | 字        |
|------|----|-----|---|---|---|------------------|------|---|-----|----|---|---|---|---|----------|
| 或功能  | LT | RBI | D | C | В | $\boldsymbol{A}$ | RBO  | a | b   | c  | d | e | f | g | 形        |
| 0    | 1  | 1   | 0 | 0 | 0 | 0                | 1    | 1 | 1   | 1  | 1 | 1 | 1 | 0 | 0        |
| 1    | 1  | ×   | 0 | 0 | 0 | 1                | 1    | 0 | 1   | 1  | 0 | 0 | 0 | 0 | +        |
| 2    | 1  | ×   | 0 | 0 | 1 | 0                | 1    | 1 | 1   | 0  | 1 | 1 | 0 | 1 | 5        |
| 3    | 1  | ×   | 0 | 0 | 1 | 1                | 1    | 1 | 1   | 1  | 1 | 0 | 0 | 1 | 3        |
| 4    | 1  | ×   | 0 | 1 | 0 | 0                | 1    | 0 | 1   | 1  | 0 | 0 | 1 | 1 | Ч        |
| 5    | 1  | ×   | 0 | 1 | 0 | 1                | 1    | 1 | 0   | 1  | 1 | 0 | 1 | 1 | 5        |
| 6    | 1  | ×   | 0 | 1 | 1 | 0                | 1    | 0 | 0   | 1  | 1 | 1 | 1 | 1 | Ь        |
| 7    | 1  | ×   | 0 | 1 | 1 | 1                | 1    | 1 | 1   | 1  | 0 | 0 | 0 | 0 | 7        |
| 8    | 1  | ×   | 1 | 0 | 0 | 0                | 1    | 1 | 1   | 1  | 1 | 1 | 1 | 1 | 8        |
| 9    | 1  | ×   | 1 | 0 | 0 | 1                | 1    | 1 | 1   | 1  | 1 | 0 | 1 | 1 | 9        |
| 10   | 1  | ×   | 1 | 0 | 1 | 0                | 1    | 0 | 0   | 0  | 1 | 1 | 0 | 1 | С        |
| 11   | 1  | ×   | 1 | 0 | 1 | 1                | 1    | 0 | 0   | 1  | 1 | 0 | 0 | 1 | כ        |
| 12   | 1  | ×   | 1 | 1 | 0 | 0                | 1    | 0 | 1   | V  | V | 0 | 1 | 1 | U        |
| 13   | 1  | ×   | 1 | 1 | 0 | 1                | 1    | 1 | inp | ut |   | 0 | 1 | 1 | <u> </u> |
| 14   | 1  | ×   | 1 | 1 | 1 | 0                | 1    |   | 0   | 0  | 1 | 1 | 1 | 1 | ٤        |
| 15   | 1  | ×   | 1 | 1 | 1 | 1                | 1,,, | 0 | 0   | 0  | 0 | 0 | 0 | 0 |          |
| 消隐   | ×  | ×   | X | X | X | X                | 0    | 0 | 0   | 0  | 0 | 0 | 0 | 0 |          |
| 脉冲消隐 | 1  | 0   | 0 | 0 | 0 | 0                | 0    | 0 | 0   | 0  | 0 | 0 | 0 | 0 |          |
| 灯测试  | 0  | ×   | X | × | X | X                | 1    | 1 | 1   | 1  | 1 | 1 | 1 | 1 | 8        |

#### 七段显示译码器7448功能表

|      | İ  |     |   |   |   |   | 1 1 |   |   |   |   |   |   |   | <del></del> |
|------|----|-----|---|---|---|---|-----|---|---|---|---|---|---|---|-------------|
| 十进制  |    | 输   | Ì | 入 |   |   | BI/ |   |   | 输 |   | 出 |   |   | 字           |
| 或功能  | LT | RBI | D | C | В | A | RBO | а | b | c | d | e | f | g | 形           |
| 0    | 1  | 1   | 0 | 0 | 0 | 0 | 1   | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0           |
| 1    | 1  | ×   | 0 | 0 | 0 | 1 | 1   | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 1           |
| 2    | 1  | ×   | 0 | 0 | 1 | 0 | 1   | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 5           |
| 3    | 1  | ×   | 0 | 0 | 1 | 1 | 1   | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 3           |
| 4    | 1  | ×   | 0 | 1 | 0 | 0 | 1   | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 4           |
| 5    | 1  | ×   | 0 | 1 | 0 | 1 | 1   | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 5           |
| 6    | 1  | ×   | 0 | 1 | 1 | 0 | 1   | 0 | 0 | 1 | 1 | 1 | 1 | 1 | Ь           |
| 7    | 1  | ×   | 0 | 1 | 1 | 1 | 1   | 1 | 1 | 1 | 0 | 0 | 0 | 0 | ٦           |
| 8    | 1  | ×   | 1 | 0 | 0 | 0 | 1   | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 8           |
| 9    | 1  | ×   | 1 | 0 | 0 | 1 | 1   | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 9           |
| 10   | 1  | ×   | 1 | 0 | 1 | 0 | 1   | 0 | 0 | 0 | 1 | 1 | 0 | 1 | С           |
| 11   | 1  | ×   | 1 | 0 | 1 | 1 | 1   | 0 | 0 | 1 | 1 | 0 | 0 | 1 | כ           |
| 12   | 1  | ×   | 1 | 1 | 0 | 0 | 1   | 0 | 1 | 0 | 0 | 0 | 1 | 1 | U           |
| 13   | 1  | ×   | 1 | 1 | 0 | 1 | 1   | 1 | 0 | 0 | 1 | 0 | 1 | 1 | <u> </u>    |
| 14   | 1  | ×   | 1 | 1 | 1 | 0 | 1   | 0 | 0 | 0 | 1 | 1 | 1 | 1 | Ł           |
| 15   | 1  | ×   | 1 | 1 | 1 | 1 | 1   | 0 | 0 | 0 | 0 | 0 | 0 | 0 |             |
| 消隐   | ×  | ×   | X | × | × | X | 0   | 0 | 0 | 0 | 0 | 0 | 0 | 0 |             |
| 脉冲消隐 | 1  | 0   | 0 | 0 | 0 | 0 | 0   | 0 | 0 | 0 | 0 | 0 | 0 | 0 |             |
| 灯测试  | 0  | X   | × | × | × | X | 1   | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 8           |

#### 七段显示译码器7448功能表

| 十进制  |    | 输   | j | 入 |   |                  | BI/ |   |   | 输 |   | 出 |   |   | 字        |
|------|----|-----|---|---|---|------------------|-----|---|---|---|---|---|---|---|----------|
| 或功能  | LT | RBI | D | C | В | $\boldsymbol{A}$ | RBO | a | b | c | d | e | f | g | 形        |
| 0    | 1  | 1   | 0 | 0 | 0 | 0                | 1   | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0        |
| 1    | 1  | ×   | 0 | 0 | 0 | 1                | 1   | 0 | 1 | 1 | 0 | 0 | 0 | 0 | ;        |
| 2    | 1  | ×   | 0 | 0 | 1 | 0                | 1   | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 5        |
| 3    | 1  | ×   | 0 | 0 | 1 | 1                | 1   | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 3        |
| 4    | 1  | ×   | 0 | 1 | 0 | 0                | 1   | 0 | 1 | 1 | 0 | 0 | 1 | 1 | Ч        |
| 5    | 1  | ×   | 0 | 1 | 0 | 1                | 1   | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 5        |
| 6    | 1  | ×   | 0 | 1 | 1 | 0                | 1   | 0 | 0 | 1 | 1 | 1 | 1 | 1 | Ь        |
| 7    | 1  | ×   | 0 | 1 | 1 | 1                | 1   | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 7        |
| 8    | 1  | ×   | 1 | 0 | 0 | 0                | 1   | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 8        |
| 9    | 1  | ×   | 1 | 0 | 0 | 1                | 1   | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 9        |
| 10   | 1  | ×   | 1 | 0 | 1 | 0                | 1   | 0 | 0 | 0 | 1 | 1 | 0 | 1 | С        |
| 11   | 1  | ×   | 1 | 0 | 1 | 1                | 1   | 0 | 0 | 1 | 1 | 0 | 0 | 1 | כ        |
| 12   | 1  | ×   | 1 | 1 | 0 | 0                | 1   | 0 | 1 | 0 | 0 | 0 | 1 | 1 | U        |
| 13   | 1  | ×   | 1 | 1 | 0 | 1                | 1   | 1 | 0 | 0 | 1 | 0 | 1 | 1 | <u> </u> |
| 14   | 1  | ×   | 1 | 1 | 1 | 0                | 1   | 0 | 0 | 0 | 1 | 1 | 1 | 1 | ٤        |
| 15   | 1  | ×   | 1 | 1 | 1 | 1                | 1   | 0 | 0 | 0 | 0 | 0 | 0 | 0 |          |
| 消隐   | ×  | ×   | X | × | X | X                | 0   | 0 | 0 | 0 | 0 | 0 | 0 | 0 |          |
| 脉冲消隐 | 1  | 0   | 0 | 0 | 0 | 0                | 0   | 0 | 0 | 0 | 0 | 0 | 0 | 0 |          |
| 灯测试  | 0  | ×   | X | × | × | ×                | 1   | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 8        |



### 7448实现多位显示



由于第1片的RBI为0,而DCBA=0000,所以满足灭零条件,RBO=0。第2、3片也满足灭零条件。

第4、5、6片驱动正常显示。

思考题:如第1片输入*DCBA*不等于0000,2、3两片灭零条件吗?

#### 4.4 数据选择器

功能:从多路输入数据中选择其中的一路送至输出端. 数据选择器简称MUX,数据输入端数称为通道数.

数据选择器功能示意图:







#### 4.4.1 数据选择器的电路结构

以四选一数据选择器为例讨论



输出函数表达式:

$$\mathbf{Y} = (\overline{\mathbf{A}}_{1}\overline{\mathbf{A}}_{0})\mathbf{D}_{0} + (\overline{\mathbf{A}}_{1}\mathbf{A}_{0})\mathbf{D}_{1} + (\mathbf{A}_{1}\overline{\mathbf{A}}_{0})\mathbf{D}_{2} + (\mathbf{A}_{1}\mathbf{A}_{0})\mathbf{D}_{3}$$

$$Y = \sum_{i=0}^{3} m_i D_i$$





表达式:

$$\mathbf{Y} = (\overline{\mathbf{A}}_{1}\overline{\mathbf{A}}_{0})\mathbf{D}_{0} + (\overline{\mathbf{A}}_{1}\mathbf{A}_{0})\mathbf{D}_{1} + (\mathbf{A}_{1}\overline{\mathbf{A}}_{0})\mathbf{D}_{2} + (\mathbf{A}_{1}\mathbf{A}_{0})\mathbf{D}_{3}$$

#### 电路图:







4选1数据选择器的逻辑符号



8选1数据选择器的逻辑符号



# 数据选择器通道扩展:由四选一数据选择器组成十六选一数据选择器的例子







#### 4.4.2 通用数据选择器集成电路

#### 常用MUX集成电路

| 输入数        | TTL   | CMOS(数字) | CMOS(模拟) | <b>ECL</b> |
|------------|-------|----------|----------|------------|
| 16         | 74150 | 4515     | 4067     |            |
| $2\times8$ | 74451 |          | 4096     |            |
| 8          | 74151 | 4512     | 4051     | 10164      |
| $4\times4$ | 74453 |          |          |            |
| $2\times4$ | 74153 | 4539     | 4052     | 10174      |
| $8\times2$ | 74604 |          |          |            |
| $4\times2$ | 74157 | 4519     |          | 10159      |







$$\mathbf{Y} = ((\overline{\mathbf{A}}_{1}\overline{\mathbf{A}}_{0})\mathbf{D}_{0} + (\overline{\mathbf{A}}_{1}\mathbf{A}_{0})\mathbf{D}_{1} + (\mathbf{A}_{1}\overline{\mathbf{A}}_{0})\mathbf{D}_{2} + (\mathbf{A}_{1}\mathbf{A}_{0})\mathbf{D}_{3})\mathbf{S}\mathbf{T}$$

内部结构由与、或、非等门组成。



#### 利用选通控制端实现通道扩展的例子:





- 4.4.3 数据选择器应用举例
  - 1. 用数据选择器实现组合逻辑函数

#### 基本思想:

由数据选择器的一般表达式  $Y=\Sigma m_i D_i$  可知,利用地址变量产生所有最小项,通过数据输入信号  $D_i$ 的不同取值,来选取组成逻辑函数的所需最小项.

例 试用八选一数据选择器74151实现逻辑函数  $F(A, B, C)=\Sigma m(0, 2, 3, 5)$ 





待实现的函数为:  $F(A, B, C)=\Sigma m(0, 2, 3, 5)$ = $\overline{A}\overline{B}\overline{C}+\overline{A}\overline{B}\overline{C}+\overline{A}\overline{B}C+\overline{A}\overline{B}C$ 

74151的输出表达式为:  $Y = \sum_{i=0}^{7} m_i D_i$ 

$$Y = (\overline{A}_2 \overline{A}_1 \overline{A}_0 \underline{D}_0 + \overline{A}_2 \overline{A}_1 A_0 \underline{D}_1 + \overline{A}_2 A_1 \overline{A}_0 \underline{D}_2 + \overline{A}_2 A_1 A_0 \underline{D}_3 \\ + A_2 \overline{A}_1 \overline{A}_0 \underline{D}_4 + A_2 \overline{A}_1 A_0 \underline{D}_5 + A_2 A_1 \overline{A}_0 \underline{D}_6 + A_2 A_1 A_0 \underline{D}_7) ST$$

#### 比较两式:

$$Y=F$$



$$\overline{ST}=0$$

$$A_2 = A ; A_1 = B ; A_0 = C$$

$$D_0 = D_2 = D_3 = D_5 = 1$$

$$D_1 = D_4 = D_6 = D_7 = 0$$





例: 试用4选1MUX实现逻辑函数

$$F = \overline{A}\overline{B}\overline{C} + \overline{A}\overline{B}C + A\overline{B}\overline{C} + ABC$$

解: 当MUX被选通时,其输出逻辑表达式为:

$$\mathbf{Y} = (\overline{\mathbf{A}}_{1}\overline{\mathbf{A}}_{0})\mathbf{D}_{0} + (\overline{\mathbf{A}}_{1}\mathbf{A}_{0})\mathbf{D}_{1} + (\mathbf{A}_{1}\overline{\mathbf{A}}_{0})\mathbf{D}_{2} + (\mathbf{A}_{1}\mathbf{A}_{0})\mathbf{D}_{3}$$

将函数F写成: F=ĀĒ·1+ĀB·0+AĒ·C+AB·C

比较两式,令

$$A_1=A$$
;  $A_0=B$ ;

$$D_0=1$$
,  $D_1=0$ ,  $D_2=\overline{C}$ ,  $D_3=C$ 

则 Y=F

注: 该题的解法不唯一。

$$\begin{array}{c|c} \mathbf{0} & \overline{\mathbf{ST}} & \mathbf{MUX} \\ \mathbf{B} & \overline{\mathbf{A}_0} & \mathbf{0} \\ \mathbf{A} & \overline{\mathbf{A}_1} & \mathbf{0} \\ \mathbf{A} & \mathbf{0} & \mathbf{0} \\ \mathbf{A} & \mathbf{0} & \mathbf{0} \\ \mathbf{0} & \overline{\mathbf{D}_1} & \mathbf{0} \\ \mathbf{C} & \overline{\mathbf{D}_2} & \mathbf{0} \\ \mathbf{C} & \overline{\mathbf{D}_3} & \mathbf{0} \\ \mathbf{0} & \mathbf{1} & \mathbf{2} \\ \mathbf{C} & \mathbf{3} & \mathbf{0} \end{array}$$

例:用四选一数据选择器实现逻辑函数:

 $F(A,B,C,D)=\Sigma m(1,2,4,9,10,11,12,14,15)$ 

解: 令数据选择器的地址 $A_1A_0 = AB$ 





注:上面采用A、B作为地址变量。实际上,地址变量的选取是任意的,选不同的变量为地址变量时,数据输入端的信号也要随之变化。

例:用四选一数据选择器实现逻辑函数:

 $F(A,B,C,D)=\Sigma m(1,2,4,9,10,11,12,14,15)$ 

解: 令数据选择器的地址 $A_1A_0$ =CD





#### 4.4.3 数据选择器应用举例

#### 2. 动态显示电路

用于驱动七段数码管的显示电路分为两种,一种称为静态显示,另一种称为动态显示。

静态显示:每一个七段数码管显示器由单独的显示译码器驱动。

动态显示:利用数据选择器的分时复用功能,由一个显示译码器驱动任意多个七段数码管显示器。





动态显示电路原理图



动态扫描频率太高: 数据传输不稳定

#### 4.5 算术运算电路

算术运算电路的核心为加法器.

- 4.5.1 基本加法器
  - 1. 半加器(HA)

仅考虑两个一位二进制数相加, 而不考虑低位的进位,称为<del>半</del>加。



设:A、B为两个加数,S为本位的和,C为本位向高位的进位。

| 具伹表 |   |   |   |  |  |  |  |  |
|-----|---|---|---|--|--|--|--|--|
| A   | В | C | S |  |  |  |  |  |
| 0   | 0 | 0 | 0 |  |  |  |  |  |
| 0   | 1 | 0 | 1 |  |  |  |  |  |
| 1   | 0 | 0 | 1 |  |  |  |  |  |
| 1   | 1 | 1 | 0 |  |  |  |  |  |

逻辑方程

S=A 
$$\oplus$$
 B  
C=AB





#### 2. 全加器

在多位数相加时,除考虑本位的两个加数外,还须考虑低位向本位的进位.

实际参加一位数相加,必须有三个量,它们是:

本位加数  $A_i$ 、 $B_i$ ; 低位向本位的进位  $C_{i-1}$ 

一位全加器的输出结果为:

本位和  $S_i$ ; 本位向高位的进位  $C_i$ 



全加器电路设计:

由两个半加器实现一个全加器



$$+ (\overline{A}_{i}B_{i} + A_{i}\overline{B}_{i}) \overline{C}_{i-1}$$

$$= A_{i} \oplus B_{i} \oplus C_{i-1}$$

$$C_{i} = (\overline{A}_{i}B_{i} + A_{i}\overline{B}_{i}) C_{i-1} + A_{i}B_{i}$$

$$= (A_{i} \oplus B_{i}) C_{i-1} + A_{i}B_{i}$$





#### 3. 串行进位加法器

当有多位数相加时,可模仿笔算,用全加器构成串行进位加法器.



四位串行进位加法器

串行进位加法器特点:结构简单;运算速度慢.





#### 4.5.3 通用加法器集成电路



2位并行加法器7482



4位并行加法器7483



#### 3. 加法器的应用举例

(1)将8421BCD码转换为余3 BCD码的代码转换电路.

解: 设输入8421BCD码为 ABCD(A为高位)

> 输出余3码为 Y4Y3Y2Y1(Y4为高位)

问题:如何将余3BCD码转换为8421BCD码。



在二进制补码系统中,减法功能由加"减数"的补码实现。





#### (2) 四位二进制加/减器

两个运算数分别为:

用4×2选1数据选择器74157和4位全加器7483,构成4位二进制加/减器。













# 二进制加/减器

2. 利用7483(四位二进制加法器)构成8421BCD码加法器.

#### BCD码加法器示例:

十进制加法: 2+3=5

二进制加法: 0010+0011=0101

8421BCD码加法: 0010+0011=0101

十进制加法: 7+5=12

二进制加法: 0111+0101=1100

8421BCD码加法: 0111+0101=0001 0010

=10010

十进制加法: 8+9=17

二进制加法: 1000+1001=10001

8421BCD码加法: 1000+1001=0001 0111 =10111

#### 二进制数和8421BCD码对照表

| 十进制数 | 二进制数(和)        |       |       |       |       | 842            | 8421BCD码(和)    |                |                |                |  |
|------|----------------|-------|-------|-------|-------|----------------|----------------|----------------|----------------|----------------|--|
|      | $\mathbf{C_4}$ | $S_4$ | $S_3$ | $S_2$ | $S_1$ | K <sub>4</sub> | $\mathbf{B_8}$ | $\mathbf{B_4}$ | $\mathbf{B_2}$ | B <sub>1</sub> |  |
| 0    | 0              | 0     | 0     | 0     | 0     | 0              | 0              | 0              | 0              | 0              |  |
| 1    | 0              | 0     | 0     | 0     | 1     | 0              | 0              | 0              | 0              | 1              |  |
| 2    | 0              | 0     | 0     | 1     | 0     | 0              | 0              | 0              | 1              | 0              |  |
| 3    | 0              | 0     | 0     | 1     | 1     | 0              | 0              | 0              | 1              | 1              |  |
| 4    | 0              | 0     | 1     | 0     | 0     | 0              | 0              | 1              | 0              | 0              |  |
| 5    | 0              | 0     | 1     | 0     | 1     | 0              | 0              | 1              | 0              | 1              |  |
| 6    | 0              | 0     | 1     | 1     | 0     | 0              | 0              | 1              | 1              | 0              |  |
| 7    | 0              | 0     | 1     | 1     | 1     | 0              | 0              | 1              | 1              | 1              |  |
| 8    | 0              | 1     | 0     | 0     | 0     | 0              | 1              | 0              | 0              | 0              |  |
| 9    | 0              | 1     | 0     | 0     | 1     | 0              | 1              | 0              | 0              | 1              |  |
| 10   | 0              | 1     | 0     | 1     | 0     | 1              | 0              | 0              | 0              | 0              |  |
| 11   | 0              | 1     | 0     | 1     | 1     | 1              | 0              | 0              | 0              | 1              |  |
| 12   | 0              | 1     | 1     | 0     | 0     | 1              | 0              | 0              | 1              | 0              |  |
| 13   | 0              | 1     | 1     | 0     | 1     | 1              | 0              | 0              | 1              | 1              |  |
| 14   | 0              | 1     | 1     | 1     | 0     | 1              | 0              | 1              | 0              | 0              |  |
| 15   | 0              | 1     | 1     | 1     | 1     | 1              | 0              | 1              | 0              | 1              |  |
| 16   | 1              | 0     | 0     | 0     | 0     | 1              | 0              | 1              | 1              | 0              |  |
| 17   | 1              | 0     | 0     | 0     | 1     | 1              | 0              | 1              | 1              | 1              |  |
| 18   | 1              | 0     | 0     | 1     | 0     | 1              | 1              | 0              | 0              | 0              |  |
| 19   | 1              | 0     | 0     | 1     | 1     | 1              | 1              | 0              | 0              | 1              |  |

二进制数和:  $C_4S$  ( $S = S_4S_3S_2S_1$ ) 8421码和:  $K_4B$  ( $B = B_8B_4B_2B_1$ )

$$K_4 = C_4 = 0$$

$$B = S$$

总结上表,可得:

- ① K<sub>4</sub>=1 时,需进行加6 (0110) 校正;
- ② K<sub>4</sub>=1 有三种情况:
- a. C<sub>4</sub>=1 (对应十进制数16,17,18,19)
- b. S<sub>4</sub>=S<sub>3</sub>=1 (对应十进制数12,13,14,15)
- c.  $S_4 = S_2 = 1$ (对应十进制数10,11,14,15)

所以: K<sub>4</sub>=C<sub>4</sub>+S<sub>4</sub>S<sub>3</sub>+S<sub>4</sub>S<sub>2</sub>



8421码加法器







#### 4.6 数值比较器

数值比较器用来判断两个二进制数的大小或相等.

#### 4.6.1 一位数值比较器

|    |           | 真 值                   | 表                                 |                                        |   | 表达式:                                                                   |
|----|-----------|-----------------------|-----------------------------------|----------------------------------------|---|------------------------------------------------------------------------|
| A  | В         | Y <sub>(A&gt;B)</sub> | Y <sub>(A<b)< sub=""></b)<></sub> | $\mathbf{Y}_{(\mathbf{A}=\mathbf{B})}$ |   | $\mathbf{Y}_{(\mathbf{A}>\mathbf{B})}=\mathbf{A}\overline{\mathbf{B}}$ |
| 0  | 0         | 0                     | 0                                 | 1                                      |   |                                                                        |
| 0  | 1         | 0                     | 1                                 | 0                                      |   | $\mathbf{Y}_{(\mathbf{A}<\mathbf{B})}=\overline{\mathbf{A}}\mathbf{B}$ |
| 1  | 0         | 1                     | 0                                 | 0                                      |   | (== 12)                                                                |
| 1  | 1         | 0                     | 0                                 | 1                                      | _ | $\mathbf{Y}_{(\mathbf{A}=\mathbf{B})}=\mathbf{A}\odot\mathbf{B}$       |
| 逻辑 | <b>異图</b> |                       | A —                               |                                        | & | $\mathbf{Y}_{(\mathbf{A}<\mathbf{B})}$                                 |
|    |           |                       | $\mathbf{B}$                      |                                        | & | $\mathbf{Y}_{(\mathbf{A}=\mathbf{B})}$                                 |



### 4.6.2 多位数值比较器

比较两个多位数,应首先从高位开始,逐位比较。

例如:  $A=A_3A_2A_1A_0$ 

 $B=B_3B_2B_1B_0$ 

$$\mathbf{Y}_{(\mathbf{A}>\mathbf{B})}$$
=

$$Y_{(A < B)} = \overline{A}_{3}B_{3} + (A_{3} \odot B_{3}) \overline{A}_{2}B_{2} + (A_{3} \odot B_{3}) (A_{2} \odot B_{2}) \overline{A}_{1}B_{1} + (A_{3} \odot B_{3}) (A_{2} \odot B_{2}) (A_{1} \odot B_{1}) \overline{A}_{0}B_{0}$$

$$Y_{(A=B)} = (A_3 \odot B_3) (A_2 \odot B_2) (A_1 \odot B_1) (A_0 \odot B_0)$$

四位数值比较器逻辑表达式



#### 4.6.3 通用数值比较器集成电路

通用数值比较器集成电路有多个品种,属CMOS电路的4位数值比较器的有74HC85(对应的TTL电路为74LS85)、CC14585等。

74HC85为带级联输入的4位数值比较器。









#### 74HC85功能表

| 比较输入                           |             |             |             | 级联输入        |               |             | 输出          |               |             |  |
|--------------------------------|-------------|-------------|-------------|-------------|---------------|-------------|-------------|---------------|-------------|--|
| A <sub>3</sub> B <sub>3</sub>  | $A_2 B_2$   | $A_1 B_1$   | $A_0$ $B_0$ | $I_{(A>B)}$ | $I_{(A < B)}$ | $I_{(A=B)}$ | $Y_{(A>B)}$ | $Y_{(A < B)}$ | $Y_{(A=B)}$ |  |
| A <sub>3</sub> >B <sub>3</sub> | ×           | ×           | ×           | ×           | ×             | ×           | 1           | 0             | 0           |  |
| $A_3 < B_3$                    | ×           | ×           | ×           | ×           | ×             | ×           | 0           | 1             | 0           |  |
| $A_3=B_3$                      | $A_2>B_2$   | ×           | ×           | ×           | ×             | ×           | 1           | 0             | 0           |  |
| $A_3=B_3$                      | $A_2 < B_2$ | ×           | ×           | ×           | ×             | ×           | 0           | 1             | 0           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1 > B_1$ | ×           | ×           | ×             | ×           | 1           | 0             | 0           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1 < B_1$ | ×           | ×           | ×             | ×           | 0           | 1             | 0           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1=B_1$   | $A_0 > B_0$ | ×           | ×             | ×           | 1           | 0             | 0           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1=B_1$   | $A_0 < B_0$ | ×           | ×             | ×           | 0           | 1             | 0           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1=B_1$   | $A_0=B_0$   | 1           | 0             | 0           | 1           | 0             | 0           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1=B_1$   | $A_0=B_0$   | 0           | 1             | 0           | 0           | 1             | 0           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1=B_1$   | $A_0=B_0$   | ×           | X             | 1           | 0           | 0             | 1           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1=B_1$   | $A_0=B_0$   | 1           | 1             | 0           | 0           | 0             | 0           |  |
| $A_3=B_3$                      | $A_2=B_2$   | $A_1=B_1$   | $A_0=B_0$   | 0           | 0             | 0           | 1           | 1             | 0           |  |

#### 比较器的扩展:



8位数值比较器(串行接法)

- 1、如果高4位可以比较出结果(A大于B, A小于B),则无需看低4位;
- 2、如果高4位相等(A等于B),则需要看低4位比较结果(高位比较器的级联输入端);
- 3、如果低4位可以比较出结果(A大于B, A小于B),则无需看低位比较器的级联输入端;
- 4、只有当高4位和低4位均相等时,才看低位比较器的级联输入端;





串行接法和并行接法性能比较:

串行接法电路简单,但速度慢;并行接法电路复杂,速度快.





#### 4.6.4 数值比较器应用举例

例:设计一个求两数之差绝对值电路。

设计思路: 先将两数比较,对小的数求补,将得到的补码与另一数相加,得到结果。





#### 1、若A大于或等于B

求两数之差绝对值电路



- 1、若A大于或等于B
- 2、若A小于B

求两数之差绝对值电路