

# 第5章 时序逻辑电路

- 5.1 时序逻辑电路概述
- 1. 时序逻辑电路的基本概念

时序逻辑电路的特点:电路在任何时候的输出稳定值, 不仅与该时刻的输入信号有关,而且与该时刻以前的电路 状态有关;电路结构具有反馈回路.

具有记忆功能 存储电路



# 2. 时序逻辑电路的结构模型





# 3. 时序逻辑电路的描述方法

## (1) 逻辑方程

输出方程:  $Z(t_n)=F[X(t_n),Q(t_n)]$ 

驱动方程:  $W(t_n)=G[X(t_n),Q(t_n)]$ 

状态方程:  $Q(t_{n+1})=H[W(t_n),Q(t_n)]$ 

 $t_n$ : 当前时刻  $t_{n+1}$ : 下一时刻

 $Q(t_n)$ : 原状态  $Q(t_{n+1})$ : 新状态 原态:  $Q^n$ , 新状态:  $Q^{n+1}$ .

其中X(外部输入信号),Z(外部输出信号),W(驱动信号),Q(状态信号)均可以是多变量





## (2) 状态表

| 输入 | 原状态            | 新状态  | 输出 | 原状态 | 输 <i>入</i><br> | X                                      |       |
|----|----------------|------|----|-----|----------------|----------------------------------------|-------|
|    |                |      |    |     |                |                                        |       |
| X  | Q <sup>n</sup> | Qn+1 | Z  | Qn  |                | $\mathbf{Q}^{\mathbf{n+1}}/\mathbf{Z}$ |       |
|    | 163            |      |    |     |                | 新                                      | 状态/输出 |



(4) 时序图(定时波形图)



# 数字逻辑电路教学课程

例:一时序电路有一个输入变量x,二个状态变量  $q_1$ 和 $q_2$ ,一个输出变量z.

两个状态变量的四种不同取值可定义为四种状态:

$$[q_1,q_2]=[0,0]\equiv A \quad [0,1]\equiv B \quad [1,0]\equiv C \quad [1,1]\equiv D$$

中十十

|   |   | 次元 | 公表        |   | 状态图 $(Q^n)$ $X/Z$ $(Q^{n+1})$       |
|---|---|----|-----------|---|-------------------------------------|
| • | X | Qn | $Q^{n+1}$ | Z |                                     |
| , | 0 | A  | D         | 0 | $1/1 \qquad \bigcirc 0/1$           |
|   | 1 | A  | C         | 1 | $\begin{array}{c} A \\ \end{array}$ |
|   | 0 | В  | В         | 1 | 0/0                                 |
|   | 1 | B  | A         | 0 | 1/0                                 |
|   | 0 | C  | C         | 1 | 0/0                                 |
|   | 1 | C  | D         | 0 | O/1 $(B)$                           |
|   | 0 | D  | A         | 0 | 0/1 $B$ $1/1$ $D$                   |
|   |   | _  | _         |   |                                     |

# 数字逻辑电路教学课程



当x 信号按 $0 \rightarrow 1 \rightarrow 1 \rightarrow 0$   $\rightarrow 1 \rightarrow 0 \rightarrow 1 \rightarrow 0 \rightarrow 0$  的顺序输入电路时,电路 的输出及状态如何变换? (设电路初态为A)



| 时间 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 |
|----|---|---|---|---|---|---|---|---|---|---|----|
| 原态 | A | D | B | A | D | B | В | A | C | C | C  |
| 输入 | 0 | 1 | 1 | 0 | 1 | 0 | 1 | 1 | 0 | 0 |    |
| 新态 | D | В | A | D | В | В | A | C | C | C |    |
| 输出 | 0 | 1 | 0 | 0 | 1 | 1 | 0 | 1 | 1 | 1 |    |



## 5.2 存储器件

存储电路由存储器件组成,能存储一位二值信号的器件称为存储单元电路.存储单元电路大多是双稳态电路.

## 两类存储单元电路

- (1) 锁存器: 直接由激励信号控制电路状态的存储单元.
- (2) 触发器: 除激励信号外,还包含一个称为时钟的控制信号输入端. 激励信号和时钟一起控制电路的状态.



# 5.2.1 普通锁存器

# 1. RS 锁存器的电路结构及逻辑符号



两个输入端(激励端):  $S_D$ :置位端(置1端);

 $R_D: 复位端(置0端);$ 



(2) 逻辑功能分析

设: 电路的原状态表示为Qn,新状态表示为Qn+1.

$$Q=0,\overline{Q}=1$$
 为0状态;  $Q=1,\overline{Q}=0$  为1状态.





① S<sub>D</sub>=0; R<sub>D</sub>=1 (置0信号R<sub>D</sub>有效):



结论: **O**<sup>n+1</sup>=**0** 

②  $S_D=1$ ;  $R_D=0$  (置1信号 $S_D$ 有效):



结论: Qn+1=1



③  $S_D=0$ ;  $R_D=0$  (无激励信号),有下列两种情况:



结论: Qn+1=Qn





④  $S_D=1$ ;  $R_D=1$  (置0、置1同时信号有效):



一般情况下, $S_D=R_D=1$ 应禁止使用。

RS锁存器的约束条件:  $S_DR_D=0$ 。

# (3) RS锁存器的功能描述

# ①特性表

| $S_{\mathbf{D}}$ | $R_{D}$ | Qn | $Q^{n+1}$ |              |
|------------------|---------|----|-----------|--------------|
| 0                | 0       | 0  | 0         | } 保持         |
| 0                | 0       | 1  | 1         | ) 11444      |
| 0                | 1       | 0  | 0         | } 置 <b>0</b> |
| 0                | 1       | 1  | 0         | ,            |
| 1                | 0       | 0  | 1         | } 置 <b>1</b> |
| 1                | 0       | 1  | 1         | ,            |
| 1                | 1       | 0  | ×         | } 禁止         |
| _1_              | 1       | 1  | X         | 〕址址          |

# ② 特性方程



$$\mathbf{Q}^{n+1} = \mathbf{S}_{\mathbf{D}} + \overline{\mathbf{R}}_{\mathbf{D}} \mathbf{Q}^{n}$$
  
 $\mathbf{S}_{\mathbf{D}} \mathbf{R}_{\mathbf{D}} = \mathbf{0}$ 

③ 状态图



# RS锁存器工作波形图(初态假设为0)



| S <sub>D</sub> | $R_{D}$ | Qn | Q <sub>n+1</sub> |
|----------------|---------|----|------------------|
| 0              | 0       | 0  | 0                |
| 0              | 0       | 1  | 1                |
| 0              | 1       | 0  | 0                |
| 0              | 1       | 1  | 0                |
| 1              | 0       | 0  | 1                |
| 1              | 0       | 1  | 1                |
| 1              | 1       | 0  | ×                |
| 1              | 1       | 1  | ×                |

## 由与非门构成的RS锁存器:





#### 5.2.2 门控RS锁存器

在RS锁存器的基础上,加控制信号,使锁存器状态转换的时间,受控制信号的控制.



当C=1时:门控RS锁存器功能和RS锁存器完全相同;

当C=0时: $R_D=S_D=0$ ,锁存器状态保持不变.



## 门控RS锁存器特性方程:

#### 工作波形图



# 2. 门控D锁存器

能将呈现在激励输入端的单路数据D存入交叉耦合结构的锁存器单元中。

## D锁存器原理图:



电路功能分析:

(1)当C=0时, $\overline{R}_D=\overline{S}_D=1$ , 电路处于保持状态;

# 2. 门控D锁存器

能将呈现在激励输入端的单路数据D存入交叉耦合结构的锁存器单元中。

## D锁存器原理图:



电路功能分析:

- (1)当C=0时, $\overline{R}_D=\overline{S}_D=1$ , 电路处于保持状态;
- (2) 当C=1时, $R_D=D$ , $S_D=D$ 电路的新状态为D.





D锁存器特性表:

| D | Qn | Qn+1 |
|---|----|------|
| 0 | 0  | 0    |
| 0 | 1  | 0    |
| 1 | 0  | 1    |
| 1 | 1  | 1    |

D锁存器特性方程:

$$Q^{n+1}=D$$





逻辑符号





D锁存器工作波形图:(假设初态为0)





# 5.3 触发器

利用一个称为"时钟"的特殊定时控制信号去限制存储单元状态的改变时间,具有这种特点的存储单元电路称为触发器.



- 5.3.1 主从触发器
  - 1. 主从RS 触发器
  - (1) 主从 RS 触发器的电路结构







# (2) 主从 RS 触发器的工作原理







## (2) 主从 RS 触发器的工作原理



- 1) 在CLK=0时,主锁存器 $F_1$ 的控制门打开,处于工作状态,主锁存器按S、R的值改变中间状态 $Q_m$ ;从锁存器 $F_2$ 的控制门关闭,处于保持状态;
- 2) 在CLK=1时,主锁存器F<sub>1</sub>的控制门关闭,进入保持状态;从锁存器F<sub>2</sub>的控制门打开,处于工作状态,电路根据Q<sub>m</sub>的状态改变输出状态;



## 主从 RS 触发器的电路特点:

- 1) CLK脉冲不论在低电平或高电平期间,电路的输出状态最多只改变一次;(常把控制信号有效期间,输出状态发生多次变化的现象称为空翻)
- 2) 将主从RS触发器用于时序电路中,不会因不稳定而产生振荡.





## 主从 RS 触发器的电路符号:



"」"称为延迟符号,表示该触发器在CLK=0时接收R、S的数据,而在CLK的上升沿时,输出改变状态





## (3) 主从 RS 触发器的逻辑功能描述

#### 1) 主从RS触发器的特性表

主从RS触发器的特性表和特性方程和RS锁存器基本相同,只是在特性表时,要加上CLK脉冲标志.

2) 主从RS触发器的特性方程

| CLK | $(S_{\mathbf{D}})$ | $R_{D}$ | Qn | Qn+1            |
|-----|--------------------|---------|----|-----------------|
| X   | ×                  | X       | ×  | Qn              |
| Л   | 0                  | 0       | 0  | $  \tilde{0}  $ |
| Л   | 0                  | 0       | 1  | 1               |
| Л   | 0                  | 1       | 0  | 0               |
| Л   | 0                  | 1       | 1  | 0               |
| Л   | 1                  | 0       | 0  | 1               |
| Л   | 1                  | 0       | 1  | 1               |
| Л   | 1                  | 1       | 0  | ×               |
| л   | 1                  | 1       | 1  | X               |

$$\begin{cases} \mathbf{Q}^{n+1} = \mathbf{S} + \overline{\mathbf{R}} \mathbf{Q}^{n} \\ \mathbf{S} \mathbf{R} = \mathbf{0} \end{cases}$$





3) 主从RS 触发器定时波形



# 数字逻辑电路教学课程



# 2. 主从D 触发器



## 工作原理:

- (1) 当CLK=0时,主锁存器被选通,Q<sub>m</sub>=D,从锁存器保持原态
- (2) 当CLK=1时,主锁存器保持原态,从锁存器被选通,Q=Qm

特性方程: Qn+1=D



# 定时波形图





# 3. 主从JK 触发器

为去除主从RS触发器的约束条件:RS=0,设计出主从JK触发器.

#### (1) 主从JK触发器的一种结构和逻辑符号



#### (2) 主从JK触发器的特点



- 1) 电路以D触发器为核心,故不存在约束条件;
- 2) 由电路可见,这种结构的JK触发器为CLK下降沿到达时改变状态.
- 3) D=JQn+KQn 驱动方程: 存储电路的激励端 关于外输入信号及原状态的方程

D触发器的特性方程: Qn+1 =D

 $Q^{n+1}=J\overline{Q}^{n}+\overline{K}Q^{n}$  状态方程: 存储电路的新状态 关于外输入信号及原状态的方程

## 数字逻辑电路教学课程

(3) 根据特性方程  $Q^{n+1}=J\overline{Q}^n+\overline{K}Q^n$ ,容易求得特性表:

| CLK | J | K | Qn | Qn+1   | CLK | J | K | Qn | $Q^{n+1}$ |
|-----|---|---|----|--------|-----|---|---|----|-----------|
| ×   | X | X | X  | Qn     | 7   | 1 | 0 | 0  |           |
| 丁   | 0 | 0 | 0  | 0 保    | ΤŢ  | 1 | 0 | 1  | 1 1 "1"   |
| 工   | 0 | 0 | 1  | 1 持    |     | 1 | 1 | 0  | 1)翻       |
| Ţ   | 0 | 1 | 0  | 0)置    | T   | 1 | 1 | 1  | 0}转       |
| T   | 0 | 1 | 1  | 0) "0' | ,   |   |   |    |           |

(4) 状态图





(5) 带异步清零、置1端并具有多驱动输入的JK触发器。







# (6) 主从JK触发器定时波形





主从触发器抗干扰能力不强

上升沿翻转的主从RS触发器





# 5.3.2 边沿触发器

### 边沿触发器的特点:

在时钟为稳定的0或1期间,输入信号都不能进入触发器,触发器的新状态仅决定于时钟脉冲有效边沿到达前一瞬间以及到达后极短一段时间内的输入信号.边沿触发器具有较好的抗干扰性能.



# 1. 维持阻塞D触发器

### (1) 电路结构与逻辑符号









### (3) 维持阻塞D触发器特性表和工作波形图

| CLK        | $\overline{S}_{D}$ | $\overline{\overline{R}}_{\mathrm{D}}$ | D | Qn | Q <sup>n+1</sup> |
|------------|--------------------|----------------------------------------|---|----|------------------|
| ×          | 0                  | 1                                      | × | X  | <b>1</b> 异步置1    |
| $\times$   | 1                  | 0                                      | X | X  | 0 异步置0           |
| $\uparrow$ | 1                  | 1                                      | 0 | 0  | 0                |
| $\uparrow$ | 1                  | 1                                      | 0 | 1  | 0 ↑表示上升沿触发.      |
| <b>↑</b>   | 1                  | 1                                      | 1 | 0  | 1                |
| <u> </u>   | 1                  | 1                                      | 1 | 1  | 1                |

当 $\overline{S}_D=1$ 时 波形图:





存储电路分类:

功能: RS、D、JK、T、T'

结构: 1) 锁存器: 锁存、门控锁存

2) 触发器: 主从、边沿

5.4 触发器使用中的几个问题

# 5.4.1 触发器逻辑功能的转换

### 触发器逻辑功能转换示意图:



将已有触发器转换 为所需触发器的功能,实际上是求转换 电路,即求转换电路 的函数表达式:

 $X=f_1(A,B,Q^n)$ 

 $Y=f_2(A,B,Q^n)$ 



# 1. 代数法

通过比较已有触发器和待求触发器的特性方程,求转换电路的函数表达式.



例:把JK触发器转换为D触发器.

解: 已有JK触发器的特性方程为:  $Q^{n+1}=J\overline{Q}^n+\overline{K}Q^n$ 

待求D触发器的特性方程为: Qn+1=D

将D触发器的特性方程转换为:

$$\mathbf{Q}^{n+1} = \mathbf{D} = \mathbf{D}(\overline{\mathbf{Q}}^n + \mathbf{Q}^n) = \overline{\mathbf{D}}\overline{\mathbf{Q}}^n + \overline{\mathbf{D}}\mathbf{Q}^n$$

比较JK触发器的特性方程,可得:

$$J=D$$
  $K=\overline{D}$ 







例:将JK触发器转换为T触发器.



| 一触友器特性表 |    |           |  |  |
|---------|----|-----------|--|--|
| T       | Qn | $Q^{n+1}$ |  |  |
| 0       | 0  | 0         |  |  |
| 0       | 1  | 1         |  |  |
| 1       | 0  | 1         |  |  |
| 1       | 1  | 0         |  |  |

**一 たしけい ロロオキ した 十**・

T触发器的特性 归纳为:

T触发器的特性方程:  $Q^{n+1}=T\overline{Q}^n+\overline{T}Q^n$ 



T触发器的特性方程:  $Q^{n+1}=T\overline{Q}^n+\overline{T}Q^n$ 

将上式和JK触发器特性方程  $Q^{n+1}=J\overline{Q}^n+\overline{K}Q^n$  比较,可得 J=K=T



注意:在这个电路中,由于采用的是下降边沿JK触发器,所以得到的T触发器也是下降边沿的。

# 2. 图表法

例:把RS触发器转换为JK触发器.

- ① 首先列出JK触发器的特性表;
- ②根据RS触发器的特性,列 出当满足JK触发器特性时 S、R端应加的信号;



| J | K | Qn | Qn+1 | S | R |
|---|---|----|------|---|---|
| 0 | 0 | 0  | 0    | 0 | X |
| 0 | 0 | 1  | 1    | X | 0 |
| 0 | 1 | 0  | 0    | 0 | × |
| 0 | 1 | 1  | 0    | 0 | 1 |
| 1 | 0 | 0  | 1    | 1 | 0 |
| 1 | 0 | 1  | 1    | X | 0 |
| 1 | 1 | 0  | 1    | 1 | 0 |
| 1 | 1 | 1  | 0    | 0 | 1 |





# ③ 写出下列两个表达式:

$$S=f_1 (J, K, Q^n)$$
  
 $R=f_2 (J, K, Q^n)$ 



| \ K | (Qn |    |    |    |
|-----|-----|----|----|----|
| J   | 00  | 01 | 11 | 10 |
| 0   | ×   | 0  | 1  | ×  |
| 1   | 0   | 0  | 1  | 0  |

| J | K | Q <sup>n</sup> | S | R |
|---|---|----------------|---|---|
| 0 | 0 | 0              | 0 | X |
| 0 | 0 | 1              | X | 0 |
| 0 | 1 | 0              | 0 | X |
| 0 | 1 | 1              | 0 | 1 |
| 1 | 0 | 0              | 1 | 0 |
| 1 | 0 | 1              | X | 0 |
| 1 | 1 | 0              | 1 | 0 |
| 1 | 1 | 1              | 0 | 1 |



# ③ 写出下列两个表达式:

$$S=f_1$$
 (J, K,  $Q^n$ )  
 $R=f_2$  (J, K,  $Q^n$ )







转换电路图

例:试用D触发器和四选一MUX构成一个多功能触发器,其功能如下表所示。表中L、T为控制变量,N为数据输入变量。

解: ① 列表; 求D触发器的激励端信号

- ② 设L、T为MUX的地址 变量, 求MUX 的数据 端输入信号;
- ③ 画逻辑图。



| L | T | N | D                               |
|---|---|---|---------------------------------|
| 0 | 0 | × | Qn                              |
| 0 | 1 | × | $\bar{\mathbf{Q}}^{\mathbf{n}}$ |
| 1 | 0 | N | N                               |
| 1 | 1 | N | $\overline{\mathbf{N}}$         |







### 5.5 触发器应用举例

## (1) 消颤开关







### (2)单脉冲发生器



Nan Jing University of Science & Technology



# 5.6 时序逻辑电路的分析与设计

### 时序逻辑电路的分类

同步时序逻辑电路: 所有存储单元的状态改变在统一时钟脉冲控制下同时发生。

异步时序逻辑电路:存储单元在不同的时钟控制下工作,状态改变不是同时发生的。

### 时序逻辑电路的分析方法

本质上是求电路在不同的外部输入和当前状态条件下的输出情况和状态转换规律。



# 5.6.1 同步 时序逻辑电路的分析

由于在同步时序电路中,各触发器的动作变化是在CLK 脉冲作用下同时发生的,因此,在同步电路的分析中,只 要知道了在当前状态下各触发器的输入(即驱动信号), 就能根据触发器的特性方程,求得电路的下一个状态,最终 找到电路的状态转换规律。



### 分析步骤:

- (1)列出时序电路的输出方程和驱动方程(即该时序电路中组合电路部分的逻辑函数表达式);
- (2) 将上一步所得的驱动方程代入触发器的特性方程,导出电路的状态方程;
- (3) 根据状态方程和输出方程,列出状态表;
- (4) 根据状态表画出状态图或时序图;
- (5) 由状态表或状态图(或时序图)说明电路的逻辑功能.



例:分析下列时序电路.

(1) 写出输出方程和驱动方程.

$$Z=A \oplus B \oplus Q^n$$

$$J=AB$$
 ,  $K=\overline{A+B}$ 

(2) 写出状态方程.

$$Q^{n+1} = \overline{J}\overline{Q}^{n} + \overline{K}Q^{n}$$

$$= \overline{AB}\overline{Q}^{n} + (A+B)Q^{n}$$

$$= \overline{AB}\overline{Q}^{n} + AQ^{n} + BQ^{n}$$







### (3) 列出状态表.

$$Z=A \oplus B \oplus Q^{n}$$

$$Q^{n+1}=J\overline{Q}^{n}+\overline{K}Q^{n}$$

$$=AB\overline{Q}^{n}+(A+B)Q^{n}$$

$$=AB\overline{Q}^{n}+AQ^{n}+BQ^{n}$$

| A | В | Qn | Qn+1 | Z |
|---|---|----|------|---|
| 0 | 0 | 0  | 0    | 0 |
| 0 | 0 | 1  | 0    | 1 |
| 0 | 1 | 0  | 0    | 1 |
| 0 | 1 | 1  | 1    | 0 |
| 1 | 0 | 0  | 0    | 1 |
| 1 | 0 | 1  | 1    | 0 |
| 1 | 1 | 0  | 1    | 0 |
| 1 | 1 | 1  | 1    | 1 |

# (4) 列状态图. (Q) AB/Z





| <b>(5)</b> | 说明逻辑功能. |  |
|------------|---------|--|
| ` /        |         |  |

| A | В | Qn | Qn+1 | Z |
|---|---|----|------|---|
| 0 | 0 | 0  | 0    | 0 |
| 0 | 0 | 1  | 0    | 1 |
| 0 | 1 | 0  | 0    | 1 |
| 0 | 1 | 1  | 1    | 0 |
| 1 | 0 | 0  | 0    | 1 |
| 1 | 0 | 1  | 1    | 0 |
| 1 | 1 | 0  | 1    | 0 |
| 1 | 1 | 1  | 1    | 1 |

串行输入串行输出的时序全加器.A和B为两个二进制加数,Qn为低位来的进位,Z表示相加的结果,Qn+1表示向高位的进位.





例:分析下列时序电路的逻辑功能.



输出方程: Z=XQ<sub>0</sub><sup>n</sup>Q<sub>1</sub><sup>n</sup>

# 驱动方程:

$$J_0=XQ_1^n$$
 ,  $K_0=\overline{X}$   
 $J_1=X$  ,  $K_1=\overline{X}+\overline{Q}_0^n$ 

### JK触发器的特性方程:

$$Q^{n+1} = J\overline{Q}^n + \overline{K}Q^n$$

### 状态方程:

$$\begin{aligned} \mathbf{Q}_{0}^{n+1} &= \mathbf{X} \mathbf{Q}_{1}^{n} \overline{\mathbf{Q}}_{0}^{n} + \mathbf{X} \mathbf{Q}_{0}^{n} \\ &= \mathbf{X} (\mathbf{Q}_{0}^{n} + \mathbf{Q}_{1}^{n}) \\ \mathbf{Q}_{1}^{n+1} &= \mathbf{X} \overline{\mathbf{Q}}_{1}^{n} + \overline{\mathbf{X}} + \overline{\mathbf{Q}}_{0}^{n} \mathbf{Q}_{1}^{n} \\ &= \mathbf{X} (\mathbf{Q}_{0}^{n} + \overline{\mathbf{Q}}_{1}^{n}) \end{aligned}$$





输出方程: Z=XQ<sub>0</sub><sup>n</sup>Q<sub>1</sub><sup>n</sup>

### 状态表

| $\overline{\mathbf{X}}$ | $Q_1^n$ | $Q_0^n$ | $Q_1^{n+}$ | $^{1}$ $Q_{0}^{n+1}$ | Z |
|-------------------------|---------|---------|------------|----------------------|---|
| $\overline{0}$          | 0       | 0       | 0          | 0                    | 0 |
| 0                       | 0       | 1       | 0          | 0                    | 0 |
| 0                       | 1       | 0       | 0          | 0                    | 0 |
| 0                       | 1       | 1       | 0          | 0                    | 0 |
| 1                       | 0       | 0       | 1          | 0                    | 0 |
| 1                       | 0       | 1       | 1          | 1                    | 0 |
| 1                       | 1       | 0       | 0          | 1                    | 0 |
| 1                       | 1       | 1       | 1          | 1                    | 1 |

功能: 1111序列检测器

### 状态方程:

$$\begin{aligned} Q_0^{n+1} &= X Q_1^n \overline{Q}_0^n + X Q_0^n \\ &= X (Q_0^n + Q_1^n) \\ Q_1^{n+1} &= X \overline{Q}_1^n + \overline{X} + \overline{Q}_0^n Q_1^n \\ &= X (Q_0^n + \overline{Q}_1^n) \end{aligned}$$

$$Q_1Q_0$$
  $X/Z$ 





# 5.6.3 同步时序逻辑电路的设计

- 1. 同步时序逻辑电路的一般步骤
  - (1) 根据逻辑要求,建立原始状态表或原始状态图;
  - (2) 利用状态化简技术,简化原始状态表,消去多余状态;
  - (3) 状态分配或状态编码,即将简化后的状态用二进制代码表示;
  - (4) 选择触发器类型,并根据编码后的状态表求出驱动方程和输出方程;
  - (5) 检查自启动性,若在所设计电路中存在无效状态,则必须检查电路能否自启动,如果不能自启动,则需修改设计;
  - (6) 画出逻辑图.



例: 试用JK触发器设计一个可控电路: X为控制信号, 当X=0时, 电路按照0, 1, 2, 3, 0, 1, 2, 3, .....的规律做加法计数; 当X=1时, 电路按照3, 2, 1, 0, 3, 2, 1, 0, .....的规律做减法计数。



解: 电路有4个状态:  $S_0$ 、 $S_1$ 、 $S_2$ 和 $S_3$ ,状态图和状态表为



由于有四个状态, 需用两个触发器, 定义:  $S_0 \longrightarrow 00$ 

| $\sim_0$ | UU                   |
|----------|----------------------|
| $S_1$ –  | <b>→01</b>           |
|          | · -                  |
| $S_2$    | <b>→10</b>           |
|          | <b>→11</b>           |
| $S_3$    | $\longrightarrow$ II |

| SX                                                          | 0              | 1                                                                         |
|-------------------------------------------------------------|----------------|---------------------------------------------------------------------------|
| $egin{array}{c c} \mathbf{S_0} \\ \mathbf{S_1} \end{array}$ | $\mathbf{S_1}$ | $S_3$                                                                     |
| $S_1$                                                       | $S_2$          | $S_0$                                                                     |
| $S_2$                                                       | $S_3$          | $egin{array}{c} \mathbf{S_3} \\ \mathbf{S_0} \\ \mathbf{S_1} \end{array}$ |
| $S_3$                                                       | $S_3$ $S_0$    | $S_2$                                                                     |

### 编码后的状态表

| $Q_1^nQ_0^n$ $X$ | 0  | 1  |
|------------------|----|----|
| 0 0              | 01 | 11 |
| 0 1              | 10 | 00 |
| 10               | 11 | 01 |
| 11               | 00 | 10 |



## 分离状态表,求出状态方程(求驱动方程的方法)

| $Q_1^nQ_0^n$ $X$ | 0        | 1  |
|------------------|----------|----|
| 0 0<br>0 1       | 01       | 11 |
| 0 1              | 01<br>10 | 00 |
| 10               | 11       | 01 |
| 11               | 00       | 10 |

| $Q_1^nQ_0^{n}$ | 0  | 1        |
|----------------|----|----------|
| 0 0            | 0  | 1        |
| 0 1            | 1  | 0        |
| 11             | 0  | 1        |
| 10             | 1  | 0        |
|                | Q' | n+1<br>[ |

| $Q_1^nQ_0^n$ | 0                    | 1  |
|--------------|----------------------|----|
| 0 0          | 1                    | _1 |
| 0 1          | 0                    | 0  |
| 11           | 0                    | 0  |
| 10           | 1                    | 1  |
|              | $\mathbf{Q_0^{n+1}}$ |    |

$$Q_1^{n+1} = \overline{Q}_1^n \overline{Q}_0^n X + \overline{Q}_1^n Q_0^n \overline{X} + Q_1^n Q_0^n X + Q_1^n \overline{Q}_0^n \overline{X}$$

$$= (Q_0^n \oplus X) \overline{Q}_1^n + \overline{(Q_0^n \oplus X)} Q_1^n$$

$$\mathbf{Q}_0^{n+1} = \overline{\mathbf{Q}}_0^n$$

可得: J<sub>0</sub>=K<sub>0</sub>=1

可得: J<sub>1</sub>=K<sub>1</sub>=Q<sub>0</sub> ⊕ X









例: 试设计一个 "111"序列检测器.要求: 当连续输入三个 或三个以上 "1"时,输出为 "1",否则输出为 "0".

X: 0 1 1 0 1 1 1 0 1 1 1 1 0

Z: 0000001000110





解: (1) 建立原始状态表

 $S_0$ : 输入0以后的状态;(即未收到一个"1"以前的状态)

S<sub>1</sub>: 输入一个"1"以后的状态;

S2: 连续输入二个"1"以后的状态;

S3: 连续输入三个或三个以上"1"以后的状态

#### 

### 原始状态图





### (2) 状态化简



状态 $S_2$ 和 $S_3$ 在相同的输入下有相同的输出,而次态也相同,称 $S_2$ 和 $S_3$ 两个状态等价.等价状态仅需保留一个.这里,去除 $S_3$ ,保留 $S_2$ ,可得简化状态图.

### (3) 状态编码

3个状态,需要2个触发器,每个状态用2位二进制编码.



| $Q_1^n Q_0^n X$ | 0                         | 1           |
|-----------------|---------------------------|-------------|
| 00              | 00/0                      | 01/0        |
| 01              | 00/0                      | 10/0        |
| 11              | <b>XXX</b>                | <b>XX/X</b> |
| 10              | 00/0                      | 10/1        |
|                 | $\mathbf{Q_1^{n+1}Q_0^n}$ | n+1/Z       |

# (4) 选择触发器类型,求驱动方程和输出方程;

| $Q_1^nQ_0^nX$          | 0    | 1           |
|------------------------|------|-------------|
| 00                     | 00/0 | 01/0        |
| 01                     | 00/0 | <b>10/0</b> |
| 11                     | ×××  | <b>XX</b>   |
| 10                     | 00/0 | <b>10/1</b> |
| $Q_1^{n+1}Q_0^{n+1}/Z$ |      |             |

| $Q_1^n Q_0^n$                               | 0 | 1 |
|---------------------------------------------|---|---|
| $\begin{array}{c} Q_1Q_0 \\ 00 \end{array}$ | 0 | 0 |
| 01                                          | 0 | 1 |
| 11                                          | X | X |
| 10                                          | 0 | 1 |
| $Q_1^{n+1} = X(Q_0^n + Q')$                 |   |   |

| $Q_1^n Q_0^n$                                                                                                   | 0 | 1 |
|-----------------------------------------------------------------------------------------------------------------|---|---|
| $\begin{array}{c} \mathbf{Q}_{1}\mathbf{Q}_{0} \\ 00 \end{array}$                                               | 0 | 1 |
| 01                                                                                                              | 0 | 0 |
| 11                                                                                                              | X | X |
| 10                                                                                                              | 0 | 0 |
| $\mathbf{Q}_0^{\mathbf{n+1}}\mathbf{X}\mathbf{\overline{Q}}_0^{\mathbf{n}}\mathbf{\overline{Q}}_1^{\mathbf{n}}$ |   |   |

 $Z=XQ_1^n$ 

如选用D触发器,则求驱动方程:

$$\mathbf{D_1} = \mathbf{X}(\mathbf{Q_0^n} + \mathbf{Q_1^n})$$

$$\mathbf{D_0} = \mathbf{X} \mathbf{\bar{Q}_0^n} \mathbf{\bar{Q}_1^n}$$

输出方程: Z=XQ<sub>1</sub><sup>n</sup>



### (5) 检查自启动特性

本例存在无效状态 $Q_1Q_0=11$ ,由上面卡诺图可见:

当Q<sub>1</sub>Q<sub>0</sub>=11时,若X=0,则D<sub>1</sub>D<sub>0</sub>=00,次态为00;

当Q<sub>1</sub>Q<sub>0</sub>=11时,若X=1,则D<sub>1</sub>D<sub>0</sub>=10,次态为10;

结论:能自启动.





### (6) 画逻辑图和完整的状态图.

