## MPC-NAI SZZ

Vypracované otázky k SZZ 2022

Mikroelektronika, FEKT VUT

Text: -

Korektura: –

## Obsah

| 1  | DVOJRAMPOVÝ OSCILÁTOR S VCO CHARAKTERISTIKOU                                                 | 1  |
|----|----------------------------------------------------------------------------------------------|----|
| 2  | MANAGEMENT NAPÁJECÍHO NAPĚTÍ INTEGROVANÉHO OB-<br>VODU                                       | 2  |
| 3  | PRINCIP VYPÍNACÍ OCHRANY ZAŘÍZENÍ TYPU LATCH při chybovém signálu                            | 4  |
| 4  | ZÁKLADY A TEORIE PŘESNÉHO NÁVRHU S OHLEDEM NA<br>SOUBĚH PARAMETRŮ PRVKŮ INTEGROVANÉHO OBVODU | 6  |
| 5  | ZÁKLADNÍ VZTAHY PRO VÝPOČET CHYB V ANALOGOVÝCH<br>OBVODECH                                   | g  |
| 6  | PŘESNÁ TRANZISTOROVÁ DVOJICE                                                                 | 13 |
| 7  | PŘESNÝ DIFERENCIÁLNÍ STUPEŇ (MOS/bipolar, odporová zátěž, aktivní zátěž)                     | 14 |
| 8  | PŘESNÝ DVOUSTUPŇOVÝ OPERAČNÍ ZESILOVAČ                                                       | 15 |
| 9  | ŠUM                                                                                          | 20 |
| 10 | ŠUM ODPORU, ŠUM MOS TRANZISTORU                                                              | 21 |
| 11 | ŠUM PN PŘECHODU, ŠUM BJT                                                                     | 22 |
| 12 | ZÁKLADNÍ KONCEPT NÍZKOŠUMOVÉHO NÁVRHU                                                        | 23 |

## 1 DVOJRAMPOVÝ OSCILÁTOR S VCO CHARAKTE-RISTIKOU

Nastavení střídy oscilátoru, výpočet kmitočtu oscilátoru, nastavení minimální a maximální frekvence oscilátoru s ohledem na řídící napětí



Obrázek 1: Dvourampový oscilátor

#### 1.1 Výpočet kmitočtu a nastavení střídy

$$T_1 = \frac{U_{ref} * C}{I} \tag{1}$$

U této části periody se uplatňuje dvojice paralelních kondenzátorů, výsledná kapacita tedy bude 2\*4 pF = 8 pF. Proud přes PMOS proudové zrcadlo se pouze zrcadlí jedenkrát,<br/>tedy I = 2,5  $\mu$ A.

$$T_1 = \frac{2,5 * 8 * 10^{-12}}{2,5 * 10^{-6}} = 8us$$

Pro druhou část periody platí analogicky totéž, ovšem pro jiné hodnoty (viz. schéma).

$$T_2 = \frac{U_{ref} * C}{I} = \frac{2,5 * 4 * 10^{-12}}{5 * 10^{-6}} = 2us$$

Kmitočet se poté vypočítá z převrácené hodnoty celé periody:

$$f = \frac{1}{T_1 + T_2} = \frac{1}{8 * 10^{-6} + 2 * 10^{-6}} = 100kHz$$

## 2 MANAGEMENT NAPÁJECÍHO NAPĚTÍ INTEGRO-VANÉHO OBVODU

UVLO (řízení obvodu pomocí vstupního napájecího napětí, komparace vstupního napětí), Power on Reset (UV signál), realizace a výpočet nastavení komparačních úrovní



Obrázek 2: Systém UVLO

#### 2.1 **UVLO**

UVLO systém se aktivuje, pokud napájecí napětí Ucc dosáhne "zespodu"hodnoty UccH a zablokuje (disable) IO pokud napětí poklesne pod UccL. Po zapnutí se na Ucc pinu objeví lenárně rostoucí napětí. Na začátku je hodnota uvloL i uvloH nižší než 3 V, což způsobí, že výstup komparátoru cmpUVLOL je v úrovni L a výstup komparátoru cmpUVLOH je v úrovni H. Nízká úroveň compUVLOL na výstupu vyresetuje RS klopný obvod, na jeho Q výstupu se objeví nízká úroveň, která blokuje IO. Napětí Ucc pak dosáhne takové úrovně, že je vyšší, než komparační napětí 3 V, což způsobí přechod komparátoru compUVLOL do stavu H.

Napětí na vstupu uvloH je zatím nižší než 3 V, na výstupu komparátoru compUVLOH je stále úroveň H a funkce IO je blokovaná. Pokud hodnota Ucc dosáhne takové úrovně UccH, že napětí na vstupu uvloH přesáhne úroveň 3 V, přejde vstup komparátoru cmpUVLOH do úrovně L a změní se stav RS obvodu, na výstupu Q se objeví stav High, což odblokuje IO.

Pokud napětí Ucc klesne pod úroveň UccH, přejde Q klopného RS obvodu do H, ale RS obvod si stále pamatuje svůj předchozí stav a IO není blokován.

Pokud napětí Ucc klesne pod UccL, přejde výstup komparátoru cmpUVLOL do stavu L, což změní stav klopného RS obvodu a na výstupu Q se objeví stav L a IO je tak blokován.

Úrovně UccH a UccL se vypočítají následovně:

$$Ucc_H = U_{ref} * \frac{R_1 + R_2 + R_3 + R_4}{R_1 + R_2}$$
 (2)

$$Ucc_L = U_{ref} * \frac{R_1 + R_2 + R_3 + R_4}{R_1 + R_2 + R_3}$$
(3)

#### 2.2 Signál UV

Signál UV slouží k nastavení vnitřní logiky celého systému při zapnutí napájecího napětí. Předpokládá se, že napájecí napětí je blokováno kondenzátorem, takže náběh napětí Ucc je poměrně pomalé. Při zapnutí narůstá na pinu Ucc napětí. Pokud je jeho hodnota nízká, tak NMOS M1 je zavřený a na jeho drainu je úrověň H a signál NUV je na úrovni L.

Nízkou úroní signálu NUV se nastaví (resetuje) logika celého IO. Signál NUV přejde do úrovně H a okamžiku, kdy napětí na pinu Ucc dosáhne takové úrovně, že tranzistor M1 sepne z H do L (signál NUV z L do H) je určena prahová hodnota napětí Ugs = Ugsr tranzistoru M1, při níž M1 sepne dělič R1 až R4.

Prahová hodnota Ugs je asi Ugsr=0.85 V. Z tohoto se určí hodnota Uccr při níž signál NUV přechází z L do H.

$$U_{ccr} = U_{gsr} * \frac{R_1 + R_2 + R_3 + R_4}{R_1} \tag{4}$$

## 3 PRINCIP VYPÍNACÍ OCHRANY ZAŘÍZENÍ TYPU LATCH při chybovém signálu

Nastavení doby zpoždění, reset pomocí signálu UV



Obrázek 3: Principiální zapojení latch komparátoru s časovačem

Pokud napětí na vstupu LATCH3V přesháne referenční úroveň 3 V, sepne comparátor comp(s hysterezí) proudový zdroj 43  $\mu$ A. Tento proud začne nabíjet externí časovací kondenzátor Cext. Napětím na Cext je řízen jednoduchý komparátor, který je vytvořen z PMOS tranzistoru MP9 a aktivní zátěže OZ. Rozhodovací úroveň tohoto komparátoru je:

$$U_t = U_d - U_{gs}(MP9) \tag{5}$$

Pokud napětí na Cext dosáhne hodnoty Ut, změní se stav na výstupu OUT z úrovně H do úrovně L, stav L na výstupu OUT zablokuje celý sytém. K tomu je zapotřebí, aby chybový stav na výstupu LATCH3V (napětí vyšší, než 3 V) trval po dobu, za níž se Cext nabije na úroveň Ut (z Obrázku 3 je Ut = 4,3 V). Tetno čas je možné nastavit velikostí externího kondenzátoru Cext.

Pokud chybový stav zmizí dříve, než se Cext nabije na hodnotu Ut, Cext je vybit pomocí NMOS MN11 a chybový stav na výstupu LATCH3V (napětí vyšší, než 3 V) se na výstupu OUT nijak neprojeví. Chybový stav je vlastně "filtrován"zpožděním - časem potřebným k nabití externího časovacího kondenzátoru na 4,3 V.



Obrázek 4: Principiální zapojení obvodu "Chyba typu latch s časovačem"

## 4 ZÁKLADY A TEORIE PŘESNÉHO NÁVRHU S OHLE-DEM NA SOUBĚH PARAMETRŮ PRVKŮ INTEGRO-VANÉHO OBVODU

Normální rozložení, Gaussova křivka, směrodatná odchylka, metoda Monte Carlo, princip superpozice (příklad součtu výstupních proudů z proudových zrcadel zatížených chybou souběhu)

#### 4.1 Normální rozložení

#### 4.2 Gaussova křivka



Obrázek 5: Znázornění vlivu posunu procesu na ppm



Obrázek 6: Vycentrovaný proces a vliv na ppm

#### 4.3 Směrodatná odchylka

#### 4.4 Metoda Monte Carlo

#### 4.5 Princip superpozice

Máme systém, který je charakterizován nějakou veličinou Q (např. offset, výstupní napětí,..). Chyba veličiny Q je dána několika dílčími nekorelovanými chybami uvnitř tohoto systému. Celková chyba veličiny Q se počítá tak, že se postupně vyjádří vliv každé dílčí chyby na veličinu Q, při tom se ostatní dílčí chyby zanedbají - položí rovno 0. NAkonec se vlivy všech dílcích chyb nekorelovaně sečtou a tím se získá celková chyba (rozptyl) veličiny Q.

#### 4.6 Příklad součtu výstupních proudů z proudových zrcadel



Obrázek 7: Chyba součtu dvou veličin

Mějme dvě veličiny I1 a I2, které jsou vzájemně nekorelované (nijak na sobě nezávisí). Proud I1 nikterak nezávisí na porudu I2 a naopak. Velikost těchto proudů je zatížena cyhbou ( $\sigma$ 1 a  $\sigma$ 2).

Chyba  $\sigma$  součtu proudů se potom vypočítá jako:

$$\sigma = \sqrt{\sigma_1^2 + \sigma_2^2} \tag{6}$$

Při sčítání nekorelovaných veličin je jedna důležitá vlastnost. Pokud je jedna veličina menší než 1/2 největší veličiny, ve výsledku se téměř neprojeví (dá se zanedbat), protože zvýší výslednou hodnotu jen asi o deetinu.

Mějme: x1=1 a x2 = 0,5. Potom:

$$\sigma = \sqrt{\sigma_1^2 + \sigma_2^2} = \sqrt{1^2 + 0, 5^2} = 1, 12 \doteq 1 \tag{7}$$

## 5 ZÁKLADNÍ VZTAHY PRO VÝPOČET CHYB V ANA-LOGOVÝCH OBVODECH

Princip superpozice, celková chyba součtu a součinu dvou chybových veličin, přepočet chyb v obvodu diferenčního zapojení (výpočet vstupní napěťové nesymetrie komparátoru s BJT při známé chybě saturačního proudu vstupních tranzistorů)

#### 5.1 Princip superpozice

Máme systém, který je charakterizován nějakou veličinou Q (např. offset, výstupní napětí,..). Chyba veličiny Q je dána několika dílčími nekorelovanými chybami uvnitř tohoto systému. Celková chyba veličiny Q se počítá tak, že se postupně vyjádří vliv každé dílčí chyby na veličinu Q, při tom se ostatní dílčí chyby zanedbají - položí rovno 0. NAkonec se vlivy všech dílcích chyb nekorelovaně sečtou a tím se získá celková chyba (rozptyl) veličiny Q.

#### 5.2 Příklad součtu výstupních proudů z proudových zrcadel



Obrázek 8: Chyba součtu dvou veličin

Mějme dvě veličiny I1 a I2, které jsou vzájemně nekorelované (nijak na sobě nezávisí). Proud I1 nikterak nezávisí na porudu I2 a naopak. Velikost těchto proudů je zatížena cyhbou ( $\sigma$ 1 a  $\sigma$ 2).

Chyba  $\sigma$  součtu proudů se potom vypočítá jako:

$$\sigma = \sqrt{\sigma_1^2 + \sigma_2^2} \tag{8}$$

Při sčítání nekorelovaných veličin je jedna důležitá vlastnost. Pokud je jedna veličina menší než 1/2 největší veličiny, ve výsledku se téměř neprojeví (dá se zanedbat), protože zvýší výslednou hodnotu jen asi o deetinu.

Mějme: x1 = 1 a x2 = 0.5. Potom:

$$\sigma = \sqrt{\sigma_1^2 + \sigma_2^2} = \sqrt{1^2 + 0, 5^2} = 1, 12 \doteq 1 \tag{9}$$

#### 5.3 Příklad součinu výstupních proudů z proudových zrcadel



Obrázek 9: Chyba součinu dvou veličin

Chyba  $\sigma$ vo výstupního napětí Vo se spočítá jako nekorelovaný součet vlivu těchto dvou dílčích chyb. Nejdříve předpokládejme, že chyba  $\sigma$ vr referenčního napětí je nulová, tedy že výsledná chyba je dána pouze chybou  $\sigma$ A zisku A. Výstupní napětí Vo1 a jeho chyba  $\sigma$ vo1 je potom:

$$V_{o1} = V_r * (A + \sigma_A) = V_r * A + V_r * \sigma_A$$
 (10)

Výsledná chyba  $\sigma$ o výstupního napětí Vo je pak dána nekorelovaným součtem výše vypočítaných dílčích chyb:

$$\sigma_{o1} = \sqrt{\sigma_{vo1}^2 + \sigma_{vo2}^2} = \sqrt{(V_r + \sigma_A)^2 + (A + \sigma_{vr})^2}$$
(11)

Vztah pro  $\sigma$ vo lze zapsat i následovně:

$$\frac{\sigma_{vo}}{A * V_r} = \frac{\sigma_{vo}}{V_o} = \sqrt{\left(\frac{\sigma_{vr}}{V_r}\right)^2 + \left(\frac{\sigma_{vr}}{A}\right)^2} \tag{12}$$

Tedy, že relativní normovaná chyba součinu dvou veličin zatížených chybami je dána nekorelovaným součtem relativních chyb jednotlivých složek součinu.

#### 5.4 Přepočet chyb v obvodu diferenčního zapojení



Obrázek 10: Chyba vstupního proudu

Měření probíhá na teoreticky identických tranzistorech Q1 a Q2. Měřením je zjištěn rozdíl proudů (odchylky), kdy z této ochylky můžeme spočítat chybu  $\sigma I1/I2$  poměru proudů I1 a I2:

$$I_2 = I_1 + \sigma_1 = \frac{I_2}{I_1} = \frac{I_1 + \sigma_i}{I_1} = 1 + \frac{\sigma_i}{I_1} = \frac{\sigma_i}{I_1} = \sigma_{I1/I2}$$
 (13)

Z tohoto výpočtu potom můžeme na základě úvahy "o kolik musíme změnit Ube tranzistoru Q1, aby proud I1 byl stejný jako proud I2"určit nesouběh Ube dvou identických tranzistorů. Jinak řečeno, určíme rozdíl Ube těchto dvou tranzistorů pro případ, kdy hodnota proudu I2 je přesně rovna prudu I1:

$$\sigma_{dUbe} = U_T * ln(1 + \sigma_{I1/I2}) \tag{14}$$



Obrázek 11: Reálná simulace nesymetrie

## 6 PŘESNÁ TRANZISTOROVÁ DVOJICE

Souběh, proudové zrcadlo, diferenční stupeň, vliv rozměrů MOS tranzistorů na přesnost, Pelgromova rovnice

# 7 PŘESNÝ DIFERENCIÁLNÍ STUPEŇ (MOS/bipolar, odporová zátěž, aktivní zátěž)

Analýza, pravidla přesného návrhu, ekvivalentní vstupní ofset, proudová nesymetrie transkonduktačního diferenčního stupně, výstupní napěťová nesymetrie zesilovače a jejich vztahy

#### 8 PŘESNÝ DVOUSTUPŇOVÝ OPERAČNÍ ZESILOVAČ

Základní koncept přesného návrhu zesilovače, vstupní bipolární stupeň, princip eliminace chyby, postup návrhu

#### 8.1 Základní koncept přesného návrhu zesilovače a eliminace chyby

Popisuje strategii postupu při návrhu přesného OZ. Tato strategie se dá použít v čadě návrhů u nichž je přesnost prioritou. Přesnost OZ je většinou dána jediným parametrem - velikostí jeho vstupní napěťové nesymetrie  $\sigma$ vos. Vychází z toho, jakým způsobem se chová operační zesilovač se zpětnou vazbou.



Obrázek 12: Blokové schéma dvojstupňového zesilovače

Předpokládejme, že první stupeň má konečnou hodnotu zisku A1 a je naprosto přesný (jeho offset je nulový). Druhý stupeň má "téměř nekonečný"zisk A2 a hodnotu offsetu  $\sigma$ vos2. Představme si nyní rozpojenou zpětnou vazbu a uzemněné vstupy. Na výstupu prvního stupně je nulové napětí, jako důsledek  $\sigma$ vos1. Na vstupu druhého stupně je potom napětí jeho nesymetrie  $\sigma$ vos2. Vzhledem k téměř nekonečnému zisku A2 je potom na výstupu OUT téměř nekonečně kladné napětí (v praxi omezeno Ucc).

Pokud nyní uzavřeme zpětnou vazbu, dostane se výstupní (kladné) napětí na invertující vstup. To má za následek pokles výstupního napětí prvního stupně do záporných hodnot a tato záporná hodnota výstupního napětí prvního stupně se odečítá s napětím offsetu  $\sigma$ vos2 dtuhého stupně. Nakonec se celý systém ustálí ve stavu při němž první stupeň generuje napětí, jehož hodnota je stejná jako hodnota  $\sigma$ vos2, ale má opačnou polaritu. To je možné pouze tak, že jeho vstupní napětí má hodnotu:

$$V_{os} = -\frac{\sigma_{vos2}}{A1} \tag{15}$$

Stačí tedy navrhnout dostatečně přesný první zesilovací stupeň a tento zesilovací stupeň eliminuje vstupní chybu (offset) následujícího stupně tak, že jej převádí na svůj vstup podělená svým vlastním ziskem A1. Podle velikosti chyby  $\sigma$ vos2 následujícího stupně



Obrázek 13: Blokové schéma dvojstupňového zesilovače-připojená zpětná vazba

se potom nastaví dostatečná (co nejmenší kvůli stabilitě) hodnota zisku A1. Běžným "nejpřesnějším" zesilovacím blokem je bipolární diferenciální zesilovač s odporovou zátěží a to přímo určuje architekturu běžných OZ.

#### 8.2 Vstupní bipolární stupeň



Obrázek 14: Vstupní bipolární stupeň

Transkonduktance gm1:

$$gm_1 = \frac{I_{ss}}{2 * U_T} \tag{16}$$

Zisk A1:

$$A1 = gm_1 * R = \frac{I_{ss} * R}{2 * U_T} \tag{17}$$

#### 8.3 Postup návrhu

První stupeň se navrhne jako přesný diferenciální zesilovač s co nejmenším vstupním offsetem  $\sigma$ vos1 a s dostatečně velkým ziskem A1. Tento zisk A1 potom eliminuje vliv offsetu  $\sigma$ vos2 druhého stupně. Opět se používá podmínka:

$$\frac{\sigma_{vos2}}{A1} = \frac{\sigma_{vos1}}{2} \tag{18}$$

Vypočítáme hodnotu offsetu  $\sigma$ vos:

$$\sigma_{vos} = \sqrt{\sigma_{vos1}^2 + (\frac{\sigma_{vos2}^2}{A1})^2} \leqslant 1,12 * \sigma_{vos1} => \sigma_{vos} \approx \sigma_{vos1}$$
(19)

Potom vliv offsetu druhého stupně je zanedbatelný. Jako přesný diferenciální stupeň se často používá odporově zatížený NPN stupeň, v běžných procesech má takovýto stupeň nejvyšší dosažitelnou přesnost. Jeho zisk A1 se pro běžné aplikace volí jen takový (nízký), aby stačil dostatečně na potlačení chyby  $\sigma$ vos2 (vstupního offestu) druhého stupně. Vyšší než nezbytný zisk A1 může přinést problémy se stabilitou. Nevýhodou NPN dif. stupně může být poměrně velký vstupní odpor.



Obrázek 15: Návrh zesilovače

První stupeň má maximální možnou přesnost, která je dána offsetem  $\sigma$ vos1. Současně má první stupeň dostatečně vysoký zisk A1, který eliminuje vstupní chybu  $\sigma$ vos2 druhého stupně. Celková přesnost je potom dána pouze offsetem  $\sigma$ vos1 prvního stupně.

Dalším krokem je výpočet vstupního offsetu  $\sigma$ vos2 druhého stupně. Ten je dán nekorelovaným součtem chyny  $\sigma$ vos2 vlastního druhého stupně a chyby  $\sigma$ vosl sledovače. Chyba sledovače se skládá z chyby  $\sigma$ voss vlastních tranzistorů sledovače (MAL a MBL) a z chyby  $\sigma$ vosi nesouběhu jejich proudových zdrojů MSA a MSB.



Obrázek 16: Umístění sledovače a jeho proudových zdrojů

Celková vstupní chyba  $\sigma$ vosl sledovače je potom spočítána jako:

$$\sigma_{vosl} = \sqrt{\sigma_{voss}^2 + (\frac{\sigma_{voi}}{qms})^2} \tag{20}$$

, kde transkonduktance MOS tranzistoru se vypočítá jako:

$$gm = \sqrt{2 * I_d * kp * \frac{W}{L}} \tag{21}$$

Dalším krokem je výpočet offsetu vlastního druhého stupně ( $\sigma$ vos2). Tato chyba je dána kombinací chyby  $\sigma$ vo2i diferenciálního stupně a chyby  $\sigma$ iz souběhu tranzistoru MZ1 a MZ2.



Obrázek 17: Výpočet offsetu vlastního druhého stupně

Tato chyba se vypočítá:

$$\sigma_{vo2} = \sqrt{\sigma_{vo2i}^2 + (\frac{\sigma_{iz}}{gms})^2} \tag{22}$$

Nyní můžeme vypočítat celkový vstupní offset  $\sigma$ vos2 celého druhého stupně (vlastní druhý stupeň a sledovač) jako nekorelovaný součet chyby  $\sigma$ vos2 vlastního druhého stupně a chyby  $\sigma$ vosl sledovače:

$$\sigma_{vos2} = \sqrt{\sigma_{vo2}^2 + \sigma_{vosl}^2} \tag{23}$$

Posledním krokem je návrh zisku A1 prvního stupně. Tento stupěň má chybu  $\sigma$ vos1. Druhý stupeň má chybu (offset)  $\sigma$ vos2. Tato chyba je eliminována ziskem A1 - pro zanedbání offsetu  $\sigma$ vos2 druhého stupně musí platit

$$\frac{\sigma_{vos2}}{A1} \le \frac{\sigma_{vos1}}{2} \Longrightarrow A1 \ge 2 * \frac{\sigma_{vos2}}{\sigma_{vos1}} \tag{24}$$

Napěťový zisk A1 odporově zatíženého bipolárního diferenciálního stupně je dán poměrem úbytku na zatěžovacích odporech a teplotního napětí Ut:

$$A1 = \frac{I_c * R_c}{U_T} = R_c = \frac{A1 * U_T}{I_C}$$
 (25)

Celková hodnota vstupní chyby  $\sigma$ vos (offsetu) se potom spočítá jako:

$$\sigma_{vos} = \sqrt{\sigma_{vos1}^2 + (\frac{\sigma_{vos2}}{A1})^2} \tag{26}$$

## 9 ŠUM

Definice šumové hustoty a integrální hodnoty šumu a jejich vzájemný vztah, korelovaný a nekorelovaný příspěvek šumu, šumová charakteristika aktivních prvků (bílý a 1/f šum)

## 10 ŠUM ODPORU, ŠUM MOS TRANZISTORU

Základní charakteristiky a rovnice pro výpočet, vliv parametrů odporů a MOS, ekvivalentní vstupní šum MOS tranzistoru, ekvivalentní vstupní šum MOS zesilovače

## 11 ŠUM PN PŘECHODU, ŠUM BJT

Zdroje šumu bipolárního tranzistoru, výpočet výstupního šumu jednoduchého proudového zrcadla

## 12 ZÁKLADNÍ KONCEPT NÍZKOŠUMOVÉHO NÁVRHU

Principy návrhu nízkošumového CMOS proudového zrcadla, principy návrhu CMOS nízkošumového diferenčního zesilovače