#### Sección 7-2 Memoria de acceso aleatorio 257



# FIGURA 7-2 Diagrama de bloqes de una unidad de memoria

#### Ejemplo HDL 7-1

```
//Operaciones de lectura y escritura de memoria.
//El tamaño de la memoria es 64 palabras de 4 bits c/u.
module memory (Enable, ReadWrite, Address, DataIn, DataOut);
    input Enable, ReadWrite;
    input [3:0] DataIn;
    input [5:0] Address;
   output [3:0] DataOut;
   reg [3:0] DataOut;
   reg [3:0] Mem [0:63]; //Memoria de 64 x 4
    always @ (Enable or ReadWrite)
      if (Enable)
      if (ReadWrite)
      DataOut = Mem[Address]; //Leer
      else
     Mem[Address] = DataIn; //Escribir
      else DataOut = 4'bz;  //Estado de alta impedancia
endmodule
```





#### FIGURA 7-4

Formas de onda de temporización de un ciclo de memoria







b) Diagrama de bloques



Datos de salida

#### Sección 7-5 Memoria de sólo lectura 271



#### FIGURA 7-9

Diagrama de bloques de ROM



#### **FIGURA 7-10**

Lógica interna de una ROM de  $32 \times 8$ 



FIGURA 7-11 Programación de la ROM según la tabla 7-3

Ejemplo de Problema tipo Examen:

Dado el esquema, se pide:

Indicar el tamaño de cada bloque de memoria (RAM #1, #1, #2, #3, #4, #5) expresado en cantidad de palabras x ancho de palabra en bits.

Dibujar el mapa de memoria implementado, indicando la dirección de inicio y final de cada bloque.

Indicar si esta implementación presenta posiciones imagen o espejo. De ser así, indicar su ubicación en el mapa y a que bloque real corresponden.

Calcular la capacidad total (expresada en bytes) de memoria implementado (no se consideran las posiciones imagen)









Segundo ejemplo de Problema tipo Examen:
Un procesador tiene un bus de direcciones de 20 bits y
un bus de datos de 16 bits. Se pide bosquejar el
sistema de memoria de una computadoras con 128
kilobytes de memoria ROM ubicada en las direcciones
más bajas de memoria (a partir de la dirección 00000h)
y 256kilobytes de memoria RAM ubicada en las
direcciones más alta de memoria (termina en la
dirección FFFFFh).

Diseñar un circuito de mapeo de memoria sin posiciones espejos. Bosquejar el mapa resultante. Diseñar un circuito de mapeo de memoria con posiciones espejos. Bosquejar el mapa resultante.