# 湖北省计算机类专业人才培养合作联盟 联合考试

## 2017-2018 学年第 2 学期 期末考试试卷

课程名称: 计算机组成原理 试卷类型: A 卷 共 6 页

考试形式: 闭卷 考试

适用范围:

**学院(系) 年级 专业** 本科

## 单选题 (每题 2 分. 共 20 分. 请将正确答案填入下表)

| 题号 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 |
|----|---|---|---|---|---|---|---|---|---|----|
| 答案 |   |   |   |   |   |   |   |   |   |    |

- 1. 冯•诺依曼计算机的核心思想是()。

  - A. 多指令流单数据流 B. 存储器按内容选择地址
    - C. 堆栈操作
- D. 存储程序并按地址顺序执行指令
- 2. 计算机硬件能够直接执行的程序是()。
  - A. JAVA 程序 B. 汇编源程序

- C. C 语言程序 D. 机器指令程序
- 3. 下列存储器中,属于半顺序存取存储器的是( )。
  - A. RAM

B. 硬盘

C. 磁带

- D. ROM
- 4. 微程序控制器中,存放微程序的存储器是()。)。
  - A、高速缓冲存储器
- B、控制存储器
- C、虚拟存储器

- D、主存储器
- 5. 程序中断 I/0 方式中,一般用( )来保护现场。

- A. 通用寄存器
- B. 堆栈
- C. 外存储器
- D. CACHE

#### 注意事项:

- 1. 考生将姓名、学号等信息写在试卷相应位置;
- 2. 必须使用蓝(黑)色钢笔或签字笔在规定位置答题;
- 3. 注意字迹清楚,保持卷面整洁。



| 6. 在集中式总线仲裁中,(      | )方式对电路故障最敏感。                          |
|---------------------|---------------------------------------|
| A、菊花链方式             | B、独立请求方式                              |
| C、分布式               | D、计数器定时查询方式                           |
| 7. 采用周期挪用 DMA 方式    | 传递数据时,需要挪用一个或几个(    )时                |
| 间。                  |                                       |
| A. 指令周期             | B. 时钟周期                               |
| C. 存储周期             | D. 机器周期                               |
| 8. CACHE 的块替换全部由    | (  )实现。                               |
| A. 操作系统             | B. 系统软件                               |
| C.硬件                | D.固件                                  |
| 9. 下列各数最小的数是(       | )。                                    |
| A. (100101) 2 B. (5 | 5 3 ) 8 C. (42)10 D. (38)16           |
| 10. 主存储器的任一数据块与     | 勾可映射到 Cache 的任一行,这种映射方式               |
| 是(  )。              |                                       |
| A. 直接映射 B. 全相联      | 映射 C. 组相联映射 D, 以上都不是                  |
|                     |                                       |
| 一                   | <b>子, 共 20 分</b> ,请将正确答案填入括弧里)        |
| 一、 県上巡(苺エー)         | 了, 大 20 万,请将正佣合条填入招弧里)                |
|                     | ,除了原码和反码以外,还有()                       |
|                     | 最后一种仅仅用于表示浮点数的阶码。                     |
|                     | E-主存-外存三级存储层次中,CACHE 采用的              |
|                     | ,那么主存采用()存储器, <mark>外</mark><br>· · · |
| 存以() 存储器            |                                       |
|                     | 是()型微指令,另一种是()                        |
| 型微指令。               |                                       |
| 4. 微桯序控制器中,若控制      | 存储器的容量为 128*40 位,那么可以确定               |

| 微指令字长是()位,微地址()位。                                                   |    |
|---------------------------------------------------------------------|----|
| 5. 某 cache 有 32 行,采用 4 路组相联映射方式。主存有 2K 个块,每                         | 块  |
| 32 个字。则主存地址()位,其中标记()位。                                             |    |
| 6. 某页式虚拟存储管理,页面大小为 8KB,逻辑空间包含 16 页,物                                | 刀理 |
| 空间包含 4 页,则逻辑地址()位,主存物理空间为()                                         | 0  |
| 7. 总线按所传送的信息不同,可分为数据总线、()                                           | 和  |
| () 三种。                                                              |    |
| ///11 °                                                             |    |
| 8. 外围设备的编址方式有 () 和 () 两 f                                           | 中。 |
|                                                                     |    |
| 8. 外围设备的编址方式有()和()两科                                                |    |
| 8. 外围设备的编址方式有 () 和 () 两和 () 两和 () 实现,但位                             | 乃需 |
| 8. 外围设备的编址方式有 () 和 () 两和 () 两和 () 的加A 方式只是在数据交换的过程由 () 实现,但位 () 的介入 | 乃需 |

## 三、 计算题(共 40 分)

1、将+35/64 表示为 IEEE754 标准的 32 位浮点规格化数,并将结果转换成十六进制形式。【5 分】

2、如果显示器的分辨率为 1024\*1024, 彩色度为 3B, 帧频(刷新速率) 为 72HZ。计算刷新存储器的带宽为多少?【5 分】

#### 注意事项:

- 1. 考生将姓名、学号等信息写在试卷相应位置:
- 2. 必须使用蓝(黑)色钢笔或签字笔在规定位置答题;
- 3. 注意字迹清楚,保持卷面整洁。



3、某异步串行接口的字符传输率是 960 字符/秒。设字符采用 7 位 ASCII 码传送,并带有 1 位起始位、1 位校验位和 1 位停止位,求该串行接口的波特数和位时间是多少?【10 分】

4. 有一个 4 级指令流水线分别完成取指、指令译码、运算、结果写回四步操作,假设完成各步骤的操作时间均为 60ns,则当该流水线连续执行 20 条指令时,请计算下列指标:(1)该流水线加速比;(2)该流水线的吞吐率。【10分】

5. 某计算机系统中内存由 CACHE 和主存构成,CPU 执行一段程序时,cache 完成存取的次数为 2760 次,主存完成存取的次数为 240 次,已知 CACHE 的存取周期为 40ns,主存的访问周期为 200ns,请计算 CACHE/主存层次的: (1)平均访问时间; (2) 效率。 【10 分】

封

### 四、综合应用题(共20分)

- 1. 【10 分】下图为某 8 位机的主存空间构成示意图,其中 RAM 为 8K\*8 的随机存储器,ROM 位 8K\*8 位的只读存储器。仔细分析该图,并按要求答题(说明:/WE 作用于两块 RAM 模块)。
  - (1) 地址寄存器 AR 中低 n 位中的 n 是多少?
  - (2) 该存储器最大空间有多少?有待构成的空间有多少?
  - (3) 图中构成的地址空间分布是怎样的? 画出地址空间分布图。



#### 注意事项:

- 1. 考生将姓名、学号等信息写在试卷相应位置:
- 2. 必须使用蓝(黑)色钢笔或签字笔在规定位置答题;
- 3. 注意字迹清楚,保持卷面整洁。



- 2.【10分】某模型机的主要部件如下。其中,M 为主存储器,DR 为数据缓冲寄存器,AR 为地址寄存器,IR 是指令寄存器,PC 是程序计数器,X 和 Y 是暂存器,ALU 为多功能运算单元,R0 和 R1 是通用寄存器。要求:
- (1)补充各部件之间的连接线构成完整的数据通路,并标明数据流动方向:
- (2) 画出 "SUB R0, [R1]" 的指令周期流程图。该指令的含义是: 将寄存器 R0 中的数据减去以寄存器 R1 中内容为地址的存储单元中的数据,结果写入 R0 中。

