

### เอกสารประกอบการสอน

วิชา ระบบดิจิตอลเบื้องต้น (Introduction to Digital System)
รหัส 4121703
บทที่ 8 ไอซีดิจิตอล
(Integration Circuit Digital)
หลักสูตรระดับปริญญาตรี
พุทธศักราช 2551 (ปรับปรุง 2554)

โดย

จุฑาวุฒิ จันทรมาลี

# สาขาวิทยาการคอมพิวเตอร์ คณะวิทยาศาสตร์และเทคโนโลยี มหาวิทยาลัยราชภัฏสวนดุสิต

#### 8.1 บทน้ำ

ไอซีดิจิตอล (Digital IC) ซึ่ง ไอ ซี่ (IC) ย่อมาจาก Integrated Circuit หรือวงจรรวม เป็นวงจรที่ ประกอบด้วยอุปกรณ์อิเล็กทรอนิกส์ที่เชื่อมต่อกัน โดยที่อุปกรณ์ทุกตัววางอยู่บนวัตถุฐานรอง (Substrate) หรือแผ่นสารกึงตัวนำอันเดียวกัน ไอซีดิจิตอลจึงเป็นไอซีที่ทำงานได้กับสัญญาณหรือเฉพาะวงจรดิจิตอลเท่านั้น โดยภายในตัวไอซีดิจิตอลเองจะประกอบด้วยเกตพื้นฐานหลายตัว (AND-OR-NOT Gate) โดยทั่วไปตัวไอซีจะ เป็นแบบตีนตะขาบหรือตัวถัง แสดงได้ดังรูปที่ 8.1 ไอซี ไอซีดิจิตอลจะมีจำนวนขาที่ไม่เท่ากันขึ้นอยู่กับเบอร์ นั้นๆ โดยทั่วไปจะมีตั้งแต่ 14, 16, 18, 20 เป็นต้น



รูปที่ 8.1 แสดงจำนวนขาของไอซีแบบตีนตะขาบ

### 8.2 สัญญาณดิจิตอล (Digital Signal)

สัญญาณดิจิตอลเป็นสัญญาณที่ประกอบด้วยสัญญาณเพียง 2 สถานะ คือ สูง-ต่ำ หรือ High-Low หรือ อาจเขียนแทนด้วยเลขฐานสองคือเลข 0 และเลข 1 ดังนั้นสัญญาณที่จะเข้าหรืออกจากไอซีดิจิตอลจะต้องเป็น สัญญาณดิจิตอลเท่านั้น สัญญาณติจิตอลจะมีระดับแรงดันในการทำงานที่แตกต่างกันไป โดยทั่วไปสัญญาณที่ เป็น 0 จะมีแรงดันที่ 0 โวลต์ และสัญญาณที่เป็น 1 จะมีแรงดันที่ 5 โวลต์แต่ระดับการทำงานนี้อาจแตกต่าง กับไปตามประเภทหรือชนิดของไอซีดิจิตอล

## 8.3 ชนิดของดิจิตอลไอซี (The Type of Digital IC)

ไอซีดิจิตอล จำแนกตามลักษณะโครงสร้างและวงจรภายใน ที่นิยมใช้กันในปัจจุบันมี 5 ตระกูล ดังนี้

- 1. อาร์ที่แอล (RTL : Resistor Transistor Logic)
- 2. ดีทีแอล (DTL : Diode Transistor Logic)
- 3. ทีทีแอล (TTL : Transistor Transistor Logic)
- 4. อีซีแอล (ECL : Emitter Coupled Logic)
- 5. ซีมอส (CMOS : Complementary Metal Oxide Semiconductor)

## 8.3.1 อาร์ที่แอล (RTL : Resistor - Transistor Logic)

เป็นไอซีตระกูลแรกๆที่มีโครงสร้างภายในประกอบด้วย ความต้านทาน และทรานซิสเตอร์ ข้อเสียของ วงจรไอซีชนิดนี้คือไม่สามารถขับโหลดที่ต้องการกระแสสูงๆได้ และความเร็วในการสวิทซ์ ON – OFF ช้า ความถี่ที่ใช้ประมาณ 4-56 MHz แสดงได้ดังรูปที่ 8.2



รูปที่ 8.2 แสดงการต่อวงจรตระกูลอาร์ที่แอล

คุณสมบัติของทรานซิสเตอร์ ก่อนจะเรียนรู้การทำงานของวงจรภายในไอซี ควรจะเข้าใจถึงคุณสมบัติของ ทรานซิสเตอร์ก่อน ทรานซิสเตอร์ถ้านำมาต่อใช้งานในรูปแบบสวิทซ์สภาวะของทรานซิสเตอร์จะมีสองสภาวะ คือ สภาวะทรานซิสเตอร์ ON และสภาวะทรานซิสเตอร์ OFF คุณสมบัติดังนี้สภาวะทรานซิสเตอร์ON โดยทำ การป้อนแรงดันอินพุท 5V เกิดกระแสเบสไหลผ่านเบสลงกราวด์ VBE =0.7V เมื่อมีกระแสเบสก็จะเกิดกระแส คอลเลคเตอร์ เมื่อกระแสคอลเลคเตอร์ไหลเต็มที่ แรงดันVCE จะประมาณเท่ากับ 0.2V เสมือนกับสวิทซ์ปิด (close) หรือเรียกว่าสภาวะทรานซิสเตอร์ ON สภาวะทรานซิสเตอร์ OFF โดยทำการป้อนแรงดันอินพุทโวลท์ เตท 0V จะไม่เกิดกระแสเบสไหลผ่านเบสลงกราวด์ VBE =0V เมื่อไม่มีกระแสเบสก็จะไม่เกิดกระแก คอลเลคเตอร์เมื่อกระแสคอลเลคเตอร์ไม่ไหล แรงดัน VCE ประมาณเท่ากับ VCC เสมือนกับสวิทซ์เปิด (open) หรือเรียกว่าสภาวะทรานซิสเตอร์ OFF แสดงได้ดังรูปที่ 8.3



| Transistor OFF                  |
|---------------------------------|
| Vi = 0V                         |
| I <sub>B</sub> = 0              |
| $I_C = 0$                       |
| V <sub>BE</sub> < 0.7V          |
| $V_{\rm CE} \approx V_{\rm CC}$ |
|                                 |

รูปที่ 8.3 แสดงคุณสมบัติของทรานซิสเตอร์ RTL

การทำงานของวงจรรูปที่ 8.3

Q1= Q2 = OFF (ไม่มีกระแส IB1 , IB2 )

VO ≈ VCC

Y = "1"

- ถ้า A = "1" B = "1"

Q1= Q2 = ON (มีกระแส IB1, IB2)

VO ≈ 0.2 V

Y = "0" (คุณสมบัติเอาท์พุทเหมือนกับกรณีที่อินพุทตัวใดตัวหนึ่งเป็น "1") ดังนั้นวงจรนี้มีคุณสมบัติเป็น NOR gate

### 8.3.2 ดีที่แอล (DTL: Diode - Transistor Logic)

เป็นไอซีที่ประกอบด้วยไดโอดและทรานซิสเตอร์เป็นหลัก วงจรนี้สามารถขับโหลดได้มากกว่าตระกูลที่ 8.1 และความเร็วเร็วกว่าตระกูล RTL แสดงได้ดังรูปที่ 8.4



รูปที่ 8.4 แสดงการต่อวงจรตระกูลดีที่แอล

## การทำงานของวงจรรูปที่ 8.4

- ถ้า A = "0" B = "0" และ C = "0"

D1 =D2=D3=ON (กระแสไหลจาก VCC ผ่านความต้านทาน ผ่านไดโอดลง GND)

Q1 = Q2 = OFF

VO ≈ VCC

Y= "1" (คุณสมบัติเอาท์พุทเหมือนกับกรณีที่อินพุทตัวใดตัวหนึ่งเป็น "0")

- ถ้า A = "1" B = "1"และ C = "0"

D1 =D2=D3=OFF (ไม่มีกระแสไหล ผ่านไดโอด)

O1= O2 = ON (กระแสไหลจาก VCC ผ่านความต้านทาน ผ่าน B1 E1 B2 E2 GND)

 $VO \approx 0.2 V$ 

Y = "0"

ดังนั้นวงจรนี้มีคุณสมบัติเป็น NAND gate

**ข้อสังเกต** ถ้า D1 หรือ D2 หรือ D3 ON VX= 0.7 V

ถ้า D1 หรือ D2 หรือ D3 OFF VX= 2.1 V

VTHESHOLD = 1.4 V

[ VTHESHOLD หมายถึงระดับแรงดันอินพุทที่จะถือว่าเป็นโลจิก "0" หรือโลจิก "1" VTHESHOLD = 1.4 V หมายถึงถ้าระดับแรงดันอินพุทมากกว่า 1.4V จะเป็นโลจิก "1"ถ้าระดับแรงดันอินพุทต่ำกว่า 1.4V จะเป็นโลจิก "0" ]

### 8.3.3 ที่ที่แอล (TTL: Transistor - Transistor Logic)

ทีทีแอล (TTL) เป็นไอซีที่โครงสร้างภายในจะเป็นวงจรรวมโดยผลิตมาจากทรานซิสเตอร์ ผลิตออกมาครั้ง แรกในปี ค.ศ. 1965 โดยบริษัท Texas Instrument และต่อมาได้มีบริษัทอื่นๆผลิตขึ้นตามและจึงมีความ จำเป็นต้องมีมาตรฐานแบบเดียวกันคือสามารถใช้ทดแทนกันได้ ไอซี TTL จะมี code โดยใช้ตัวเลข 4-5 หลัก แต่ 2 หลักแรกจะนำด้วย 74 และ 2 หลักต่อไปจะบอกถึงฟังก์ชันการทำงาน ถ้าเป็นชนิดมาตรฐานจะเขียนย่อ ว่า SN 54 หรือ SN 74 (โดยที่ SN 54 สามารถทำงานได้ที่อุณหภูมิ -55 องศาซี ถึง 125 องศาซี และ SN 74

54 สามารถทำงานได้ที่อุณหภูมิ 0 องศาซี ถึง 70 องศาซี) และถ้าเป็นชนิดความเร็วสูงจะเขียนย่อว่า SN 54H หรือ SN 74H แสดงได้ดังรูปที่ 8.5



รูปที่ 8.5 แสดงการต่อวงจรตระกูลที่ที่แอล

## การทำงานของวงจรรูปที่ 8.5

Q1= ON (มีกระแสไหลจาก VCC ผ่านความต้านทาน ผ่าน B1 E1ผ่านขาA หรือ ขาB aงGND)

Q =Q3= OFF (ไม่มีกระแสไหลจาก VCC ผ่าน B2 E2 B3 E3 ลงGND เพราะ Q1 ON )

Q4 = ON (ขณะต่อ load มีกระแสไหลจาก VCC ผ่าน B4 E4 ไดโอด load avGND)

VO ≈ VCC

Y = "1" (คุณสมบัติเอาท์พุทเหมือนกับกรณีที่อินพุทตัวใดตัวหนึ่งเป็น "0)

Q1= OFF (เพราะศักดาที่ขาAและBมีค่าเท่ากับ VCC จึงไม่มีกระแส IB1)

Q2 = Q3 = ON (มีกระแสไหลจาก VCC ผ่าน B1 C1 B2 E2 B3 E3 ลง GND)

Q4 = OFF (เพราะศักดาที่ขา B3 มีค่าประมาณ 0.9V Q4 จะONจะต้องมีศักดาประมาณ 1.6V)

VO ≈ 0.2 V

Y = "0"

ดังนั้นวงจรนี้มีคุณสมบัติเป็น NAND gate

ปัจจุบัน ไอซี TTL ยังแบ่งกลุ่มย่อยออกเป็นหลายชนิดคือ

1. ทีทีแอลมาตรฐาน (Standard TTL) เป็นไอซีรุ่นแรกที่ผลิตขึ้นมา สามารถขับกระแสได้สูงสุดประมาณ 16 mA และใช้กับความถี่สูงสุดประมาณ 18 – 20 MHz แสดงได้ดังรูปที่ 8.6



รูปที่ 8.6 แสดงการต่อวงจรทีทีแอลมาตรฐาน (Standard TTL)

# การทำงานของวงจรรูปที่ 8.6

Q1 = ON (มีกระแสไหลจาก Vcc ผ่านความต้านทาน ผ่าน B1 E1ผ่านขา A และB aงGND)

 $Q_2 = OFF$  (ไม่มีกระแสไหลผ่าน  $B_2$   $E_2$  aงGND เพราะมีกระแสไหลจากVccผ่าน ความต้านทาน ผ่าน  $C_1$   $E_1$  aงGND เนื่องจาก  $Q_1$  ON)

Vo≈ Vcc

Y = "1" (คุณสมบัติเอาท์พุทเหมือนกับกรณีที่อินพุทตัวใดตัวหนึ่งเป็น "0")

Q1 = OFF (เพราะศักดาที่ขาAและBมีค่าเท่ากับ Vcc จึงไม่มีกระแส IB1)

Q2 = ON (มีกระแสไหลจาก Vcc ผ่านความต้านทาน ผ่าน B2 ผ่าน E2 ลง GND)

Vo ≈ 0.2 V

Y = "0"

ดังนั้นวงจรนี้มีคุณสมบัติเป็น NAND gate

2. ทีทีแอลชนิดความเร็วสูง (High Speed TTL) เป็นไอซีที่พัฒนาเพื่อให้ได้ความเร็วสูงขึ้น โดยการลดค่า ความต้านทานลง เพิ่มวงจรขยายกระแสแบบ Darlington ที่ทางด้านเอาท์พุท ไอซีนี้จะกินไฟประมาณ 1.3 เท่าของ TTL standard ดังนั้นจึงทำให้ไอซีขับกระแสได้มากขึ้น ความเร็วเพิ่มขึ้น ความถี่สูงสุดประมาณ 40-60 MHz เพิ่มวงจร clampling เพื่อตัดไฟลบ แสดงได้ดังรูปที่ 8.7



รูปที่ 8.7 แสดงการต่อวงจรทีทีแอลชนิดความเร็วสูง (High Speed TTL)

3. ทีทีแอลชนิดความเร็วต่ำ (Low Power TTL) เป็นไอซีที่พัฒนาเพื่อจุดประสงค์ให้กินไฟต่ำ โดยการเพิ่มค่า ความต้านทานขึ้นแต่ลักษณะของวงจรยังเหมือนเดิม ไอซีนี้จะกินไฟประมาณ 1/10 เท่าของ TTL standard ดังนั้นจึงทำให้ไอซีขับกระแสได้น้อยลง ความเร็วน้อยลง ความถี่สูงสุดประมาณ 3 MHz แสดงได้ดังรูปที่ 8.8



รูปที่ 8.8 แสดงการต่อวงจรทีทีแอลชนิดความเร็วต่ำ (Low Power TTL)

4. ทีทีแอลชนิดซ็อกกี้ (Schottky TTL) เป็นไอซีที่พัฒนาเพื่อต้องการความเร็วมากขึ้น โดยนำเอา schottky diode ต่อคร่อมระหว่างขา B และ C ของทรานซิสเตอร์เรียกว่า Transistor with Schottky เพื่อเพิ่ม ความเร็วในการ ON OFF ไอซีตระกูลนี้สามารถใช้กับความถี่ถึง 125 MHz แสดงได้ดังรูปที่ 8.9



รูปที่ 8.9 แสดงการต่อวงจรทีทีแอลชนิดซ็อกกี้ (Schottky TTL)

5. ทีทีแอลชนิดซ็อกกี้ความเร็วต่ำ (Low Power Schottky TTL) เป็นไอซีที่ผสมผสานระหว่างความเร็ว และกินกำลังไฟต่ำ โดยทำการเพิ่มค่าความต้านทานเพื่อลดค่า Power กิน Power ประมาณ 1/5 เท่าของ standard TTL สามารถใช้กับความถี่ถึง 18-20 MHz แสดงได้ดังรูปที่ 8.10



รูปที่ 8.10 แสดงการต่อวงจรทีทีแอลชนิดช็อกกี้ความเร็วต่ำ (Low Power Schottky TTL)

## 8.3.4 อีซีแอล (ECL : Emitter - Coupled Logic)

เป็นไอซีที่ต้องการความเร็วเพิ่มมากขึ้นดังนั้นจึงทำการต่อวงจรโดยใช้ขา Emitter ร่วม และ โลจิก "0" = -1.7 V โลจิก "1" = -0.8V ข้อเสียคือต่อกับไอซีอื่นยาก แสดงได้ดังรูปที่ 8.11



รูปที่ 8.11 แสดงการต่อวงจรตระกูลอีที่แอล

# การทำงานของวงจรรูปที่ 8.11

$$Q1 = Q2 = Q4 = OFF$$

$$Q3 = ON$$

$$Q1 = Q2 = Q4 = QN$$

$$Q3 = OFF$$

Y = "1" (คุณสมบัติเอาท์พุทเหมือนกับกรณีที่อินพุทตัวใดตัวหนึ่งเป็น "1") ดังนั้นวงจรนี้มีคุณสมบัติเป็น OR gate

### 8.3.5 ซีมอส (CMOS : Complementary Metal Oxide Semiconductor)

ตระกูลซีมอสเป็นไอซีดิจิตอลอีกประเภทหนึ่งที่นิยมใช้กันมากนอกจากไอซี TTL คำว่า CMOS ย่อมา จาก Complementary Metal-Oxide-Semiconductor ข้อได้เปรียบของไอซี CMOS เห็นจะได้แก่ ใช้กำลัง ไฟน้อย ใช้ไฟเลี้ยงได้สูง สัญญาณรบกวนจะสอดแทรกการทำงานได้ยาก ให้ความหนาแน่นของวงจรไอซีต่อชิพ สูง แต่เนื่องจาก CMOS เป็นอุปกรณ์ที่มีอิมพีแดนซ์สูงมาก ดังนั้นประจุไฟฟ้าสถิตย์ที่มีค่ามาก ๆ อาจทำให้ส่วน ของฉนวนที่เกทเกิดการเสียหายได้ ในการใช้งานจึงต้องระมัดระวังในการจับต้อง CMOS ปกติเราจะต้องเก็บ ไอซีประเภทนี้ไว้บนแผ่นสารตัวนำเพื่อกันไม่ให้มีการสะสมประจุที่ขาของไอซี ข้อเสียอีกประการหนึ่งของไอซี CMOS คือจะมีการทำงานค่อนข้างช้า ไอซีพวก CMOS ที่เห็นใช้งานกันจะมีตระกูลที่มีเบอร์ที่เป็นตัวเลขที่ ขึ้นต้นด้วย 4000 หรือ 14000 ซึ่งสามารถใช้แทนเกทต่าง ๆ เช่นเดียวกับไอซี TTL นอกจากนี้ในการใช้งานไอซี แสดงได้ดังรูปที่ 8.12



| V <sub>in</sub> | Q <sub>1</sub>   | Q <sub>2</sub>   | <b>V</b> o |
|-----------------|------------------|------------------|------------|
| 0 V             | R <sub>ON</sub>  | R <sub>OFF</sub> | 5 V        |
|                 | 1K               | 10 <sup>10</sup> |            |
| 5 V             | R <sub>OFF</sub> | R <sub>oN</sub>  | 0 V        |
|                 | 10 10            | 1K               |            |

รูปที่ 8.12 แสดงการต่อวงจรตระกูลซีมอส Inverter

## การทำงานของวงจรรูปที่ 8.12

- ถ้า Vin = "0"

Q2 = OFF (เพราะ Vin= VGS = 0V ทำให้ความต้านทานRDSประมาณ 1010  $\Omega$  )

Q1 = ON (เพราะศักดาที่ขาG ต่ำกว่าขา S ทำให้ VGS = -5V ทำให้ความต้านทาน RDSประมาณ 1K $\Omega$  )

VO ≈ VCC= 5V

Y = "1"

- ถ้า Vin = "1"

Q2 = ON (เพราะ Vin= VGS = 5V ทำให้ความต้านทานRDSประมาณ 1 K $\Omega$  )

Q1 = ON (เพราะศักดาที่ขาG เท่ากับขา S ทำให้ VGS = 0V ทำให้ความต้านทาน

RDSประมาณ 1010  $\Omega$  )

VO ≈ 0V

Y = "0"

ดังนั้นวงจรนี้มีคุณสมบัติเป็น NOT gate หรือ Inverter

CMOS จะต้องคำนึงถึงหลักการที่สำคัญดังนี้

- 1. อินพุทที่ไม่ได้ใช้ควรต่อกับ  $V_{SS}$  หรือ  $V_{DD}$  โดยมีตัวต้านทานขนาด 200 K $\Omega$  ถึง 1 M $\Omega$  ต่อคั่น
- 2.ขนาดของแรงดันอินพุทจะต้องไม่เกินช่วงแรงดันที่ใช้งาน  $V_{SS}$  และ  $V_{DD}$  เพราะจะทำให้ไดโอดที่มีไว้ป้องกัน ซีมอสในไอซีเกิดการเสียหายได้
- 3. ไม่ควรให้สัญญาณอินพุทกับไอซีก่อนป้อนไฟเลี้ยง

- 4. ในการโหลดเอาท์พุทของซีมอส ควรจะต้องพิจารณาขนาดของกระแสซิงค์และกระแสซอร์ส
- 5. ไม่ควรต่อ C คร่อมเอาท์พุทของซีมอส และเอาท์พุทก็ไม่ควรต่อกับ  $V_{SS}$  หรือ  $V_{DD}$  โดยตรง
- 6. ในการใช้ซีมอส ถ้าบังคับให้แรงดันอยู่ในช่วงกำลังเปลี่ยนสถานะ จะทำให้ซีมอสร้อนมาก และอาจเกิดการ เสียหายได้
- 7. สัญญาณนาฬิกาที่ใช้กับซีมอส ควรมีช่วงเวลาขาขึ้น และขาลงไม่น้อยกว่า 5 nS และ 15 nS ตามลำดับ เพราะถ้าซ้าและความถี่สูงจะทำให้ซีมอสร้อน
- 8. แหล่งจ่ายไฟที่ใช้ควนอยู่ระหว่างช่วง 3 15 โวลท์
- 9. ไม่ควรมีตัวต้านทานต่ออนุกรมกับแหล่งจ่ายไฟก่อนป้อนเข้า V<sub>DD</sub>
- 10. การสลับขั้วไฟเลี้ยงโดยบังเอิญ จะทำให้ซีมอสเกิดการเสียหายได้โดยทันทีทันใด

## 8.4 คุณสมบัติที่สำคัญของดิจิตอลไอซี (An important feature of Digital IC)

- 1. Power Dissipation คือ ค่ากำลังไฟฟ้าที่สิ้นเปลืองไปในขณะที่ไอซีทำงาน
- 2. Speed of Operation คือ ความเร็วในการเปลี่ยนระดับแรงดันทางเอ้าต์พุตของวงจร
- 3. Noise Immunity คือ ค่าผลต่างแรงดันเอ้าต์พุตที่จัดเป็นลอจิก "1" ต่ำสุด ( $V_{OH}$ ) กับแรงดันอินพุตที่จัดเป็น ลอจิก "1" ต่ำสุด ( $V_{IH}$ ) และค่าผลต่างแรงดันเอ้าต์พุตที่จัดเป็นลอจิก "0" สูงสุด ( $V_{IL}$ ) กับแรงดันอินพุตที่ จัดเป็นลอจิก "0" สูงสุด ( $V_{OL}$ ) นั้นคือ

Noise Immunity High  $(V_{NH}) = V_{OHmin} - V_{IHmin}$ 

Noise Immunity Low  $(V_{LN}) = V_{ILmax} - V_{OLmax}$ 

ถ้า  $V_{NH}$  และ  $V_{LN}$  มีค่าสูง เราเรียกว่า เกตมีภูมิป้องกันสัญญาณรบกวน (Noise Immunity) ที่ดี

- 4. Propagation Delay Time คือเวลาล่าช้าที่เกิดขึ้นในการเปลี่ยนระดับสัญญาณจาก "สูง" เป็น "ต่ำ" (T<sub>PHL</sub>) หรือจาก "ต่ำ" เป็น "สูง" (T<sub>PLH</sub>) โดยที่ค่า T<sub>PHL</sub> กับค่าของ T<sub>PLH</sub> อาจจะไม่เท่ากันขึ้นอยู่กับโหลดของ วงจร
- 5. FAN OUT คือความสามารถของลอจิกเกตในการที่จะนำเอ้าต์พุตไปต่อกับอินพุตของวงจรลอจิกเกตอื่นๆ หรืออาจกล่าวได้ว่าคือ จำนวนอินพุตที่สามารถจะนำเข้ามาต่อเข้ากับเอ้าต์พุตของเกตนั้นๆ
- 6. FAN IN คือจำนวนอินพุตของเกตใดเกตหนึ่ง

## 8.5 เกตภายในดิจิตอลไอซี (Gate in Digital IC)

ภายในไอซีทั้ง TTL และ CMOS จะมีเกตที่สร้างจากทรานซิสเตอร์ถูกบรรจุอยู่ภายในซึ่งจะมีทั้งเกตมาตรฐาน เกตพิเศษแล้วแต่คุณสมบัติของตัว ไอซีนั้นๆ เกตที่สำคัญพื้นฐาน AND gate, OR gate Inverter gate, NAND gate, NOR gate, Exclusive-OR gate, Exclusive-N OR gate แสดงได้ดังรูปที่ 8.13



รูปที่ 8.13 แสดงเกตภายในดิจิตอลไอซี (Gate in Digital IC)

## 8.6 ตัวอย่างเบอร์ดิจิตอลไอซี

เบอร์ดิจิตอลไอซีมีการต่ออยู่หลายรูปแบบ สามารถแสดงได้ดังรูปที่ 8.14



รูปที่ 8.14 แสดงตัวอย่างเบอร์ดิจิตอลไอซี

8.6 เปรียบเทียบข้อดีและข้อจำกัดของไอซีตระกูลต่างๆ

ตารางที่ 8.1 แสดงการเปรียบเทียบข้อดีและข้อจำกัดของไอซีตระกูลต่างๆ

| ไอซีตระกูล      | ข้อดี                             | ข้อจำกัด                          |
|-----------------|-----------------------------------|-----------------------------------|
| อาร์ทีแอล (RTL) | 1.การสูญเสียกำลังเป็นความร้อนต่ำ  | 1. ความเร็วของการทำงานต่ำ         |
|                 |                                   | 2. การปลอดจากสัญญาณรบกวนปาน       |
|                 |                                   | กลาง                              |
|                 |                                   | 3. จำนวนแฟนเอาต์ต่ำ               |
| ดีทีแอล (DTL)   | 1. การสูญเสียกำลังเป็นความร้อนต่ำ | 1. ความเร็วของการทำงานต่ำ         |
|                 | 2. การปลอดจากสัญญาณรบกวนดี        | 2. จำนวนแฟนเอาต์ปานกลาง           |
| อีซีแอล (ECL)   | 1. ความเร็วของการทำงานสูงมาก      | การสูญเสียกำลังเป็นความร้อนสูงมาก |
|                 | 2. การปลอดจากสัญญาณรบกวนดี        |                                   |
|                 | 3. จำนวนแฟนเอาต์สูง               |                                   |

| ที่ที่แอล (TTL) | 1. ความเร็วของการทำงานสูง     2. การปลอดจากสัญญาณรบกวนดีมาก     3. การสูญเสียกำลังเป็นความร้อนต่ำ     4. จำนวนแฟนเอาต์สูง | 1.ระดับแรงดันแหล่างจ่ายไฟมีผลต่อ<br>การทำงานของไอซีทีทีแอลมาก |
|-----------------|---------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------|
| ซีมอส (CMOS)    | 1. การสูญเสียกำลังเป็นความร้อนต่ำมาก     2. การปลอดจากสัญญาณรบกวนดีมาก     3. จำนวนแฟนเอาต์สูงมาก                         | ความเร็วของการทำงานต่ำ                                        |

### 8.8 สรุป

พัฒนาการในการนำเอาอุปกรณ์อิเล็กทรอนิกส์มาประกอบกันเป็นเข้าเป็นวงจรลอจิกนั้นได้มีการพัฒนา เปลี่ยนแปลงมามากมายโดยในระยะเริ่มแรกนั้นวงจรลอจิกจะเกิดจากการนำเอาสวิทช์ธรรมดาและรีเลย์มา ประกอบกันเป็นวงจรลอจิก ซึ่งทำให้ขาดความยืดหยุ่นในการใช้งาน ต่อมามีการนำเอาหลอดสุญญากาศมาใช้ แทน ซึ่งหลอดสุญญากาศนั้นก็มีข้อเสียในการใช้งานมากมายเช่นกัน จนกระทั่งถึงยุคของอุปกรณ์สารกึ่งตัวนำ เช่น ไดโอด ทรานซิสเตอร์ ทำให้การประกอบเป็นวงจรลอจิกมีความยืดหยุ่นในการใช้งานมากยิ่งขึ้น จนกระทั่ง ถึงจุดที่สามารถนำเอาอุปกรณ์ต่าง ๆ ประกอบอยู่ในชิพเล็ก ๆ เพียงชิพเดียว ซึ่งสามารถบรรจุอุปกรณ์พื้นฐาน ต่าง ๆ ได้มากมาย เราเรียกว่า IC ซึ่งย่อมาจาก Integrated Circuit

ไอซีต่างๆ ที่นำมาใช้สร้างเป็นวงจรลอจิกนั้นเราสามารถแบ่งชนิดของไอซีตามขนาดความซับซ้อนภายใน ของมันโดยถ้าใช้เกณฑ์การนับจากจำนวนเกทที่อยู่ภายในไอซีได้ดังนี้

SSI (Small-Scale Integration) ถือว่าเป็นไอซีขนาดเล็ก โดยเป็นไอซีที่มีจำนวนเกทน้อยกว่า 12 เกทบนชิพ เดียวกัน มีขาต่อใช้งาน 14 ถึง 16 ขา

MSI (Medium-Scale Integration) ถือว่าเป็นไอซีขนาดกลางโดยเป็นไอซีที่มีจำนวนเกทตั้งแต่ 12 เกท ถึง 100 เกทต่อชิพ

LSI (large-Scale Integration) ถือว่าเป็นไอซีขนาดใหญ่โดยเป็นไอซีที่มีจำนวนเกทมากกว่า 100 เกท ถึง 1000 เกทต่อชิพ

VLSI (Very Large-Scale Integration) ถือว่าเป็นไอซีขนาดใหญ่มาก โดยเป็นไอซีที่มีจำนวนเกทมากกว่า 1000 เกท ถึง 100,000 เกทต่อชิพ

ULSI (Ultra large-Scale Integration) ถือว่าเป็นไอซีขนาดใหญ่พิเศษ

#### แบบฝึกหัด

- 1. ดิจิตอล ไอ.ซี. หมายถึงอะไร
- 2. ดิจิตอล ไอ.ซี. บ่างตามโครงสร้างของวงจรภายในได้กี่ตระกูล อะไรบ้าง
- 3. ดิจิตอล ไอ.ซี. ตระกูลใดที่ได้รับความนิยมสูงสุด
- 4. Noise Immunity หมายถึงอะไร
- 5. จะอธิบายความหมายของคุณสมบัติที่ของดิจิตอลไอซี FAN OUT กับ FAN OUT
- 6. ดิจิตอล ไอ.ซี. ที่เขียนขึ้นต้นด้วย SN 74 LS หมายถึง TTL ชนิดใด
- 7. ดิจิตอล ไอ.ซี. ตระกูล TTL ชนิดใดที่กำลังการทำงานต่ำและความเร็วสูงสุด