## Verilog单周期CPU设计文档

### 一、CPU设计方案综述

#### (一) 总体设计概述

使用Verilog开发一个简单的单周期CPU,总体概述如下:

- 1. 此CPU为32位CPU
- 2. 此CPU为单周期设计
- 3. 此CPU支持的指令集为: {addu, subu, ori, lw, sw, beq, lui, nop,andi,jal,j,jr,sll,add,sub}
- 4. nop机器码为0x00000000
- 5. addu, subu不支持溢出



Figure 7.58 Pipelined processor with full hazard handling

#### (二) 关键模块定义

#### 1. IFU

(1) 端口说明

表1-IFU端口说明

| 序号 | 信号名         | 方向 | 描述                                                                          |  |
|----|-------------|----|-----------------------------------------------------------------------------|--|
| 1  | clk         | I  | 时钟信号                                                                        |  |
| 2  | reset       | I  | 异步复位信号,将PC值置为0x000000000: 无效1: 复位                                           |  |
| 3  | branch[3:0] | I  | 判断转移类型<br>4'b0001:PC+4<br>4'b0010:beq<br>4'b0100:26位扩展<br>4'b1000:jr指令指定寄存器 |  |
| 4  | eq          | I  | A1、A2对应GRF两个寄存器中的值是否相等(是否满足beq的跳转要求)<br>0:不相等<br>1:相等                       |  |
| 5  | imm32[31:0] | I  | 32位的扩展后的立即数(16位或26位)                                                        |  |
| 6  | instr[31:0] | 0  | 将IM中,要执行的指令输出                                                               |  |
| 7  | PC4[31:0]   | 0  | 满足jal指令中PC+4的存储                                                             |  |
| 8  | PC[31:0]    | 0  | 当前执行的PC                                                                     |  |

#### (2) 功能定义

#### 表2-IFU功能定义

| 序号 | 功能     | 描述                                                                                                                                                                             |  |
|----|--------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 1  | 复位     | reset有效时,PC置为0x00000000                                                                                                                                                        |  |
| 2  | 更新PC的值 | branch为4'b0001: PC = PC + 4 branch为4'b0010: eq为0: PC = PC + 4 +sign_extend(offset  02) eq为1: PC = PC + 4 branch4'b0100: PC=PC3128  instr_index  02 branch为4'b1000:PC = GPR[rs] |  |
| 3  | 输出指令   | 根据PC的值,取出IM中的指令                                                                                                                                                                |  |

```
`timescale 1ns / 1ps
    `define PC_Initial 32'h0000_3000
2
3
    module IFU(
        input [3:0] branch,
4
 5
        input eq,
 6
        input [31:0] imm32,
7
        input clk,
8
         input reset,
9
10
         output [31:0] Instr,
11
        output [31:0] PC4,
12
         output [31:0] PC
13
        );
```

```
14
          reg [31:0] now_PC=`PC_Initial;
15
          reg [31:0] NPC;
16
         wire [9:0] Address;
17
18
         always @(posedge clk)begin
            if(reset)begin
19
20
                 now_PC<= PC_Initial;</pre>
21
             end
22
             else begin
23
                 now_PC<=NPC;
24
                 //$display("branch:%h,eq:%h,imm:%h",branch,eq,imm32);
25
             end
26
         end
27
         assign Address=now_PC[11:2];
28
         assign PC4=now_PC+4;
         always @(*)begin
29
30
             if(branch==4'b0001)begin
                 NPC=PC4;
31
32
             end
33
             else if(branch==4'b0010)begin
34
                 if(eq)begin
35
                      NPC=PC4+\{imm32[29:0],\{2\{1'b0\}\}\};
36
                 end
37
                 else begin
38
                     NPC=PC4;
39
                 end
40
             end
             else if(branch==4'b0100)begin
41
42
                 NPC={now_PC[31:28],imm32[25:0],{2{1'b0}}};
43
             end
44
             else begin
45
                 NPC=imm32;
46
             end
47
        end
48
         assign PC=now_PC;
49
         IM imm(.Address(Address),.Instr(Instr));
50
    endmodule
51
```

```
1
    //内置IM
 2
    `timescale 1ns / 1ps
    module IM(
 3
        input [9:0] Address,
 4
 5
        output [31:0] Instr
 6
        );
 7
        reg [31:0] im[1023:0];
 8
         integer i=0;
 9
         initial begin
10
            for(i=0;i<=1023;i=i+1)begin
11
                 im[i]=0;
12
            end
             $readmemh("code.txt",im);
13
14
         end
15
        assign Instr=im[Address];
16
    endmodule
17
```

#### 2. GRF

#### (1) 端口说明

#### 表3-GRF端口说明

| 序号 | 信号名       | 方向 | 描述                                       |
|----|-----------|----|------------------------------------------|
| 1  | clk       | I  | 时钟信号                                     |
| 2  | reset     | I  | 异步复位信号,将32个寄存器中全部清零1:清零0:无效              |
| 3  | WE        | I  | 写使能信号1:可向GRF中写入数据0:不能向GRF中写入数据           |
| 4  | A1[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,将其中存储的数据<br>读出到RD1 |
| 5  | A2[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,将其中存储的数据<br>读出到RD2 |
| 6  | A3[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,作为RD的写入地址          |
| 7  | WD[31:0]  | I  | 32位写入数据                                  |
| 8  | WPC[31:0] | I  | 当前写入GRF的PC (用于测试)                        |
| 9  | RD1[31:0] | О  | 输出A1指定的寄存器的32位数据                         |
| 10 | RD2[31:0] | 0  | 输出A2指定的寄存器的32位数据                         |

#### (2) 功能定义

#### 表4-GRF功能定义

| 序号 | 功能   | 描述                              |
|----|------|---------------------------------|
| 1  | 异步复位 | reset为1时,将所有寄存器清零               |
| 2  | 读数据  | 将A1和A2地址对应的寄存器的值分别通过RD1和RD2读出   |
| 3  | 写数据  | 当WE为1且时钟上升沿来临时,将WD写入到A3对应的寄存器内部 |

```
1 | `timescale 1ns / 1ps
2
    module GRF(
3
        input [4:0] A1,
4
        input [4:0] A2,
 5
        input [4:0] A3,
        input [31:0] WD,
 6
7
        input clk,
8
        input reset,
9
        input WE,
        input [31:0] WPC,
10
11
        output [31:0] RD1,
12
        output [31:0] RD2
```

```
13
     );
14
             reg[31:0] RF[31:0];
15
            integer i=0;
            initial begin
16
                 for(i=0;i<=31;i=i+1)begin
17
18
                     RF[i]=0;
19
                 end
20
            end
            always@(posedge clk)begin
21
22
                 if(reset)begin
23
                     for(i=0;i<=31;i=i+1)begin
24
                         RF[i] \le 0;
25
                     end
26
                 end
27
                 else begin
                     if(WE)begin
28
29
                         RF[A3] \le WD;
30
                         RF[0] \le 0;
31
                         $display("@%h: $%d <= %h", WPC, A3, WD);
32
                     end
33
                     else begin
34
                         RF[A3] \le RF[A3];
35
                     end
36
                 end
37
            end
            assign RD1=RF[A1];
38
39
            assign RD2=RF[A2];
40
    endmodule
41
```

#### 3. ALU

#### (1) 端口说明

#### 表5-ALU端口说明

| 序号 | 信号名        | 方向 | 描述                                                                                    |
|----|------------|----|---------------------------------------------------------------------------------------|
| 1  | A[31:0]    | 1  | 参与运算的第一个数                                                                             |
| 2  | B[31:0]    | 1  | 参与运算的第二个数                                                                             |
| 3  | ALUop[6:0] | I  | 决定ALU做何种操作 7'b000001: 无符号加 7'b000010: 无符号减 7'b000100: 与 7'b001000: 或 7'b010000: 左移位运算 |
| 4  | eq         | 0  | A与B是否相等<br>0:不相等<br>1:相等                                                              |
| 5  | res        | 0  | A与B做运算后的结果                                                                            |

#### (2) 功能定义

#### 表6-ALU功能定义

| 序号 | 功能    | 描述                     |
|----|-------|------------------------|
| 1  | 加运算   | res = A + B            |
| 2  | 减运算   | res = A - B            |
| 3  | 与运算   | res = A & B            |
| 4  | 或运算   | res = A   B            |
| 5  | 左移位运算 | Res=A< <b< td=""></b<> |

```
1 \ `timescale 1ns / 1ps
 2
    module ALU(
 3
        input [31:0] A,
 4
        input [31:0] B,
 5
        input [6:0] ALUop,
        output [31:0] res,
 6
 7
        output eq
 8
        );
 9
        assign res= (ALUop==7'b0000001)?A+B:
10
                         (ALUop==7'b0000010)?A+\sim B+1:
11
                         (ALUop==7'b0000100)?A&B:
12
                         (ALUop==7'b0001000)?A|B:
13
                         (ALUop==7'b0010000)?A<<B:
14
                         32'd0;
15
        assign eq = (A==B);
    endmodule
16
17
```

#### 4. DM

(1) 端口说明

表7-DM端口说明

| 序号 | 信号名           | 方向 | 描述                          |
|----|---------------|----|-----------------------------|
| 1  | clk           | I  | 时钟信号                        |
| 2  | reset         | I  | 异步复位信号<br>0:无效<br>1:内存值全部清零 |
| 3  | WE            | I  | 写使能信号<br>0:禁止写入<br>1:允许写入   |
| 4  | Address[31:0] | I  | 读取或写入信号地址                   |
| 5  | WD[31:0]      | I  | 32为写入数据                     |
| 6  | pc[31:0]      | I  | 当前输入DM的PC值(用于测试)            |
| 6  | RD[31:0]      | 0  | 32位读出数据                     |

#### (2) 功能定义

#### 表8-DM功能定义

| 序号 | 功能   | 描述                               |
|----|------|----------------------------------|
| 1  | 异步复位 | 当reset为1时,DM中所有数据清零              |
| 2  | 写入数据 | 当WE有效时,时钟上升沿来临时,WD中数据写入A对应的DM地址中 |
| 3  | 读出数据 | RD永远读出A对应的DM地址中的值                |

```
`timescale 1ns / 1ps
 1
 2
    module DM(
 3
        input [31:0] Address,
 4
        input [31:0] WD,
 5
        input clk,
 6
        input reset,
 7
        input WE,
 8
         input [31:0] pc,
9
        output [31:0] RD
10
        );
        reg [31:0]dm[1023:0];
11
12
        integer i;
        initial begin
13
14
            for(i = 0; i < 1024; i = i + 1)begin
15
                 dm[i] = 0;
16
            end
17
        end
18
        always @(posedge clk)begin
19
            if(reset)begin
20
                 for(i=0;i<=31;i=i+1)begin
21
                     dm[i] <= 0;
22
                 end
23
            end
```

```
24
             else begin
25
                  if(WE)begin
26
                      dm[Address[11:2]]<=WD;</pre>
27
                      $display("@%h: *%h <= %h", pc, Address, WD);</pre>
28
                  end
29
                  else begin
30
                      dm[Address[11:2]]<=dm[Address[11:2]];</pre>
31
                  end
32
             end
33
         end
34
         assign RD=dm[Address[11:2]];
35
36
    endmodule
37
```

#### 5. EXT

#### (1) 端口说明

#### 表9-EXT端口说明

| 序号 | 信号名         | 方向 | 描述                                |
|----|-------------|----|-----------------------------------|
| 1  | imm16[15:0] | I  | 代扩展的16位信号                         |
| 2  | sign        | I  | 无符号或符号扩展选择信号<br>0:无符号扩展<br>1:符号扩展 |
| 3  | imm32[31:0] | 0  | 扩展后的32位的信号                        |

#### (2) 功能定义

#### 表10-EXT功能定义

| 序号 | 功能    | 描述                     |
|----|-------|------------------------|
| 1  | 无符号扩展 | 当sign为0时,将imm16无符号扩展输出 |
| 2  | 符号扩展  | 当sign为1时,将imm16符号扩展输出  |

```
`timescale 1ns / 1ps
 1
 2
    module EXT(
 3
         input [15:0] imm16,
 4
        input sign,
 5
        output reg [31:0] imm32
 6
        );
 7
         always @(*)begin
 8
             if(sign==1'b0)begin
9
                  imm32 = \{\{16\{1'b0\}\}, imm16\};
10
             end
11
             else begin
12
                  imm32 = \{\{16\{imm16[15]\}\}, imm16\};
```

| 13 | end       |
|----|-----------|
| 14 | end       |
| 15 | endmodule |
| 16 |           |

#### 6. Controller

(1) 端口说明

表11-Controller端口说明

| 序号 | 信号名             | 方向 | 描述                                                                                       |
|----|-----------------|----|------------------------------------------------------------------------------------------|
| 1  | op[5:0]         | I  | instr[31:26]6位控制信号                                                                       |
| 2  | func[5:0]       | I  | instr[5:0]6位控制信号                                                                         |
| 3  | AluOp[6:0]      | 0  | ALU的控制信号                                                                                 |
| 4  | WeGrf           | 0  | GRF写使能信号<br>0:禁止写入<br>1:允许写入                                                             |
| 5  | WeDm            | 0  | DM的写入信号<br>0:禁止写入<br>1:允许写入                                                              |
| 6  | branch[3:0]     | 0  | PC转移位置选择信号<br>4'b0001:其他情况<br>4'b0010:beq<br>4'b0100:j  jal<br>4'b1000:jr;               |
| 7  | AluSrc1[3:0]    | 0  | 参与ALU运算的第一个数<br>4'b0001: RD1<br>4'b0010: RD2                                             |
| 8  | AluSrc2[3:0]    | 0  | 参与ALU运算的第二个数,来自GRF还是imm<br>4'b0001: RD2<br>4'b0010: imm32<br>4'b0100: offset             |
| 9  | WhichtoReg[3:0] | 0  | 将何种数据写入GRF?<br>4'b0001: ALU计算结果<br>4'b0010: DM读出信号<br>4'b0100: upperlmm<br>4'b1000: PC+4 |
| 10 | RegDst[3:0]     | 0  | GRF写入地址选择信号<br>4'b0001: Rd<br>4'b0010: Rt<br>4'b0100: 31号寄存器                             |
| 11 | SignExt         | 0  | 是否对imm16进行符号扩展<br>0:不进行符号扩展<br>1:进行符号扩展                                                  |

```
`timescale 1ns / 1ps
2
    module Controller(
 3
        input [5:0] op,
4
        input [5:0] func,
5
        output [6:0] ALUop,
6
        output Wegrf,
7
        output WeDm,
8
        output [3:0] branch,
9
        output [3:0] AluSrc1,
10
        output [3:0] AluSrc2,
```

```
11
       output [3:0] WhichtoReg,
12
       output [3:0] RegDst,
13
       output SignExt
14
       );
15
    //指令定义:
16
        wire addu, subu, ori, lw, sw, lui, beq, andi, jal, j, jr, sll, add, sub;
17
       //R型
18
       assign addu=(op==6'b000000)&&(func==6'b100001);
       assign subu=(op==6'b000000)&&(func==6'b100011);
19
20
        assign add=(op==6'b000000)&&(func==6'b100000);
       assign sub=(op==6'b000000)&&(func==6'b100010);
21
22
       assign sll=(op==6'b000000)&&(func==6'b000000);
23
       //I型
       assign ori=op==6'b001101;
24
25
       assign lw=op==6'b100011;
       assign sw=op==6'b101011;
26
27
       assign lui=op==6'b001111;
       assign beq=op==6'b000100;
28
29
       assign andi=op==6'b001100;
30
       //J型
31
       assign jal=op==6'b000011;
32
       assign j=op==6'b000010;
33
       assign jr=(op==6'b000000)&&(func==6'b001000);
34
    //输出定义:
35
       wire ALUOp_6, ALUOp_5, ALUOp_4, ALUOp_3, ALUOp_2, ALUOp_1, ALUOp_0;
36
    ALUOp_0=~ALUOp_6&&~ALUOp_5&&~ALUOp_4&&~ALUOp_3&&~ALUOp_2&&~ALUOp_1;
37
        assign ALUop_1=subu||sub;
38
       assign ALUop_2=andi;
39
       assign ALUop_3=ori;
40
       assign ALUop_4=s11;
41
       assign ALUop_5=1'b0;
42
       assign ALUop_6=1'b0;
43
       44
       wire branch_3, branch_2, branch_1, branch_0;
45
       assign branch_0=~branch_3&&~branch_2&&~branch_1;
46
       assign branch_1=beg;
47
       assign branch_2=j||jal;
       assign branch_3=jr;
48
49
       50
       wire AluSrc1_3,AluSrc1_2,AluSrc1_1,AluSrc1_0;
51
       assign AluSrc1_0=~AluSrc1_3&&~AluSrc1_2&&~AluSrc1_1;
52
       assign AluSrc1_1=sll;
53
       assign AluSrc1_2=1'b0;
54
       assign AluSrc1_3=1'b0;
55
       56
       wire AluSrc2_3,AluSrc2_2,AluSrc2_1,AluSrc2_0;
57
       assign AluSrc2_0=~AluSrc2_3&&~AluSrc2_2&&~AluSrc2_1;
       assign AluSrc2_1=lw||sw||ori||andi;
58
59
       assign AluSrc2_2=sll;
60
       assign AluSrc2_3=1'b0;
       61
62
       wire WhichtoReg_3, WhichtoReg_2, WhichtoReg_1, WhichtoReg_0;
63
       assign WhichtoReg_0=~WhichtoReg_1&&~WhichtoReg_2&&~WhichtoReg_3;
       assign WhichtoReg_1=lw;
64
65
       assign WhichtoReg_2=lui;
66
        assign WhichtoReg_3=jal;
67
```

```
wire RegDst_3,RegDst_2,RegDst_1,RegDst_0;
68
69
        assign \ \ RegDst\_0 = \sim RegDst\_1\&\& \sim RegDst\_2\&\& \sim RegDst\_3;
70
        assign RegDst_1=beq||lui||lw||sw||ori||andi;
71
        assign RegDst_2=jal;
72
        assign RegDst_3=1'b0;
73
    //输出结果:
74
        assign \ ALUop= \{ALUop\_6, ALUop\_5, ALUop\_4, ALUop\_3, ALUop\_2, ALUop\_1, ALUop\_0\};\\
75
        assign Wegrf=sub||addu||subu||ori||lui||sll||jal||andi||lw||add;
76
        assign WeDm=sw;
77
        assign branch={branch_3,branch_2,branch_1,branch_0};
        assign AluSrc1={AluSrc1_3,AluSrc1_2,AluSrc1_1,AluSrc1_0};
78
79
        assign AluSrc2={AluSrc2_3,AluSrc2_2,AluSrc2_1,AluSrc2_0};
        assign WhichtoReg={WhichtoReg_3, WhichtoReg_2, WhichtoReg_0};
80
81
       assign RegDst={RegDst_3,RegDst_2,RegDst_1,RegDst_0};
        assign SignExt=lw||sw||beq||andi;
82
83
    endmodule
84
85
```

## 真值表

| 端口                                              | addu                                                | subu                              | ori                                         | lw                                                    | sw                                                         | lui                                                        | beq                                                   |
|-------------------------------------------------|-----------------------------------------------------|-----------------------------------|---------------------------------------------|-------------------------------------------------------|------------------------------------------------------------|------------------------------------------------------------|-------------------------------------------------------|
| ор                                              | 000000                                              | 000000                            | 001101                                      | 100011                                                | 101011                                                     | 001111                                                     | 000100                                                |
| func                                            | 100001                                              | 100011                            |                                             |                                                       |                                                            |                                                            |                                                       |
| AluOp                                           | 0000001                                             | 0000010                           | 0001000                                     | 0000000                                               | 0000000                                                    | 0000000                                                    | 0000000                                               |
| WeGrf                                           | 1                                                   | 1                                 | 1                                           | 1                                                     | 0                                                          | 1                                                          | 0                                                     |
| WeDm                                            | 0                                                   | 0                                 | 0                                           | 0                                                     | 1                                                          | 0                                                          | 0                                                     |
| branch                                          | 0001                                                | 0001                              | 0001                                        | 0001                                                  | 0001                                                       | 0001                                                       | 0010                                                  |
| AluSrc1                                         | 0001                                                | 0001                              | 0001                                        | 0001                                                  | 0001                                                       | 0001                                                       | 0001                                                  |
| AluSrc2                                         | 0001                                                | 0001                              | 0010                                        | 0010                                                  | 0010                                                       | 0001                                                       | 0001                                                  |
| WhichtoReg                                      | 0001                                                | 0001                              | 0001                                        | 0010                                                  | 0001                                                       | 0100                                                       | 0001                                                  |
| RegDst                                          | 0001                                                | 0001                              | 0010                                        | 0010                                                  | 0010                                                       | 0010                                                       | 1010                                                  |
| SignExt                                         | 0                                                   | 0                                 | 0                                           | 1                                                     | 1                                                          | 0                                                          | 1                                                     |
|                                                 |                                                     |                                   |                                             |                                                       |                                                            |                                                            |                                                       |
| 端口                                              | andi                                                | jal                               | j                                           | jr                                                    | sll                                                        | add                                                        | sub                                                   |
| <b>端口</b><br>op                                 | <b>andi</b> 001100                                  | <b>jal</b> 000011                 | <b>j</b> 000010                             | jr<br>000000                                          | sll<br>000000                                              | <b>add</b> 000000                                          | <b>sub</b> 000000                                     |
|                                                 |                                                     |                                   |                                             |                                                       |                                                            |                                                            |                                                       |
| ор                                              |                                                     |                                   |                                             | 000000                                                | 000000                                                     | 000000                                                     | 000000                                                |
| op<br>func                                      | 001100                                              | 000011                            | 000010                                      | 000000                                                | 000000                                                     | 000000                                                     | 000000                                                |
| op<br>func<br>AluOp                             | 001100                                              | 000011                            | 000010                                      | 000000<br>001000<br>0000000                           | 000000<br>000000<br>0010000                                | 000000<br>100000<br>0000000                                | 000000<br>100010<br>0000001                           |
| op<br>func<br>AluOp<br>WeGrf                    | 001100<br>0000100<br>1                              | 000011                            | 000010                                      | 000000<br>001000<br>0000000                           | 000000<br>000000<br>0010000                                | 000000<br>100000<br>0000000                                | 000000<br>100010<br>0000001                           |
| op<br>func<br>AluOp<br>WeGrf<br>WeDm            | 001100<br>0000100<br>1<br>0                         | 000011                            | 000010<br>0000000<br>0                      | 000000<br>001000<br>0000000<br>0                      | 000000<br>000000<br>0010000<br>1<br>0                      | 000000<br>100000<br>0000000<br>1                           | 000000<br>100010<br>0000001<br>1                      |
| op func AluOp WeGrf WeDm branch                 | 001100<br>0000100<br>1<br>0<br>0001                 | 000011<br>0000000<br>1<br>0       | 000010<br>0000000<br>0<br>0<br>0100         | 000000<br>001000<br>0000000<br>0<br>0                 | 000000<br>000000<br>0010000<br>1<br>0                      | 000000<br>100000<br>0000000<br>1<br>0                      | 000000<br>100010<br>0000001<br>1<br>0                 |
| op func AluOp WeGrf WeDm branch AluSrc1         | 001100<br>0000100<br>1<br>0<br>0001<br>0001         | 000011  0000000  1  0  0100  0001 | 000010<br>0000000<br>0<br>0<br>0100<br>0001 | 000000<br>001000<br>0000000<br>0<br>0<br>1000<br>0001 | 000000<br>000000<br>0010000<br>1<br>0<br>0001              | 000000<br>100000<br>0000000<br>1<br>0<br>0<br>0001         | 000000<br>100010<br>0000001<br>1<br>0<br>0001         |
| op func AluOp WeGrf WeDm branch AluSrc1 AluSrc2 | 001100<br>0000100<br>1<br>0<br>0001<br>0001<br>0010 | 000011  0000000  1  0  0100  0001 | 000010<br>0000000<br>0<br>0<br>0100<br>0001 | 000000<br>001000<br>0000000<br>0<br>0<br>1000<br>0001 | 000000<br>000000<br>0010000<br>1<br>0<br>0<br>0001<br>0010 | 000000<br>100000<br>0000000<br>1<br>0<br>0<br>0001<br>0001 | 000000<br>100010<br>0000001<br>1<br>0<br>0001<br>0001 |

## 二、测试方案

(1) 测试代码:

.text

ori \$a0,\$0,0x100

ori \$a1,\$a0,0x123

lui \$a2,456

lui \$a3,0xffff

ori \$a3,\$a3,0xffff

addu \$s0,\$a0,\$a2



```
sw $s5,64($t0)

ori $a1,$a1,4

jal loop4

loop3:sw $a1,56($t0)

sw $ra,60($t0)

ori $s5,$s5,5

jr $ra

loop4: sw $a1,68($t0)

sw $ra,72($t0)
```

#### (2) MARS中运行结果

#### (3) 该CPU运行结果

```
@00003000: $ 4 <= 00000100
@00003004: $ 5 <= 00000123
@00003008: $ 6 <= 01c80000
@0000300c: $ 7 <= ffff0000
@00003010: $ 7 <= ffffffff
@00003014: $16 <= 01c80100
@00003018: $17 <= 000000ff
@0000301c: $20 <= fffffffe
@00003020: $18 <= fe380100
@00003024: $19 <= 00000101
@00003028: *00000000 <= 00000100
@0000302c: *00000004 <= 00000123
@00003030: *00000008 <= 01c80000
@00003034: *0000000c <= ffffffff
@00003038: *00000010 <= 01c80100
@0000303c: *00000014 <= 000000ff
@00003040: *00000018 <= fe380100
@00003044: *0000002c <= 00000101
@00003048: *00000030 <= fffffffe
@0000304c: $ 4 <= 00000100
@00003050: $ 5 <= ffffffff
@00003054: *0000001c <= 00000100
@00003058: *00000020 <= ffffffff
@0000305c: $ 4 <= 00000001
@00003060: $ 5 <= 00000002
@00003064: $ 6 <= 00000001
```

@00003074: \*00000028 <= 00000002

@00003078: \$31 <= 0000307c

@0000308c: \*00000038 <= 00000002 @00003090: \*0000003c <= 0000307c

#### 三、思考题

(一) 阅读下面给出的 DM 的输入示例中 (示例 DM 容量为 4KB, 即 32bit × 1024字),根据你的理解回答,这个 addr 信号又是从哪里来的? 地址信号 addr 位数为什么是 [11:2] 而不是 [9:0] ?

| 文件   | 模块接口定义                                                                                                                                                                                                                                                    |  |  |  |  |
|------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| dm.v | <pre>dm(clk,reset,MemWrite,addr,din,dout);   input clk; //clock   input reset; //reset   input MemWrite; //memory write enable   input [11:2] addr; //memory's address for write   input [31:0] din; //write data   output [31:0] dout; //read data</pre> |  |  |  |  |

MIPS中以字节为单位,我们的DM中,以32位的register为单位。addr是ALU单元的输出端口接过来的,代表的是要读取的DM存储器的地址,由于DM为1024个字,所以地址为10位。

地址信号addr为[11:2]是因为mips默认按字寻址,所以最后两位默认为00,这样也有利于扩大寻址范围。

#### (二) 思考上述两种控制器设计的译码方式,给出代码示例,并尝试对比各方式的 优劣。

#### 指令对应的控制信号如何取值:

对于单独的指令易于debug,且思路清晰,但容易造成代码冗长,可读性差,也会造成相同功能部件重复编写,造成仿真成本较高。

#### 控制信号每种取值所对应的指令:

这种方式在面对少量指令时显得代码较为可读性差,但在大量指令的条件下添加指令相对简单,且代码风格简便。缺点是debug时代码显得不清晰,利于添加但不利于修改。

总结而言,就我个人而言,本人更偏爱第二种控制器设计,且如果用独热码编写控制信号,也可以一定程度增强可读性,使代码更加完善。

# (三) 在相应的部件中,复位信号的设计都是同步复位,这与 P3 中的设计要求不同。请对比同步复位与异步复位这两种方式的 reset 信号与 clk 信号优先级的关系。

异步复位时clk和reset是相同的优先级,只要两者触发其中之一就可以实现控制信号的变化。

同步复位时clk的优先级高于reset,当clk不生效时,系统会忽略reset的取值,只有两者同时为1才可以实现复位。

(四) C语言是一种弱类型程序设计语言。C语言中不对计算结果溢出进行处理,这意味着 C语言要求程序员必须很清楚计算结果是否会导致溢出。因此,如果仅仅支持 C语言,MIPS指令的所有计算指令均可以忽略溢出。请说明为什么在忽略溢出的前提下,addi 与 addiu 是等价的,add 与 addu 是等价的。提示:阅读《MIPS32® Architecture For Programmers Volume II: The MIPS32® Instruction Set》中相关指令的 Operation 部分。

addi与addiu的区别在于,当出现溢出时,addiu忽略溢出,将溢出的最高位舍弃;addi会报告 SignalException(IntegerOverflow)。故在忽略溢出的大前提下,二者等价。

#### 四.自动化测试模块

```
1 import random
   # 指令集
 3 R_type = ['add', 'sub', 'addu', 'subu']
4 # R型指令
   I_type = ['ori', 'andi', 'lui', 'lw', 'sw', 'beq']
   J_type = ['jal', 'j']
8 # J型指令
9 | filename =
    "D:\\coding_file\\study\\Lesson\\co_lesson\\lesson\\p4\\test.asm"
10 # 输出文件位置
11 | label = [0]
12 # 输出label的编号范围,事先存入0防止在第一次输出标签前出现跳转指令
13 | cnt = 0 |
14 # 可执行代码的行数
15 \mid flag = 1
16 # 当前所标出过的编号号码
17 \mid ja1 = []
18 # 使用过的jal对应标签编号
19 R_num = len(R_type)
20 I_num = len(I_type)
21 \mid J_num = len(J_type)
22 \mid num = R_num+I_num+J_num
23
24
25 class get_Code:
26
        def __init__(self):
27
           # 对应指令生成随机数
28
           self.rs = random.randint(0, 31)
29
           self.rt = random.randint(0, 31)
30
           self.rd = random.randint(0, 31)
31
           self.imm16 = random.randint(0, (1 << 16)-1)
           self.imm26 = random.randint(0, (1 << 26)-1)
32
33
           self.mem = random.randint(0, 3071)
34
           # 存储指令类型
35
           self.list = []
36
           # get函数
37
           self.get_R()
38
           self.get_I()
39
           self.get_J()
           self.get_Label()
40
41
           self.main()
42
43
        def get_R(self):
```

```
44
            random1 = random.randint(0, R_num - 1)
45
            type1 = R_type[random1]
46
            self.list.append(type1)
47
48
        def get_I(self):
49
            random2 = random.randint(0, I_num - 1)
50
            type2 = I_type[random2]
51
            self.list.append(type2)
52
53
        def get_J(self):
            random3 = random.randint(0, J_num - 1)
54
55
            type3 = J_type[random3]
56
            self.list.append(type3)
57
58
        def get_Label(self):
59
            random4 = random.randint(0, len(label)-1)
            ran = label[random4]
60
61
            return ran
62
63
        def main(self):
            sel = random.randint(0, num)
64
            # 控制参数类型
65
            if sel in range(0, R_num):
66
67
                # 通过控制随机数的范围来决定输出各种指令的频率,并用各种指令的数目保证各指令
    出现概率基本相同
                self.code = self.list[0] + ' ' + '$' + \
68
                    str(self.rd) + ' ' + ',' + '$' + \
69
                    str(self.rs) + ' ' + ',' + '$' + str(self.rt) + '\n'
70
71
            elif sel in range(R_num, R_num+I_num):
72
                if self.list[1] == 'lw' or self.list[1] == 'sw':
                    self.code = self.list[1] + ' ' + '$' + \
73
                        str(self.rt) + ',' + str(self.imm16 << 2) + \</pre>
74
                        '(' + '$' + '0'+')'+'\n'
75
76
                elif self.list[1] == 'lui':
77
                    self.code = self.list[1] + ' ' + \
78
                        '$' + str(self.rt) + ',' + str(self.imm16) + '\n'
79
                elif self.list[1] == 'beq':
                    self.code = self.list[1] + ' ' + '$' + \
80
                        str(self.rt) + ',' + '$' + \
81
                        str(self.rs) + ',' + 'label_' + \
82
83
                        str(self.get_Label()) + '\n'
84
                else:
                    self.code = self.list[1] + ' ' + '$' + \
85
                        str(self.rt) + ',' + '$' + \
86
                        str(self.rs) + ',' + str(self.imm16) + '\n'
87
88
            elif sel in range(R_num+I_num, num+1):
89
                if self.list[2] == 'jal':
90
                    node = self.get_Label()
                    self.code = self.list[2] + ' ' + 'label_' + str(node) +
91
    '\n'
92
                    jal.append(node)
93
                elif self.list[2] == 'j':
                    self.code = self.list[2] + ' ' + \
94
95
                        'label_' + str(self.get_Label()) + '\n'
96
97
98
    with open(filename, 'w+') as f:
99
        f.write('label_0' + ':' + '\n')
```

```
100
         for cnt in range(0, 30):
101
             a = get_Code()
102
             f.write(a.code)
103
             if random.randint(0, 3) == 1 and label != []:
               # 通过控制random范围来决定标签和jr出现的概率
104
                 f.write('label_' + str(flag) + ':' + '\n')
105
106
                 label.append(flag)
107
                 flag = flag+1
             if random.randint(0, num+1) == 1 and jal != []:
108
                 f.write('jr $ra' + '\n')
109
                 jal.pop(random.randint(0, len(jal) - 1))
110
             if random.randint(0, num+1) == 1:
111
112
                 f.write('nop' + '\n')
         if jal != []:
113
             ran = random.randint(0, len(jal) - 1)
114
             f.write('jr $ra' + '\n')
115
116
             jal.pop(ran)
117
         f.close()
```