# Verilog流水线CPU设计文档

## 一、CPU设计方案综述

### (一) 总体设计概述

使用Verilog开发一个简单的流水线CPU,总体概述如下:

- 1. 此CPU为32位CPU
- 2. 此CPU为流水线设计
- 3. 此CPU支持的指令集为: {add, sub, ori, lw, sw, beq, lui, nop,jal,j,jr}
- 4. add, sub不支持溢出

### (二) 关键模块定义



Figure 7.58 Pipelined processor with full hazard handling

# 主代码mips

```
1
   `timescale 1ns / 1ps
2
   module mips(input clk,
3
             input reset);
      4
5
      //datapath_for_wire_and_reg
6
      //datapath
7
      wire stall;
8
      //IFU
      wire [31:0] npc;
10
      wire [31:0] F_Instr;
11
      wire [31:0] F_PC8;
```

```
12
        wire [31:0] F_PC;
13
        //IF_ID
14
15
        wire [31:0] D_Instr;
16
        wire [31:0] D_PC8;
17
        wire [31:0] D_PC;
18
        //Grf
19
20
        wire [4:0] d_rs;
21
        wire [4:0] d_rt;
22
        wire [4:0] d_A3;
23
        wire [31:0] WD;
24
        wire [31:0] d_RD1;
25
        wire [31:0] d_RD2;
26
        //EXT
27
        wire [2:0] d_SignExt;
28
        //NPC
29
        wire [31:0] ra;
30
        wire [31:0] d_imm32;
31
        wire [25:0] d_J_address;
32
        wire [3:0] d_branch;
33
        wire d_ALU_change;
34
        //B_transfer
35
        wire [31:0] d_b_transfer1;
36
        wire [31:0] d_b_transfer2;
        wire [3:0] d_B_change;
37
38
        //Controller
39
        wire [5:0] d_opcode;
40
        wire [5:0] d_func;
41
        wire [4:0] d_rd;
42
        wire [4:0] d_shamt;
43
        wire [15:0] d_imm16;
44
        wire [6:0] d_ALUop;
45
        wire d_Wegrf;
46
        wire d_WeDm;
47
        wire [3:0] d_AluSrc1;
48
        wire [3:0] d_AluSrc2;
49
        wire [7:0] d_WhichtoReg;
50
        wire [3:0] d_RegDst;
51
        wire [3:0] d_DM_type;
52
53
        //ID_EX
54
        wire [1:0] d_Tnew;
55
        wire [31:0] e_RD1;
56
        wire [31:0] e_RD2;
57
        wire [4:0] e_shamt;
58
        wire [4:0] e_rs,e_rt,e_rd;
59
        wire [4:0] e_A3;
60
        wire [31:0] e_imm32;
61
        wire [31:0] E_PC;
62
        wire [31:0] E_PC8;
63
        wire [1:0] e_Tnew;
64
        wire e_Wegrf;
65
        wire e_WeDm;
66
        wire [6:0] e_ALUop;
        wire [3:0] e_AluSrc1;
67
68
        wire [3:0] e_AluSrc2;
69
        wire [7:0] e_WhichtoReg;
```

```
70
        wire [3:0] e_RegDst;
 71
        wire [3:0] e_DM_type;
        72
 73
        //ALU
 74
        wire [31:0] e_A;
 75
        wire [31:0] e_B;
 76
        wire [31:0] e_res;
        //EX_MEM
 77
 78
        wire [31:0] m_RD2;
 79
        wire [31:0] m_res;
        wire [4:0] m_A3;
 80
 81
        wire [4:0] m_rt;
 82
        wire [31:0] M_PC;
 83
        wire [31:0] M_PC8;
 84
        wire [1:0] m_Tnew;
 85
        wire m_Wegrf;
 86
        wire m_WeDm;
 87
        wire [7:0] m_WhichtoReg;
        wire [3:0] m_RegDst;
 88
 89
        wire [3:0] m_DM_type;
        wire [31:0] m_imm32;
 90
        91
        //DM
 92
 93
        wire [31:0] m_Address;
 94
        wire [31:0] m_RD;
 95
        //MEM_WB
 96
        wire [1:0] w_Tnew;
 97
        wire [4:0] w_A3;
        wire [31:0] w_res;
 98
99
        wire [31:0] w_RD;
        wire [31:0] W_PC;
100
101
        wire [31:0] W_PC8;
102
        wire w_Wegrf;
103
        wire [7:0] w_WhichtoReg;
104
        wire [3:0] w_RegDst;
105
        wire [31:0] w_imm32;
106
        107
        //main_part
108
        wire [1:0] D_Tuse_rs,D_Tuse_rt;
109
        wire [1:0] d_SelB_D1,d_SelB_D2,d_SelALU_A,d_SelALU_B;
110
        wire d_SelDM;
111
        wire [1:0] d_SelJr;
112
        wire [31:0] e_B_f;
113
        wire [31:0] M_WD_f;//DM
        //HazardUnit
114
115
        HazardUnit hzu(
116
        .D_A1(d_rs),
117
        .D_A2(d_rt),
118
        .E_A1(e_rs),
119
        .E_A2(e_rt),
120
        .M_A2(m_rt),
121
        .E_A3(e_A3),
122
        .M_A3(m_A3),
123
        .W_A3(w_A3),
124
        .E_Wegrf(e_Wegrf),
125
        .M_Wegrf(m_Wegrf),
126
        .W_Wegrf(w_Wegrf),
127
```

```
128
129
       .D_Tuse_rs(D_Tuse_rs),
130
       .D_Tuse_rt(D_Tuse_rt),
131
       .E_Tnew(e_Tnew),
132
       .M_Tnew(m_Tnew),
133
       .W_Tnew(w_Tnew),
134
135
       .SelB_D1(d_SelB_D1),
136
       .SelB_D2(d_SelB_D2),
137
       .SelaLu_A(d_SelaLu_A),
138
       .Selalu_B(d_Selalu_B),
139
       .SelDM(d_SelDM),
140
       .SelJr(d_SelJr),
141
       .stall(stall)
142
       );
143
     144
       //IFU
145
       PC pc(
146
       .clk(clk),
147
       .reset(reset),
148
       .NPC(npc),
149
       .en(~stall),
150
151
       .Instr(F_Instr),
152
       //.PC8(F_PC8),
153
       .PC(F_PC)
154
       );
       //IF_ID
155
156
       IF F_reg(
157
       .clk(clk),
158
       .reset(reset),
159
       .en(~stall),
160
       .F_Instr(F_Instr),
161
       .F_PC(F_PC),
162
       //.F_PC8(F_PC8),
163
164
       .D_Instr(D_Instr),
165
       .D_PC(D_PC)
166
       //.D_PC8(D_PC8)
167
       );
168
     169
       //Grf
170
       assign WD = (w_WhichtoReg == 4'b0001)?w_res:
171
       (w_{whichtoReg} == 4'b0010)?w_{RD}:
       (w_WhichtoReg == 4'b0100)?w_imm32:
172
173
       W_PC8;
174
       GRF grf(
175
       .A1(d_rs),
176
       .A2(d_rt),
177
       .A3(w_A3),
178
       .WD(WD),
179
       .clk(clk),
180
       .reset(reset),
181
       .WE(w_Wegrf),
```

```
182
         .WPC(W_PC),
183
184
          .RD1(d_RD1),
185
         .RD2(d_RD2)
186
         );
187
         //EXT
188
         EXT ext(
189
         .imm16(d_imm16),
190
         .sign(d_SignExt),
191
192
         .imm32(d_imm32)
193
         );
         //NPC
194
195
         assign ra = (d_SelJr == 2'b10)&&(d_branch == 4'b1000)?E_PC8:
         (d_Sel]r == 2'b01)&&(d_branch == 4'b1000)?M_PC8:
196
197
         d_b_transfer1;
198
199
         NPC Npc(
200
         .F_PC(F_PC),
201
         .D_PC(D_PC),
         .offset(d_imm32),
202
203
         .imm26(d_J_address),
204
         .ra(ra),
205
         .branch(d_branch),
206
         .ALU_change(d_ALU_change),
207
208
         .npc(npc),
209
         .PC8(D_PC8)
210
         );
         //B_transfer
211
212
         assign d_b_transfer1 = (d_SelB_D1 == 2'b00)?d_RD1:
213
         (d_SelB_D1 == 2'b01)?m_res:
214
         e_res;
215
         assign d_b_transfer2 = (d_SelB_D2 == 2'b00)?d_RD2:
216
         (d_Selb_D2 == 2'b01)?m_res:
217
218
         B_transfer b_trans(
219
         .A(d_b_transfer1),
220
         .B(d_b_transfer2),
221
         .Type(d_B_change),
222
223
         .ALU_change(d_ALU_change)
224
         );
225
         //controller
226
         assign d_opcode
                              = D_Instr[31:26];
227
         assign d_rs
                              = D_Instr[25:21];
228
         assign d_rt
                              = D_Instr[20:16];
         assign d_rd
229
                              = D_Instr[15:11];
230
         assign d_shamt
                              = D_Instr[10:6];
231
         assign d_func
                              = D_Instr[5:0];
232
         assign d_imm16
                              = D_Instr[15:0];
233
         assign d_J_address = D_Instr[25:0];
234
         Controller controller(
235
         .op(d_opcode),
236
         .func(d_func),
237
238
          .ALUop(d_ALUop),
239
          .Wegrf(d_Wegrf),
```

```
240
          .WeDm(d_WeDm),
241
          .branch(d_branch),
242
          .AluSrc1(d_AluSrc1),
243
          .AluSrc2(d_AluSrc2),
244
          .WhichtoReg(d_WhichtoReg),
245
          .RegDst(d_RegDst),
246
          .SignExt(d_SignExt),
247
          .B_change(d_B_change),
248
          .DM_type(d_DM_type),
249
250
          .D_Tuse_rs(D_Tuse_rs),
251
          .D_Tuse_rt(D_Tuse_rt),
252
          .D_Tnew(d_Tnew)
253
          );
254
          //ID_EX
255
          ID D_reg(
256
          .clk(clk),
257
          .reset(reset),
258
          .clr(stall),
259
          .D_RD1(d_b_transfer1),
          .D_RD2(d_b_transfer2),
260
261
          .D_instr_s(d_shamt),
262
          .D_A1(d_rs),
          .D_A2(d_rt),
263
264
          .D_A3(d_rd),
          .D_imm32(d_imm32),
265
266
          .D_PC(D_PC),
267
          .D_PC8(D_PC8),
268
          .D_Tnew(d_Tnew),
269
          .D_Wegrf(d_Wegrf),
270
          .D_WeDm(d_WeDm),
271
          .D_ALUop(d_ALUop),
          .D_AluSrc1(d_AluSrc1),
272
273
          .D_AluSrc2(d_AluSrc2),
274
          .D_WhichtoReg(d_WhichtoReg),
275
          .D_RegDst(d_RegDst),
276
          .D_DM_type(d_DM_type),
277
278
          .E_RD1(e_RD1),
279
          .E_RD2(e_RD2),
280
          .E_instr_s(e_shamt),
281
          .E_A1(e_rs),
282
          .E_A2(e_rt),
283
          .E_A3(e_rd),
284
          .E_imm32(e_imm32),
285
          .E_PC(E_PC),
286
          .E_PC8(E_PC8),
287
          .E_Tnew(e_Tnew),
288
          .E_Wegrf(e_Wegrf),
289
          .E_WeDm(e_WeDm),
290
          .E_ALUop(e_ALUop),
291
          .E_AluSrc1(e_AluSrc1),
          .E_AluSrc2(e_AluSrc2),
292
293
          .E_WhichtoReg(e_WhichtoReg),
294
          .E_RegDst(e_RegDst),
295
          .E_DM_type(e_DM_type)
296
          );
```

```
297
     298
        assign e_A3 = (e_RegDst == 4'b0001)?e_rd:
299
        (e_RegDst == 4'b0010)?e_rt:
300
        5'b11111;
301
        //ALU
                     (e_AluSrc1 == 4'b0001)?((d_Selalu_A == 2'b00)?e_RD1:
302
        assign e_A =
303
        ((d_Selalu_A == 2'b01)?WD:
304
        m_res)):
305
        e_B_f;
306
307
308
        assign e_B_f = ((d_Selalu_B == 2'b00)?e_RD2:
        (d_Selalu_B == 2'b01)?WD:
309
310
        m_res);
311
312
313
        assign e_B = (e_AluSrc2 == 4'b0001)?e_B_f:
        (e_AluSrc2 == 4'b0010)?e_imm32:
314
315
        ({{27{1'b0}}},e_shamt});
316
317
        ALU alu(
318
        .A(e_A),
319
        .B(e_B),
320
        .ALUop(e_ALUop),
321
322
        .res(e_res)
323
        );
        //EX_MEM
324
325
        EX E_reg(
326
        .clk(clk),
327
        .reset(reset),
328
        .E_A2(e_rt),
329
        .E_A3(e_A3)
330
        .E_RD2(e_B_f),
331
        .E_ALUout(e_res),
332
        .E_PC(E_PC),
333
        .E_PC8(E_PC8),
334
        .E_Tnew(e_Tnew),
        .E_Wegrf(e_Wegrf),
335
336
        .E_WeDm(e_WeDm),
337
        .E_WhichtoReg(e_WhichtoReg),
338
        .E_RegDst(e_RegDst),
339
        .E_DM_type(e_DM_type),
340
        .E_imm32(e_imm32),
341
342
        .M_A2(m_rt),
343
        .M_A3(m_A3),
344
        .M_RD2(m_RD2),
345
        .M_ALUout(m_res),
346
        .M_PC(M_PC),
347
        .M_PC8(M_PC8),
348
        .M_Tnew(m_Tnew) ,
349
        .M_Wegrf(m_Wegrf),
350
        .M_WeDm(m_WeDm),
351
        .M_WhichtoReg(m_WhichtoReg),
352
        .M_RegDst(m_RegDst),
```

```
353
       .M_DM_type(m_DM_type),
354
       .M_{imm32}(m_{imm32})
355
       ):
356
     357
       //DM
358
       assign m_Address = {m_res[31:2],{2{1'b0}}};
359
       assign M_WD_f = (d_SelDM)?WD:m_RD2;
360
       DM dm(
361
       .Address(m_Address),
362
       .WD(M_WD_f),
       .clk(clk),
363
364
       .reset(reset),
365
       .pc(M_PC),
366
       .WE(m_WeDm),
367
       .DM_type(m_DM_type),
368
369
       .RD(m_RD)
370
       );
371
       //MEM_WE
372
       MEM M_reg(
373
       .clk(clk),
374
       .reset(reset),
375
       .M_A3(m_A3),
376
       .M_ALUout(m_res),
377
       .M_RD(m_RD),
378
       .M_PC(M_PC),
379
       .M_PC8(M_PC8),
380
       .M_Wegrf(m_Wegrf),
381
       .M_WhichtoReg(m_WhichtoReg),
382
       .M_RegDst(m_RegDst),
383
       .M_imm32(m_imm32),
384
       .M_Tnew(m_Tnew),
385
386
       .W_A3(w_A3),
387
       .W_ALUout(w_res),
388
       .W_RD(w_RD),
389
       .W_PC(W_PC),
390
       .W_PC8(W_PC8),
391
       .W_Wegrf(w_Wegrf),
392
       .W_WhichtoReg(w_WhichtoReg),
393
       .W_RegDst(w_RegDst),
394
       .W_imm32(w_imm32),
395
       .W_Tnew(w_Tnew)
396
       );
397
    398
    endmodule
399
```

## F级流水线

#### 1. PC

#### (1) 端口说明

#### 表1-IFU端口说明

| 序号 | 信号名         | 方向 | 描述                                        |
|----|-------------|----|-------------------------------------------|
| 1  | clk         | I  | 时钟信 <del>号</del>                          |
| 2  | reset       | I  | 同步复位信号,将PC值置为0x0000_3000:<br>0:无效<br>1:复位 |
| 3  | en          | I  | 使能信号,决定是否阻塞                               |
| 4  | NPC[31:0]   | I  | 下一周期PC的地址                                 |
| 5  | instr[31:0] | 0  | 将IM中,要执行的指令输出                             |
| 6  | PC[31:0]    | 0  | 当前执行的PC                                   |

#### (2) 功能定义

#### 表2-IFU功能定义

| 序号 | 功能     | 描述                      |
|----|--------|-------------------------|
| 1  | 复位     | reset有效时,PC置为0x00000000 |
| 2  | 更新PC的值 | 将PC赋值为NPC               |
| 3  | 输出指令   | 根据PC的值,取出IM中的指令         |

```
`timescale 1ns / 1ps
 1
 2
    `include "macro.v"
    module PC(input clk,
 4
              input reset,
 5
              input en,
 6
              input [31:0] NPC,
 7
 8
              output [31:0] Instr,
9
             // output [31:0] PC8,
10
              output [31:0] PC
11
                  );
        reg [31:0] now_PC = `PC_Initial;
12
13
        wire [11:0] Address;
        //transfer
14
15
        always @(posedge clk)begin
16
            if (reset)begin
17
                 now_PC <= `PC_Initial;</pre>
18
            end
19
            else begin
20
                if (en)begin
21
                     now_PC <= NPC;</pre>
22
                          if(Instr!=0)begin
                     //$display("%d Instr:%h,PC:%h",$time,Instr,PC);
23
24
                          end
```

```
25
                 end
26
                 else begin
27
                      now_PC <= now_PC;</pre>
28
                 end
29
             end
30
         end
31
         assign Address = now_PC[13:2];
32
         IM im(.Address(Address),.Instr(Instr));
33
        assign PC = now_PC;
34
         //assign PC8 = now_PC+8;
35
36
    endmodule
37
```

```
1
    //内置IM
 2
    `timescale 1ns / 1ps
 3
    module IM(input [11:0] Address,
               output [31:0] Instr);
 4
 5
        reg [31:0] _memory[12'hfff:12'hc00];
 6
        integer i = 0;
 7
        initial begin
 8
            for(i=12 hc00; i<=12 hfff; i=i+1) begin
                _{memory[i]} = 0;
 9
10
            end
                $readmemh("code.txt",_memory,(32'h3000>>2));
11
12
                //$readmemh("nop.txt",_memory,(32'h3000>>2));
13
                //$readmemh("test4.txt",_memory,(32'h3000>>2));
                //$readmemh("p5_code_1.txt",_memory,(32'h3000>>2));
14
                //$readmemh("block.txt",_memory,(32'h3000>>2));
15
                //$readmemh("transfer.txt",_memory,(32'h3000>>2));
16
17
                //$readmemh("test02.txt",_memory,(32'h3000>>2));
18
                //$readmemh("beq.txt",_memory,(32'h3000>>2));
             //$readmemh("add.txt",_memory,(32'h3000>>2));
19
20
        end
21
        assign Instr = _memory[Address];
22
    endmodule
23
24
```

## D级流水线

#### **1. GRF**

(1) 端口说明

表3-GRF端口说明

| 序号 | 信号名       | 方向 | 描述                                       |
|----|-----------|----|------------------------------------------|
| 1  | clk       | I  | 时钟信号                                     |
| 2  | reset     | I  | 同步复位信号,将32个寄存器中全部清零<br>1:清零<br>0:无效      |
| 3  | WE        | I  | 写使能信号<br>1:可向GRF中写入数据<br>0:不能向GRF中写入数据   |
| 4  | A1[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,将其中存储的数据<br>读出到RD1 |
| 5  | A2[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,将其中存储的数据<br>读出到RD2 |
| 6  | A3[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,作为RD的写入地址          |
| 7  | WD[31:0]  | I  | 32位写入数据                                  |
| 8  | WPC[31:0] | I  | 当前写入GRF的PC                               |
| 9  | RD1[31:0] | 0  | 输出A1指定的寄存器的32位数据                         |
| 10 | RD2[31:0] | 0  | 输出A2指定的寄存器的32位数据                         |

#### (2) 功能定义

#### 表4-GRF功能定义

| 序号 | 功能   | 描述                                    |
|----|------|---------------------------------------|
| 1  | 同步复位 | reset为1时,将所有寄存器清零                     |
| 2  | 读数据  | 将A1和A2地址对应的寄存器的值分别通过RD1和RD2读出         |
| 3  | 写数据  | 当WE为1且时钟上升沿来临时,将WD写入到A3对应的寄存器内部       |
| 4  | 内部转发 | 当A1和A2之一与A3相等且写入信号为1时,用WD代替RD1或RD2的输出 |

```
`timescale 1ns / 1ps
1
2
    module GRF(input [4:0] A1,
               input [4:0] A2,
 3
4
               input [4:0] A3,
5
               input [31:0] WD,
 6
               input clk,
 7
               input reset,
8
               input WE,
9
               input [31:0] WPC,
10
               output [31:0] RD1,
11
               output [31:0] RD2);
        reg[31:0] RF[31:0];
12
13
        integer i = 0;
```

```
14
          wire eq_A1,eq_A2;
15
          assign eq_A1=(A1==A3)\&\&(A3!=0)\&WE;
16
          assign eq_A2=(A2==A3)\&\&(A3!=0)\&WE;
17
18
         initial begin
19
             for(i=0;i<=31;i=i+1)begin
                 RF[i] = 0;
20
21
             end
22
         end
23
         always@(posedge clk)begin
             if (reset)begin
24
25
                 for(i=0;i<=31;i=i+1)begin
                      RF[i] <= 0;
26
27
                 end
28
             end
29
             else begin
30
                 if (WE)begin
31
                      RF[A3] <= WD;</pre>
32
                      RF[0] \leftarrow 0;
                      if (A3!=0)begin
33
                          $display("%d@%h: $%d <= %h", $time, WPC, A3, WD);
34
35
                      end
36
                 end
37
                 else begin
38
                      RF[A3] <= RF[A3];</pre>
39
                 end
40
             end
41
         end
42
         assign RD1 = eq_A1?WD:RF[A1];
43
         assign RD2 = eq_A2?WD:RF[A2];
44
    endmodule
45
```

#### **2. EXT**

#### (1) 端口说明

#### 表9-EXT端口说明

| 序号 | 信号名         | 方向 | 描述                                                             |
|----|-------------|----|----------------------------------------------------------------|
| 1  | imm16[15:0] | 1  | 代扩展的16位信号                                                      |
| 2  | sign[2:0]   | I  | 无符号或符号扩展选择信号<br>3'b001: 无符号扩展<br>3'b010: 符号扩展<br>3'b100: 寄存到高位 |
| 3  | imm32[31:0] | 0  | 扩展后的32位的信号                                                     |

#### (2) 功能定义

| 序号 | 功能    | 描述                          |
|----|-------|-----------------------------|
| 1  | 无符号扩展 | 当sign为3′b001时,将imm16无符号扩展输出 |
| 2  | 符号扩展  | 当sign为3′b010时,将imm16符号扩展输出  |
| 3  | 存储到高位 | 当sign为3′100时,将imm16存在高16位   |

```
`timescale 1ns / 1ps
 2
    module EXT(input [15:0] imm16,
 3
                input [2:0] sign,
 4
                output reg [31:0] imm32);
        always @(*)begin
 6
             if (sign == 3'b001)begin
 7
                 imm32 = \{\{16\{1'b0\}\}, imm16\};
 8
             end
 9
             else if (sign == 3'b010)begin
                 imm32 = \{\{16\{imm16[15]\}\}, imm16\};
10
11
             end
             else begin
12
13
                 imm32 = \{imm16, \{16\{1'b0\}\}\};
14
             end
15
         end
16
    endmodule
17
```

#### 3. Controller

(1) 端口说明

表11-Controller端口说明

| 序号 | 信号名             | 方向 | 描述                                                                                       |
|----|-----------------|----|------------------------------------------------------------------------------------------|
| 1  | op[5:0]         | I  | instr[31:26]6位控制信号                                                                       |
| 2  | func[5:0]       | I  | instr[5:0]6位控制信号                                                                         |
| 3  | AluOp[6:0]      | Ο  | ALU的控制信号                                                                                 |
| 4  | WeGrf           | 0  | GRF写使能信号<br>0:禁止写入<br>1:允许写入                                                             |
| 5  | WeDm            | 0  | DM的写入信号<br>0:禁止写入<br>1:允许写入                                                              |
| 6  | branch[3:0]     | 0  | PC转移位置选择信号<br>4'b0001:其他情况<br>4'b0010:beq<br>4'b0100:j  jal<br>4'b1000:jr;               |
| 7  | AluSrc1[3:0]    | 0  | 参与ALU运算的第一个数<br>4'b0001: RD1<br>4'b0010: RD2                                             |
| 8  | AluSrc2[3:0]    | Ο  | 参与ALU运算的第二个数,来自GRF还是imm<br>4'b0001: RD2<br>4'b0010: imm32<br>4'b0100: offset             |
| 9  | WhichtoReg[3:0] | Ο  | 将何种数据写入GRF?<br>4'b0001: ALU计算结果<br>4'b0010: DM读出信号<br>4'b0100: upperImm<br>4'b1000: PC+4 |
| 10 | RegDst[3:0]     | 0  | 写入GRF的哪个寄存器?<br>4'b0001:rd<br>4'b0010:rt<br>4'b0100:31号寄存器                               |
| 11 | SignExt[2:0]    | Ο  | 拓展方式:<br>3'b001:0拓展<br>3'b010:符号拓展<br>3'b100:存储到高位                                       |
| 12 | B_change[3:0]   | 0  | B转移的类型<br>4'b0001:beq<br>4'b0010:slt<br>4'b0100:blez                                     |
| 13 | DM_type[3:0]    | 0  | 存取指令类型:<br>4'b0001:lw/sw<br>4'b0010:lh/sh<br>4'b0100:lb/sb                               |

| 序号 | 信号名            | 方向 | 描述                         |
|----|----------------|----|----------------------------|
| 14 | D_Tuse_rs[1:0] | 0  | 指令的rs寄存器的值从第一次进入D级到被使用的周期数 |
| 15 | D_Tuse_rt[1:0] | 0  | 指令的rt寄存器的值从第一次进入D级到被使用的周期数 |
| 16 | D_Tnew[1:0]    | 0  | 指令从进入D开始到产生运算结果需要的周期数      |

```
1
    `timescale 1ns / 1ps
2
    module Controller(input [5:0] op,
 3
                       input [5:0] func,
 4
                      output [6:0] ALUop,
 5
                      output Wegrf,
 6
                      output WeDm,
 7
                      output [3:0] branch,
                      output [3:0] AluSrc1,
 8
9
                      output [3:0] AluSrc2,
                      output [7:0] WhichtoReg,
10
11
                      output [3:0] RegDst,
12
                      output [2:0] SignExt,
13
                      output [3:0] B_change,
14
                      output [3:0] DM_type,
15
                      output [1:0] D_Tuse_rs,
16
                      output [1:0] D_Tuse_rt,
17
                      output [1:0] D_Tnew);
18
    //指令定义??
19
    wire
    _addu,_subu,_ori,_lw,_sw,_lui,_beq,_andi,_jal,_j,_jr,_sll,_add,_sub,_slt,_l
    b,_sb,_lh,_sh,_addi,_and,_or,_sllv,_blez;
20
    //R??
   assign _addu = (op == 6'b000000)&&(func == 6'b100001);
21
22
    assign \_subu = (op == 6'b000000)&&(func == 6'b100011);
    assign \_add = (op == 6'b000000) \&\& (func == 6'b100000);
23
24
    assign \_sub = (op == 6'b000000)&&(func == 6'b100010);
    assign _s11 = (op == 6'b000000) &&(func == 6'b000000);
25
26
    assign _slt = (op == 6'b000000)&&(func == 6'b101010);
27
    assign \_and = (op == 6'b000000)&&(func == 6'b100100);
28
    assign \_or = (op == 6'b000000) \&\& (func == 6'b100101);
    assign _sllv = (op == 6'b000000)\&\&(func == 6'b000100);
29
30
    assign _{jr} = (op == 6'b000000) \&\&(func == 6'b001000);
31
32
    //I??
    assign _{ori} = op == 6'b001101;
33
34
   assign _{lw} = op == 6'b100011;
35
    assign _{sw} = op == 6'b101011;
36
    assign _{1ui} = op == 6'b001111;
37
    assign _{beq} = op == 6'b000100;
    assign \_andi = op == 6'b001100;
38
39
    assign \_addi = op == 6'b001000;
40
    assign _{1b} = op == 6'b100000;
41
    assign \_sb = op == 6'b101000;
42
    assign _1h
               = op == 6'b100001;
43
    assign \_sh = op == 6'b101001;
44
    assign _blez = op == 6'b000110;
45
46
    //_j
47
    assign _{jal} = op == 6'b000011;
```

```
48 | assign _{j} = op == 6'b000010;
49
   //输出定义
   50
51 //category
  wire calc_r,calc_i,shift,shift_v,load,store,b_type,j_type;
53 | assign calc_r = add|\_sub|\_addu|\_subu|\_and|\_or|\_slt;
54 | assign calc_i = _andi||_ori;
55
   assign shift = _sll;
56 assign shift_v = 1'b0;
   assign load = _{lw}|_{lm}
  assign store = _sw||_sh||_sb;
58
59
  assign b_type = _beq;
60
   assign j_type = _jal||_j;
wire ALUop_6,ALUop_5,ALUop_4,ALUop_3,ALUop_2,ALUop_1,ALUop_0;
63
   assign ALUop_0 =
   ~ALUOP_6&&~ALUOP_5&&~ALUOP_4&&~ALUOP_3&&~ALUOP_2 &&~ALUOP_1;
  assign ALUop_1 = _subu||_sub;
64
65 | assign ALUop_2 = _andi||_and;
  assign ALUop_3 = _ori||_or;
  assign ALUop_4 = _s11||_s11v;
68 | assign ALUop_5 = 1'b0;
69
   assign ALUop_6 = 1'b0;
wire branch_3, branch_2, branch_1, branch_0;
72
  assign branch_0 = ~branch_3&&~branch_2&&~branch_1;
73
  assign branch_1 = _beq||_blez;
74 | assign branch_2 = _j||_jal;
75 | assign branch_3 = _jr;
   77
   wire AluSrc1_3,AluSrc1_2,AluSrc1_1,AluSrc1_0;
78
  assign AluSrc1_0 = ~AluSrc1_3&&~AluSrc1_2&&~AluSrc1_1;
79
  assign AluSrc1_1 = _sll;
80 assign AluSrc1_2 = 1'b0;
81
  assign AluSrc1_3 = 1'b0;
   83
   wire AluSrc2_3,AluSrc2_2,AluSrc2_1,AluSrc2_0;
  assign AluSrc2_0 = ~AluSrc2_3&&~AluSrc2_2&&~AluSrc2_1;
84
85 assign AluSrc2_1 =
   _{lw}|_{sw}|_{ori}|_{andi}|_{sb}|_{lb}|_{sh}|_{lh}|_{addi}|_{lui};
  assign AluSrc2_2 = _sl1;
   //assign AluSrc2_2 = 1'b0;
88
   assign AluSrc2_3 = _blez;
   89
90
   wire
   WhichtoReg_7, WhichtoReg_6, WhichtoReg_5, WhichtoReg_4, WhichtoReg_3, WhichtoReg
   _2,WhichtoReg_1,WhichtoReg_0;
91 | assign WhichtoReg_0 =
   ~WhichtoReg_1&&~WhichtoReg_2&&~WhichtoReg_3&&~WhichtoReg_4&&~WhichtoReg_5&&
   ~WhichtoReg_6&&~WhichtoReg_7;
  assign WhichtoReg_1 = _lw||_lh||_lb;
92
   assign WhichtoReg_2 = _lui;
94 | assign WhichtoReg_3 = _jal;
95 | assign WhichtoReg_4 = _slt;
96
  assign WhichtoReg_5 = 1'b0;
97 | assign WhichtoReg_6 = 1'b0;
98
   assign WhichtoReg_7 = 1'b0;
```

```
100
    wire RegDst_3,RegDst_2,RegDst_1,RegDst_0;
101
    assign RegDst_0 = ~RegDst_1&&~RegDst_2&&~RegDst_3;
102
    assign RegDst_1 =
    _beq||_lui||_lw||_sw||_ori||_andi||_sh||_lh||_sb||_lb||_addi;
103
    assign RegDst_2 = _jal;
104
    assign RegDst_3 = 1'b0;
    105
106
   wire SignExt_2,SignExt_1,SignExt_0;
107
   assign SignExt_0 = ~SignExt_1&&~SignExt_2;
108
   assign SignExt_1 = _lw||_sw||_beq||_andi||_lh||_sh||_lb||_sb||_blez||_addi;
109
   assign SignExt_2 = _lui;
    110
111
   wire B_change_3,B_change_2,B_change_1,B_change_0;
112 | assign B_change_0 = _beq;
113
   assign B_change_1 = _slt;
114
   assign B_change_2 = _blez;
   assign B_change_3 = 1'b0;
115
116
   117 | wire DM_type_3, DM_type_2, DM_type_1, DM_type_0;
118 | assign DM_type_0 = _1w|_sw;
119 \mid assign DM_type_1 = _lh||_sh;
120 | assign DM_type_2 = _1b||_sb;
121 | assign DM_type_3 = 1'b0;
123
   wire D_Tuse_rs_1,D_Tuse_rs_0;
124
   assign D_Tuse_rs_1 = 1'b0;
125
   assign D_Tuse_rs_0 = calc_r||calc_i||shift_v||load||store;
126
   127 wire D_Tuse_rt_1,D_Tuse_rt_0;
128
   assign D_Tuse_rt_1 = store;
129
   assign D_Tuse_rt_0 = calc_r||shift||shift_v;
    130
131
   //输出结果??
132 assign ALUop
    {ALUOP_6, ALUOP_5, ALUOP_4, ALUOP_3, ALUOP_2, ALUOP_1, ALUOP_0};
133
   assign Wegrf
    _sub||_addu||_subu||_ori||_lui||_sll||_jal||_andi||_lw||_add;
134
   assign WeDm
                 = _sw||_sh||_sb;
135 assign branch
                  = {branch_3,branch_2,branch_1,branch_0};
136
   assign AluSrc1 = {AluSrc1_3,AluSrc1_2,AluSrc1_1,AluSrc1_0};
137
   assign AluSrc2 = {AluSrc2_3,AluSrc2_2,AluSrc2_1,AluSrc2_0};
138
    assign WhichtoReg =
    {WhichtoReg_7, WhichtoReg_6, WhichtoReg_5, WhichtoReg_4, WhichtoReg_3, WhichtoRe
    g_2,WhichtoReg_1,WhichtoReg_0);
139
   assign RegDst = {RegDst_3,RegDst_1,RegDst_0};
140 | assign SignExt = {SignExt_2,SignExt_1,SignExt_0};
141
   assign B_change = {B_change_3,B_change_2,B_change_1,B_change_0};
142 | assign DM_type = {DM_type_3,DM_type_2,DM_type_1,DM_type_0};
143 | assign D_Tuse_rs = {D_Tuse_rs_1,D_Tuse_rs_0};
144
   assign D_Tuse_rt = {D_Tuse_rt_1,D_Tuse_rt_0};
145
    assign D_Tnew = (load)?2'd3:
    (calc_i||calc_r||shift||shift_v)?2'd2:
146
147
    (_lui)?2'd1:
   2'd0;
148
149
150
    endmodule
151
```

#### 4.NPC

#### NPC (下一指令计算单元)

该模块根据当前pc(包括D级和F级)和其他控制信号(NPCOp, CMP输出信息),计算出下一指令所在的地址npc,传入IFU模块。

| 信号名        | 方向 | 位宽 | 描述                                                                 |
|------------|----|----|--------------------------------------------------------------------|
| F_pc       | I  | 32 | F级指令地址                                                             |
| D_pc       | I  | 32 | D级指令地址                                                             |
| offset     | I  | 32 | 地址偏移量,用于计算B类指令所要跳转的地址                                              |
| imm26      | I  | 26 | 当前指令数据的前26位(0~25),用于计算jal和j指令所要跳转的地址                               |
| ra         | I  | 32 | 储存在寄存器(\$ra或是jalr指令中存储"PC+4"的寄存器)中的地址数据,用于实现jr和jalr指令              |
| ALU_change | I  | 1  | B类指令判断结果 1: 说明当前B类指令的判断结果为真 0: 说明判断结果为假                            |
| branch     | I  | 4  | NPC功能选择 0x000:顺序执行 0x001:B类指令跳转<br>0x010: jal/j跳转 0x011: jr/jalr跳转 |
| npc        | 0  | 32 | 输出下一指令地址                                                           |
| PC8        | 0  | 32 | jr指令时存储PC+8的值                                                      |

```
1 \rimescale 1ns / 1ps
 2
   module NPC(input [31:0] F_PC,
 3
               input [31:0] D_PC,
               input [31:0] offset,
 4
 5
               input [25:0] imm26,
 6
               input [31:0] ra,
 7
               input [3:0] branch,
               input ALU_change,
 8
9
10
               output reg [31:0] npc,
11
                  output [31:0] PC8
12
   wire [31:0] PC4;
13
14 //wire [31:0] PC8;
15 assign PC4 = F_PC+4;
   assign PC8 = D_PC+8;
16
17
   always @(*)begin
        if (branch == 4'b0001)begin
18
19
            npc = PC4;
20
        end
        else if (branch == 4'b0010)begin
21
22
            if (ALU_change)begin
23
                npc = D_PC + 4 + \{offset[29:0], \{2\{1'b0\}\}\};
24
            end
```

```
25
             else begin
                 npc = D_PC + 8;
26
27
28
        end
29
         else if (branch == 4'b0100)begin
30
             npc = \{D_PC[31:28], imm26, \{2\{1'b0\}\}\};
31
              //F_Instr=0;
32
        end
33
        else begin
34
            npc = ra;
35
        end
36
   end
37
38
    endmodule
39
```

### 5.B\_transfer(B类指令比较单元)

该单元根据输入的CMPOp信号对当前B指令的类型进行判断,进而对当前输入的数值进行相应比较,最后输出结果。

| 信号名        | 方向 | 位宽 | 描述                                                             |
|------------|----|----|----------------------------------------------------------------|
| Α          | I  | 32 | 输入B_transfer单元的第一个数据                                           |
| В          | 1  | 32 | 输入B_transfer单元的第二个数据                                           |
| Туре       | I  | 4  | Type功能选择信号<br>0x0001: beq判断<br>0x0010: slt判断<br>0x0100: blez判断 |
| ALU_change | 0  | 1  | 判断结果输出<br>1: 判断结果为真<br>0: 判断结果为假                               |

```
1
    `timescale 1ns / 1ps
 2
    module B_transfer(input [31:0] A,
 3
                      input [31:0] B,
 4
                      input [3:0] Type,
 5
                      output ALU_change);
 6
   wire eq,less,more;
   //calc ALU_change
 7
8 assign eq = (A == B);
   assign less = $signed(A)<$signed(B);</pre>
10 | assign more = $signed(A)>$signed(B);
11
   //calc B
12 wire beq,slt,blez;
13 assign beq = eq;
14 assign slt = less;
15 | assign blez = eq||less;
16
   //mux
17
   assign ALU_change = (Type == 4'b0001)?beq:
```

## E级流水线

#### 1. ALU

#### (1) 端口说明

#### 表5-ALU端口说明

| 序号 | 信号名        | 方向 | 描述                                                                                                   |
|----|------------|----|------------------------------------------------------------------------------------------------------|
| 1  | A[31:0]    | 1  | 参与运算的第一个数                                                                                            |
| 2  | B[31:0]    | 1  | 参与运算的第二个数                                                                                            |
| 3  | ALUop[6:0] | I  | 决定ALU做何种操作<br>7'b000001: 无符号加<br>7'b000010: 无符号减<br>7'b000100: 与<br>7'b001000: 或<br>7'b010000: 左移位运算 |
| 4  | res        | О  | A与B做运算后的结果                                                                                           |

#### (2) 功能定义

#### 表6-ALU功能定义

| 序号 | 功能    | 描述                     |
|----|-------|------------------------|
| 1  | 加运算   | res = A + B            |
| 2  | 减运算   | res = A - B            |
| 3  | 与运算   | res = A & B            |
| 4  | 或运算   | res = A   B            |
| 5  | 左移位运算 | Res=A< <b< td=""></b<> |

```
8 always @(*)begin
 9
     case(ALUop)
           `_ADD:
 10
 11
          res = A+B;
           `_SUB:
 12
 13
          res = A+\sim B+1;
 14
           `_AND:
 15
          res = A\&B;
          `_OR:
 16
 17
          res = A | B;
 18
           `_SLL:
 19
          res = A<<B;
 20
           default:res = 32'd0;
 21
      endcase
 22 end
 23
 24 endmodule
 25
```

## M级流水线

#### 1. DM

(1) 端口说明

#### 表7-DM端口说明

| 序号 | 信号名           | 方向 | 描述                                                          |
|----|---------------|----|-------------------------------------------------------------|
| 1  | clk           | I  | 时钟信号                                                        |
| 2  | reset         | I  | 异步复位信号<br>0:无效<br>1:内存值全部清零                                 |
| 3  | WE            | I  | 写使能信号<br>0:禁止写入<br>1:允许写入                                   |
| 4  | Address[31:0] | I  | 读取或写入信号地址                                                   |
| 5  | WD[31:0]      | I  | 32为写入数据                                                     |
| 6  | pc[31:0]      | I  | 当前输入DM的PC值(用于测试)                                            |
| 7  | RD[31:0]      | 0  | 32位读出数据                                                     |
| 8  | DM_type[3:0]  | 0  | 决定存取指令类型<br>4'b0001 lw/sw<br>4'b0010 lh/sh<br>4'b0100 lb/sb |

(2) 功能定义

| 序号 | 功能   | 描述                               |
|----|------|----------------------------------|
| 1  | 异步复位 | 当reset为1时,DM中所有数据清零              |
| 2  | 写入数据 | 当WE有效时,时钟上升沿来临时,WD中数据写入A对应的DM地址中 |
| 3  | 读出数据 | RD永远读出A对应的DM地址中的值                |

```
`timescale 1ns / 1ps
 1
 2
    module DM(input [31:0] Address,
 3
               input [31:0] WD,
 4
               input clk,
               input reset,
 6
               input WE,
 7
               input [3:0] DM_type,
 8
               input [31:0] pc,
 9
               output [31:0] RD);
10
        wire [1:0] low2;
11
        wire [31:0] new_h,new_b,DM_input,DM_output;
12
        reg [31:0]dm[3071:0];
        assign low2 = Address[1:0];
13
14
        integer i = 0;
15
        initial begin
16
             for(i=0;i<=3071;i=i+1)begin
17
                 dm[i] = 0;
18
             end
19
        end
        always @(posedge clk)begin
20
21
             if (reset)begin
22
                 for(i=0;i<=3071;i=i+1)begin
23
                     dm[i] <= 0;</pre>
24
                 end
25
             end
26
             else begin
27
                 if (WE)begin
28
                     dm[Address[13:2]]
                                          <= DM_input;
29
                     $display("%d@%h: *%h <= %h",$time, pc, Address,DM_input);</pre>
30
                 end
31
                 else begin
32
                     dm[Address[13:2]] <= dm[Address[13:2]];</pre>
33
                 end
34
             end
35
        end
36
        DM_In
    din(.low2(low2),.WD(WD),.RD(DM_output),.new_h(new_h),.new_b(new_b));
37
        assign DM_input = (DM_type == 4'b0001)?WD:
38
         (DM_type == 4'b0010)?new_h:
39
        new_b;
40
        assign DM_output = dm[Address[13:2]];
41
        DM_Out dot(.low2(low2),.DM_type(DM_type),.DM_output(DM_output),.RD(RD));
42
43
    endmodule
44
```

```
1 //DM_In DM输入信号
2 `timescale 1ns / 1ps
```

```
module DM_In(input [1:0] low2,
 4
                 input [31:0] WD,
 5
                 input [31:0] RD,
 6
                 output [31:0] new_h,
 7
                 output [31:0] new_b);
    //initial
 8
9
    wire [7:0] WD0, WD1, WD2, WD3, RD0, RD1, RD2, RD3;
10
    assign WD0 = WD[7:0];
11
    assign WD1 = WD[15:8];
12
    assign WD2 = WD[23:16];
13
    assign WD3 = WD[31:24];
14
    assign RD0 = RD[7:0];
15
    assign RD1 = RD[15:8];
16 | assign RD2 = RD[23:16];
17
    assign RD3 = RD[31:24];
18
19
    //1b,sb
20
    wire [7:0] new_b3, new_b2, new_b1, new_b0;
21 assign new_b0 = (low2 == 2'b00)?wD0:RD0;
22
    assign new_b1 = (low2 == 2'b01)?wD1:RD1;
    assign new_b2 = (low2 == 2'bl0)?wd2:Rd2;
23
24
    assign new_b3 = (low2 == 2'b11)?WD3:RD3;
25
    assign new_b = {new_b3,new_b2,new_b1,new_b0};
26
    //1h,sh
27
    wire [7:0] new_h3, new_h2, new_h1, new_h0;
   assign new_h0 = (1ow2 == 2'b00)?wD0:RD0;
28
29
    assign new_h1 = (low2 == 2'b00)?wD1:RD1;
30
    assign new_h2 = (low2 == 2'bl0)?WD2:RD2;
31 | assign new_h3 = (low2 == 2'bl0)?wd3:Rd3;
32
    assign new_h = {new_h3,new_h2,new_h1,new_h0};
33
34
35
    endmodule
36
```

```
//DM_Out DM输出信号
1
 2
    `timescale 1ns / 1ps
    module DM_Out(input [1:0] low2,
 3
 4
                   input [3:0] DM_type,
 5
                   input [31:0] DM_output,
 6
                   output [31:0] RD);
 7
        wire DM_output_3,DM_output_2,DM_output_1,DM_output_0;
 8
        assign DM_output_0 = DM_output[7:0];
 9
        assign DM_output_1 = DM_output[15:8];
10
        assign DM_output_2 = DM_output[23:16];
11
        assign DM_output_3 = DM_output[31:24];
12
        wire [31:0] out_h,out_b;
13
        //sb,1b
14
        wire [7:0] low_b;
        assign low_b = (low_2 == 2'b_{00})?DM_output_0:
15
16
        (low2 == 2'b01)?DM\_output_1:
        (low2 == 2'b10)?DM_output_2:
17
18
        DM_output_3;
19
        assign out_b = \{\{24\{1'b0\}\}, low_b\};
20
        //sh,1h
21
        wire [15:0] low_h;
22
        assign low_h = (low2 == 2'b00)?{DM_output_1,DM_output_0}:
```

```
23
       {DM_output_3,DM_output_2};
24
        assign out_h = \{\{16\{1'b0\}\}, low_h\};
25
        //output
        assign RD = (DM_type == 4'b0001)?DM_output:
26
27
        (DM\_type == 4'b0010)?out\_h:
28
        out_b;
29
30
    endmodule
31
```

## 各级流水线寄存器

1.IF\_ID

### D\_Reg (IF/ID流水寄存器)

| 方向 | 信号名     | 位宽 | 描述        | 输入来源          |
|----|---------|----|-----------|---------------|
| I  | clk     | 1  | 时钟信号      | mips.v中的clk   |
| 1  | reset   | 1  | 同步复位信号    | mips.v中的reset |
| I  | en      | 1  | D级寄存器使能信号 | stall信号取反     |
| I  | F_instr | 32 | F级instr输入 | IFU_instr     |
| I  | F_pc    | 32 | F级pc输入    | IFU_pc        |
| I  | F_pc8   | 32 | F级pc8输入   | IFU_pc + 8    |
| 0  | D_instr | 32 | D级instr输出 |               |
| 0  | D_pc    | 32 | D级pc输出    |               |
| 0  | D_pc8   | 32 | D级pc8输出   |               |

```
`timescale 1ns / 1ps
1
    `include "macro.v"
 2
 3
    module IF(input clk,
 4
              input reset,
 5
              input en,
              input [31:0] F_Instr,
 6
 7
              input [31:0] F_PC,
 8
             // input [31:0] F_PC8,
9
              output reg [31:0] D_Instr,
10
              output reg [31:0] D_PC
              //output reg [31:0] D_PC8
11
12
                  );
13
        always @(posedge clk)begin
14
            if (reset)begin
15
                 D_Instr <= 0;</pre>
                 D_PC <= `PC_Initial;</pre>
16
17
                // D_PC8 <= 0;
18
            end
```

```
19
            else begin
20
               if (en)begin
21
                   D_Instr <= F_Instr;</pre>
22
                   D_PC <= F_PC;
                  // D_PC8 <= F_PC8;
23
24
                end
25
                   else begin
26
                        D_Instr <= D_Instr;</pre>
27
                  D_PC <= D_PC;
                 // D_PC8 <= D_PC8;
28
29
                   end
30
                //$display("%d F_Instr:%h F_PC:%h",$time,F_Instr,F_PC);
            end
31
32
        end
33 endmodule
34
```

## 2.ID\_EX

### E\_Reg (ID/EX流水寄存器)

| 方向 | 信号名          | 位宽 | 描述              | 输入来源                     |
|----|--------------|----|-----------------|--------------------------|
| I  | clk          | 1  | 时钟信号            | mips.v中的clk              |
| I  | reset        | 1  | 同步复位信号          | mips.v中的reset            |
| I  | clr          | 1  | E级寄存器清空信号       | HazardUnit中stall信号       |
| I  | D_RD1        | 32 | D级GRF输出RD1      | 通过B_transfer_D1转发的数据     |
| I  | D_RD2        | 32 | D级GRF输出RD2      | 通过B_transfer_D2转发的数<br>据 |
| 1  | D_instr_s    | 5  | D级instr的shamt   | D_instr的s域数据             |
| I  | D_A1         | 5  | D级A1输入          | D_instr的rs域数据            |
| I  | D_A2         | 5  | D级A2输入          | D_instr的rt域数据            |
| I  | D_A3         | 5  | D级A3输入          | 通过MUX_A3选择出的数据           |
| 1  | D_imm32      | 32 | D级imm32输入       | 通过EXT模块扩展出的数据            |
| I  | D_PC         | 32 | D级PC输入          | 前一级相同信号                  |
| I  | D_PC8        | 32 | D级PC8输入         | 前一级相同信号                  |
| 1  | Tnew_D       | 2  | D级指令的Tnew输<br>入 | 前一级相同信号                  |
| I  | D_Wegrf      | 1  | D级控制信号输入        | 前一级相同信号                  |
| I  | D_WeDm       | 1  | D级控制信号输入        | 前一级相同信号                  |
| I  | D_ALUop      | 7  | D级控制信号输入        | 前一级相同信号                  |
| I  | D_AluSrc1    | 4  | D级控制信号输入        | 前一级相同信号                  |
| I  | D_AluSrc2    | 4  | D级控制信号输入        | 前一级相同信号                  |
| I  | D_WhichtoReg | 8  | D级控制信号输入        | 前一级相同信号                  |
| I  | D_RegDst     | 4  | D级控制信号输入        | 前一级相同信号                  |
| I  | D_DM_type    | 4  | D级控制信号输入        | 前一级相同信号                  |
| 0  | E_RD1        | 32 | E级RD1输出         |                          |
| 0  | E_RD2        | 32 | E级RD2输出         |                          |
| 0  | E_instr_s    | 5  | 移位指令的位移数        |                          |
| 0  | E_A1         | 5  | E级A1输出          |                          |
| 0  | E_A2         | 5  | E级A2输出          |                          |
| 0  | E_A3         | 5  | E级A3输出          |                          |
| 0  | E_imm32      | 32 | E级imm32输出       |                          |

| 方向 | 信号名          | 位<br>宽 | 描述          | 输入来源 |
|----|--------------|--------|-------------|------|
| 0  | E_PC         | 32     | E级PC输出      |      |
| 0  | E_PC8        | 32     | E级PC8输出     |      |
| 0  | E_Tnew       | 2      | E级指令的Tnew输出 |      |
| 0  | E_Wegrf      | 1      | E级控制信号输出    |      |
| 0  | E_WeDm       | 1      | E级控制信号输出    |      |
| 0  | E_ALUop      | 7      | E级控制信号输出    |      |
| 0  | E_AluSrc1    | 4      | E级控制信号输出    |      |
| 0  | E_AluSrc2    | 1      | E级控制信号输出    |      |
| 0  | E_WhichtoReg | 1      | E级控制信号输出    |      |
| 0  | E_RegDst     | 3      | E级控制信号输出    |      |
| 0  | E_DM_type    | 4      | E级控制信号输出    |      |

#### • 运算功能

 $Tnew_E = (Tnew_D > 0)$ ?  $Tnew_D - 1$ :  $OTnew_E = (Tnew_D > 0)$ ?  $Tnew_D - 1$ :  $OTnew_E = (Tnew_D > 0)$ ?

```
1
    `timescale 1ns / 1ps
 2
    module ID(input clk,
 3
              input reset,
 4
              input clr,
              input [31:0] D_RD1,
 5
 6
              input [31:0] D_RD2,
 7
              input [4:0] D_instr_s,
 8
              input [4:0] D_A1,
 9
              input [4:0] D_A2,
10
              input [4:0] D_A3,
              input [31:0] D_imm32,
11
              input [31:0] D_PC,
12
13
              input [31:0] D_PC8,
14
              input [1:0] D_Tnew,
15
              input D_Wegrf,
16
              input D_WeDm,
17
              input [6:0] D_ALUop,
18
              input [3:0] D_AluSrc1,
19
              input [3:0] D_AluSrc2,
20
              input [7:0] D_WhichtoReg,
21
              input [3:0] D_RegDst,
22
              input [3:0] D_DM_type,
23
24
              output reg [31:0] E_RD1,
25
              output reg [31:0] E_RD2,
26
              output reg [4:0] E_instr_s,
27
              output reg [4:0] E_A1,
28
              output reg [4:0] E_A2,
29
              output reg [4:0] E_A3,
              output reg [31:0] E_imm32,
30
```

```
31
               output reg [31:0] E_PC,
32
               output reg [31:0] E_PC8,
33
               output reg [1:0] E_Tnew,
34
               output reg E_Wegrf,
35
               output reg E_WeDm,
36
               output reg [6:0] E_ALUop,
37
               output reg [3:0] E_AluSrc1,
38
               output reg [3:0] E_AluSrc2,
39
               output reg [7:0] E_WhichtoReg,
40
               output reg [3:0] E_RegDst,
               output reg [3:0] E_DM_type
41
42
               );
43
        always @(posedge clk)begin
44
            if (reset || clr)begin
45
               //if(reset)begin
46
                 E_instr_s
                              <= 0;
47
                 E_RD1
                              <= 0;
48
                 E_RD2
                              <= 0;
49
                 E_A1
                              <= 0;
50
                 E_A2
                              <= 0;
51
                 E_A3
                              <= 0;
52
                 E_imm32
                              <= 0;
53
                 E_PC
                              <= 0;
54
                 E_PC8
                              <= 0;
55
                     E\_Tnew <=0;
56
                 E_Wegrf
                              <= 0;
57
                              <= 0;
                 E_WeDm
58
                             <= 7'b0000001;
                 E_ALUop
59
                              <= 4'b0001;
                 E_AluSrc1
60
                 E_AluSrc2
                              <= 4'b0001;
                 E_WhichtoReg <= 8'b00000001;</pre>
61
62
                 E_RegDst
                             <= 4'b0001;
63
                              <= 4'b0001;
                 E_DM_type
64
            end
65
            else begin
66
                   E_instr_s
                                <= D_instr_s;
                                <= D_RD1;
67
                   E_RD1
68
                   E_RD2
                                <= D_RD2;
69
                                <= D_A1;
                   E_A1
                   E_A2
70
                                <= D_A2;
71
                                <= D_A3;
                   E_A3
72
                   E_imm32
                                <= D_imm32;
73
                   E_PC
                                <= D_PC;
74
                   E_PC8
                                <= D_PC8;
75
                   E_Wegrf
                                <= D_Wegrf;
76
                                <= D_WeDm;
                   E_WeDm
77
                   E_ALUop
                                <= D_ALUop;
78
                   E_AluSrc1
                                <= D_AluSrc1;
79
                   E_AluSrc2
                                <= D_AluSrc2;
80
                   E_WhichtoReg <= D_WhichtoReg;</pre>
81
                   E_RegDst
                                <= D_RegDst;
                                 <= D_DM_type;
82
                   E_DM_type
83
                       if(D_Tnew>0)begin
84
                       E_Tnew<=D_Tnew-1;</pre>
85
                       end
86
                       else E_Tnew<=0;</pre>
87
                   //$display("%d D_RD1:%d ,D_RD2:%d
    ,D_imm32:%d,D_PC:%h",$time,D_RD1,D_RD2,D_imm32,D_PC);
```

### 3.EX\_MEM

## M\_Reg (EX/MEM流水寄存器)

| 方向 | 信号名          | 位宽 | 描述          | 输入来源           |
|----|--------------|----|-------------|----------------|
| I  | clk          | 1  | 时钟信号        | mips.v中的clk    |
| I  | reset        | 1  | 同步复位信号      | mips.v中的reset  |
| I  | E_A2         | 5  | E级A2输入      | ALU_out数据      |
| I  | E_A3         | 5  | E级A3输入(转发值) | MUX_ALU选择出来的数据 |
| I  | E_RD2        | 32 | E级RD2输入     | 前一级相同信号        |
| I  | E_ALUout     | 32 | E级res输入     | 前一级相同信号        |
| I  | E_PC         | 32 | E级PC输入      | 前一级相同信号        |
| I  | E_PC8        | 32 | E级PC8输入     | 前一级相同信号        |
| I  | E_Tnew       | 2  | E级Tnew输入    | 前一级相同信号        |
| I  | E_Wegrf      | 1  | E级控制信号输入    | 前一级相同信号        |
| I  | E_WeDm       | 1  | E级控制信号输入    | 前一级相同信号        |
| 1  | E_WhichtoReg | 8  | E级控制信号输入    | 前一级相同信号        |
| I  | E_RegDst     | 4  | E级控制信号输入    | 前一级相同信号        |
| I  | E_DM_type    | 4  | E级控制信号输入    | 前一级相同信号        |
| I  | E_imm32      | 32 | E级imm32输入   | 前一级相同信号        |
| 0  | M_A2         | 5  | M级A2输出      |                |
| 0  | M_A3         | 5  | M级A3输出      |                |
| 0  | M_RD2        | 32 | M级RD2输出     |                |
| 0  | M_ALUout     | 32 | M级res输出     |                |
| 0  | M_PC         | 32 | M级PC输出      |                |
| 0  | M_PC8        | 32 | M级PC8输出     |                |
| 0  | M_Tnew       | 2  | M级Tnew输出    |                |
| 0  | M_Wegrf      | 1  | M级Tnew输出    |                |
| 0  | M_WeDm       | 1  | M级控制信号输出    |                |
| 0  | M_WhichtoReg | 8  | M级控制信号输出    |                |
| 0  | M_RegDst     | 4  | M级控制信号输出    |                |
| 0  | M_DM_type    | 4  | M级控制信号输出    |                |
| 0  | M_imm32      | 32 | M级imm32输出   |                |

### • 运算功能

 $Tnew_M = (Tnew_E > 0) ? Tnew_E - 1: 0Tnew_M = (Tnew_E > 0)? Tnew_E - 1: 0$ 

```
1
    `timescale 1ns / 1ps
    module EX(input clk,
 2
 3
               input reset.
 4
               input [4:0] E_A2,
 5
               input [4:0] E_A3,
 6
               input [31:0] E_RD2,
 7
               input [31:0] E_ALUout,
 8
               input [31:0] E_PC,
 9
               input [31:0] E_PC8,
10
               input [1:0] E_Tnew,
11
               input E_Wegrf,
12
               input E_WeDm,
13
               input [7:0] E_WhichtoReg,
14
               input [3:0] E_RegDst,
15
               input [3:0] E_DM_type,
16
               input [31:0] E_imm32,
17
               //input E_SelDM,
18
19
               output reg [4:0] M_A2,
20
               output reg [4:0] M_A3,
21
               output reg [31:0] M_RD2,
22
               output reg [31:0] M_ALUout,
23
               output reg [31:0] M_PC,
24
               output reg [31:0] M_PC8,
25
               output reg [1:0] M_Tnew,
               output reg M_Wegrf,
26
27
               output reg M_WeDm,
28
               output reg [7:0] M_WhichtoReg,
29
               output reg [3:0] M_RegDst,
30
               output reg [3:0] M_DM_type,
31
               output reg [31:0] M_imm32
32
               //output reg M_SelDM
33
               );
        always @(posedge clk)begin
34
35
             if (reset)begin
36
                 M_A2
                               <= 0;
37
                 M_A3
                               <= 0;
38
                 M_RD2
                               <= 0;
39
                 M_ALUout
                               <= 0;
40
                 M_PC
                               <= 0;
41
                 M_PC8
                               <= 0;
42
                 M_Wegrf
                               <= 0;
43
                 M_WeDm
                               <= 0;
44
                 M_WhichtoReg <= 8'b0000_0001;</pre>
45
                 M_RegDst
                              <= 4'b0001;
46
                               <= 4'b0001;
                 M_DM_type
47
                 M_imm32
                               <= 0;
48
                     M_{\text{Tnew}} <= 0;
49
               // M_SelDM<=0;
50
             end
51
             else begin
52
                 M_A2
                               <= E_A2;
53
                 M_A3
                               <= E_A3;
54
                 M_RD2
                               <= E_RD2;
55
                 M_ALUout
                              <= E_ALUout;
56
                 M_PC
                               <= E_PC;
57
                 M_PC8
                               <= E_PC8;
58
                 M_Wegrf
                               <= E_Wegrf;
```

```
59
                 M_{weDm} <= E_{weDm};
60
                 M_WhichtoReg <= E_WhichtoReg;</pre>
61
                 M_RegDst <= E_RegDst;</pre>
62
                 M_DM_type <= E_DM_type;</pre>
                 M_imm32 <= E_imm32;
63
                    if(E_Tnew>0)begin
64
65
                       M_Tnew<=E_Tnew-1;
66
                       end
67
                       else M_Tnew<=0;</pre>
68
                 //M_SelDM<=E_SelDM;</pre>
69
                 //$display("%d E_A3: %d,E_ALUout:%d ,E_RD2:%d
    ,E_PC:%h",$time,E_A3,E_ALUout,E_RD2,E_PC);
70
71
            end
72
        end
73
       // assign M_Tnew = (E_Tnew>0)?E_Tnew-1:0;
   endmodule
74
75
```

#### 4.MEM\_WB

## W\_Reg (MEM/WB流水寄存器)

• 接口定义

| 方向 | 信号名          | 位宽 | 描述        | 输入来源          |
|----|--------------|----|-----------|---------------|
| I  | clk          | 1  | 时钟信号      | mips.v中的clk   |
| I  | reset        | 1  | 同步复位信号    | mips.v中的reset |
| I  | M_A3         | 5  | M级A3输入    | 前一级相同信号       |
| 1  | M_RD         | 32 | M级RD输入    | 前一级相同信号       |
| 1  | M_PC         | 32 | M级PC输入    | 前一级相同信号       |
| 1  | M_PC8        | 32 | M级PC8输入   | 前一级相同信号       |
| I  | M_Wegrf      | 1  | M级控制信号输入  | 前一级相同信号       |
| I  | M_WhichtoReg | 1  | M级控制信号输入  | 前一级相同信号       |
| I  | M_RegDst     | 4  | M级控制信号输入  | 前一级相同信号       |
| I  | M_imm32      | 32 | M级imm32输入 | 前一级相同信号       |
| I  | M_Tnew       | 2  | M级Tnew输入  | 前一级相同信号       |
| 0  | W_A3         | 5  | W级A3输出    |               |
| 0  | W_ALUout     | 32 | W级res输出   |               |
| 0  | W_RD         | 32 | W级RD输出    |               |
| 0  | W_PC         | 32 | W级PC输出    |               |
| 0  | W_PC8        | 32 | W级PC8输出   |               |
| 0  | W_Wegrf      | 1  | W级控制信号输出  |               |
| 0  | W_WhichtoReg | 8  | W级控制信号输出  |               |
| 0  | W_RegDst     | 4  | W级控制信号输出  |               |
| О  | W_imm32      | 32 | W级imm32输出 |               |
| 0  | W_Tnew       | 2  | W级Tnew输出  |               |

```
1
    `timescale 1ns / 1ps
2
    module MEM(input clk,
 3
               input reset,
               input [4:0] M_A3,
 4
 5
               input [31:0] M_ALUout,
 6
               input [31:0] M_RD,
 7
               input [31:0] M_PC,
8
               input [31:0] M_PC8,
9
               input M_Wegrf,
10
               input [7:0] M_WhichtoReg,
11
               input [3:0] M_RegDst,
12
               input [31:0] M_imm32,
13
               input [1:0] M_Tnew,
14
               output reg [4:0] W_A3,
               output reg [31:0] W_ALUout,
15
               output reg [31:0] W_RD,
16
```

```
17
                output reg [31:0] W_PC,
18
                output reg [31:0] W_PC8,
19
                output reg W_Wegrf,
20
                output reg [7:0] W_WhichtoReg,
21
                output reg [3:0] W_RegDst,
22
                output reg [31:0] W_imm32,
23
                output reg [1:0] W_Tnew);
        always @(posedge clk)begin
24
25
            if (reset)begin
26
                 W_A3
                              <= 0;
27
                 W_ALUout
                             <= 0;
28
                 W_RD
                              <= 0;
29
                 W_PC
                              <= 0;
30
                 W_PC8
                              <= 0;
                 W_Wegrf
31
                              <= 0;
32
                 W_WhichtoReg <= 8'b0000_0001;</pre>
                             <= 4'b0001;
33
                 W_RegDst
34
                 W_imm32
                              <= 0;
35
                     W_{\text{Tnew}} <= 0;
36
            end
37
            else begin
38
                 W_A3
                              <= M_A3;
39
                 W_ALUout
                             <= M_ALUout;
40
                 W_RD
                              \neq M_RD;
41
                 W_PC
                              <= M_PC;
42
                 W_PC8
                              <= M_PC8;
                 W_Wegrf
43
                              <= M_Wegrf;
44
                 W_WhichtoReg <= M_WhichtoReg;</pre>
45
                 W_RegDst
                             <= M_RegDst;
46
                 W_imm32
                              <= M_imm32;
47
                     if(M_Tnew>0)begin
48
                       W_{\text{Tnew}} <= M_{\text{Tnew}} - 1;
49
                       end
50
                       else W_Tnew<=0;</pre>
51
                 //$display("%d M_ALUout:%d ,M_RD:%d
    ,M_PC:%h",$time,M_ALUout,M_RD,M_PC);
52
             end
53
54
        //assign W_Tnew = (M_Tnew>0)?M_Tnew-1:0;
55
    endmodule
56
```

## 暂停、转发处理及相关多路选择器

(一).冲突综合单元 (HazardUnit)

| 方向 | 信号名       | 位宽 | 描述                  |
|----|-----------|----|---------------------|
| I  | D_A1      | 5  | D级A1端输入             |
| I  | D_A2      | 5  | D级A2端输入             |
| I  | E_A1      | 5  | E级A1端输入             |
| I  | E_A2      | 5  | E级A2端输入             |
| I  | M_A2      | 5  | M级A2端输入             |
| I  | E_A3      | 5  | E级A3端输入             |
| I  | M_A3      | 5  | M级A3端输入             |
| I  | W_A3      | 5  | W级A3端输入             |
| I  | D_Tuse_rs | 2  | D_Tuse_rs输入         |
| I  | D_Tuse_rt | 2  | D_Tuse_rt输入         |
| I  | E_Tnew    | 2  | E级Tnew输入            |
| I  | M_Tnew    | 2  | M级Tnew输入            |
| I  | W_Tnew    | 2  | W级Tnew输入            |
| I  | E_Wegrf   | 1  | E级Wegrf输入           |
| I  | M_Wegrf   | 1  | M级Wegrf输入           |
| I  | W_Wegrf   | 1  | W级Wegrf输入           |
| 0  | SelB_D1   | 2  | B_transfer的D1输入转发信号 |
| 0  | SelB_D2   | 2  | B_transfer的D2输入转发信号 |
| 0  | SelALU_A  | 2  | ALU输入A转发信号          |
| О  | SelALU_B  | 2  | ALU输入B转发信号          |
| 0  | SelDM     | 1  | DM写入WD转发信号          |
| 0  | SelJr     | 2  | Jr转发信号              |
| 0  | stall     | 1  | 冲突信号                |

```
1
    `timescale 1ns / 1ps
2
    module HazardUnit(input [4:0] D_A1,
 3
                      input [4:0] D_A2,
4
                      input [4:0] E_A1,
5
                      input [4:0] E_A2,
6
                       input [4:0] M_A2,
7
                       input [4:0] E_A3,
8
                       input [4:0] M_A3,
9
                       input [4:0] W_A3,
10
                       input [1:0] D_Tuse_rs,
11
                       input [1:0] D_Tuse_rt,
                       input [1:0] E_Tnew,
12
```

```
13
                        input [1:0] M_Tnew,
14
                        input [1:0] W_Tnew,
15
                        input E_Wegrf,
16
                        input M_Wegrf,
17
                        input W_Wegrf,
                        output [1:0] SelB_D1,
18
19
                        output [1:0] SelB_D2,
20
                        output [1:0] SelALU_A,
21
                        output [1:0] SelALU_B,
22
                        output SelDM,
23
                        output [1:0] SelJr,
24
                        output stall);
25
26
27
    //stall
28 | wire stall_rs, stall_rt;
29
    //stop
30
    assign stall_rs = (D_A1!= 0)\&\&((D_Tuse_rs<E_Tnew)\&\&(D_A1 == E_A3)\&\&E_Wegrf||
31
                              (D_Tuse_rs<M_Tnew)&&(D_A1 == M_A3)&&M_wegrf||
32
                              (D_Tuse_rs<W_Tnew)\&\&(D_A1 == W_A3)\&\&w_Wegrf);
33
34
35
    assign stall_rt = (D_A2! = 0)\&\&((D_Tuse_rt < E_Tnew)\&\&(D_A2 == E_A3)\&\&E_Wegrf||
36
                              (D_Tuse_rt<M_Tnew)\&\&(D_A2 == M_A3)\&\&M_wegrf|
37
                              (D_Tuse_rt<W_Tnew)\&\&(D_A2 == W_A3)\&\&w_Wegrf);
38
39
    //output
40
    assign SelB_D1 =
                         (D_A1 == E_A3)\&\&(E_Tnew == 0)\&\&D_A1\&\&E_Wegrf?2'b10:
41
                              (D_A1 == M_A3) & (M_Tnew == 0) & D_A1 & M_Wegrf?2'b01:
42
                              2'b00;;
43
44
45
    assign SelB_D2 = (D_A2 = E_A3)&(E_Tnew == 0)&D_A2&E_wegrf?2'b10:
46
47
                              (D_A2 == M_A3) \& (M_Tnew == 0) \& D_A2 \& M_Wegrf?2'b01:
48
                              2'b00;
49
50
51
52
    assign Selalu_A = (E_A1 == M_A3) && (M_Tnew == 0) && E_A1 && M_Wegrf?2'b10:
53
                              (E_A1 == W_A3)\&\&(W_Tnew == 0)\&\&E_A1\&\&W_Wegrf?2'b01:
54
                              2'b00;
55
    //assign SelaLU_A = 2'b00;
56
57
    assign Selalu_B = (E_A2 == M_A3) & (M_Tnew == 0) & E_A2 & M_wegrf?2'b10:
58
59
                              (E_A2 == W_A3)\&\&(W_Tnew == 0)\&\&E_A2\&\&W_Wegrf?2'b01:
60
                              2'b00;
61
62
63
64
    assign SelDM = (M_A3 == W_A3) \& M_A3 \& (W_Tnew == 0) \& W_Wegrf;
65
    //assign SelDM = 1'b0;
66
    assign SelJr = (D_A1 == E_A3)&&(E_Tnew == 0)&&(D_A1 == 5'd31)&&E_Wegrf?
67
    2'b10:
68
                          (D_A1 == M_A3) \& (M_Tnew == 0) \& (D_A1 == 5'd31) \& M_Wegrf?
    2'b01:
```

```
2'b00;

assign stall = stall_rs||stall_rt;

endmodule

assign stall = stall_rs||stall_rt;
```

## (二).控制和冒险简述

- 对于控制冒险,本实验要求大家实现**比较过程前移至 D 级**,并**采用延迟槽**。
- 对于数据冒险,两大策略及其应用:
  - 1 假设当前我需要的数据,其实已经计算出来,只是还没有进入寄存器堆,那么我们可以用\*\*转发\*\*(Forwarding)来解决,即不引用寄存器堆的值,而是直接从后面的流水级的供给者把计算结果发送到前面流水级的需求者来引用。如果我们需要的数据还没有算出来。则我们就只能\*\*暂停\*\*(Stall),让流水线停止工作,等到我们需要的数据计算完毕,再开始下面的工作。

## (三).冒险处理

冒险处理我们均通过"A T"法实现——

### 转发 (forward)

当前面的指令要写寄存器但还未写入,而后面的指令需要用到没有被写入的值时,这时候会产生**数据冒险**,我们首先考虑进行转发。我们**假设所有的数据冒险均可通过转发解决**。也就是说,当某一指令前进到必须使用某一寄存器的值的流水阶段时,这个寄存器的值一定已经产生,并**存储于后续某个流水线寄存器中。** 

在这一阶段,我们不管需要的值有没由计算出,都要进行转发,即暴力转发。为实现这一机制,我们要清楚哪些模块需要转发后的数据(**需求者**)和保存着写入值的流水寄存器(**供应者**)

#### • 供应者及其产生的数据

| 流水级 | 产生数据                                 | MUX名&选择信号名   | MUX输出名  |
|-----|--------------------------------------|--------------|---------|
| E   | E_imm32,<br>E_PC8                    | 直接流水线传递      | 直接流水线传递 |
| M   | M_ALUout,<br>M_PC8                   | 直接流水线传递      | 直接流水线传递 |
| W   | w_res,<br>w_RD,<br>w_imm32,<br>W_PC8 | w_WhichtoReg | WD      |

注:当M级指令为读hi和lo的指令时, M\_AO中的结果是从上一周期在乘除槽中读取的hi或lo的

值;如果是其他指令,M\_AO是上一周期ALU的计算结果。

#### • 需求者及其产生的数据

| 接收端口          | 选择数据                         | HMUX名&选择信号名 | MUX输出名        |
|---------------|------------------------------|-------------|---------------|
| B_transfer_D1 | D_V1,<br>M_out,<br>E_out     | SelB_D1     | d_b_transfer1 |
| B_transfer_D2 | d_RD2,<br>m_res,<br>e_res    | SelB_D2     | d_b_transfer2 |
| ALU_A         | e_RD1,<br>WD,<br>m_res       | SelALU_A    | e_A           |
| ALU_B         | e_RD2,<br>WD,<br>m_res       | SelALU_B    | e_B           |
| DM_WD         | m_RD2,<br>WD                 | SelDM       | M_WD_f        |
| NPC_ra        | D_V1_f ,<br>E_PC8 ,<br>M_PC8 | SelJr       | ra            |

从上表可以看出,W级中的数据没有转发到D级,原因是我们在GRF内实现了内部转发机制,将GRF输入端的数据(还未写入)及时反映到RD1或这RD2,判断条件为A3 == A2或者A3 == A1。

此时为了生成HMUX的选择信号,我们需要向HCU(冒险控制器)输入"A"数据,然后进行选择信号的计算,执行转发的条件为——

- 前位点的读取寄存器地址和某转发输入来源的写入寄存器地址相等且不为 0
- 写使能信号有效

转发的构造

首先,我们**假设所有的数据冒险均可通过转发解决**。也就是说,当某一指令前进到必须使用某一寄存器的值的流水阶段时,这个寄存器的值一定已经产生,并**存储于后续某个流水线寄存器中**。

我们接下来分析需要转发的位点。当某一部件需要使用 GPR(General Purpose Register)中的值时,如果此时这个值存在于后续某个流水线寄存器中,而还没来得及写入 GPR,我们就需要通过转发(旁路)机制将这个值从流水线寄存器中送到该部件的输入处。

根据我们对数据通路的分析,这样的位点有:

- 1. D 级比较器的两个输入(含 NPC 逻辑中寄存器值的输入);
- 2. E 级 ALU 的两个输入;
- 3. M 级 DM 的输入。

为了实现转发机制,我们对这些输入前加上一个 MUX。这些 MUX 的默认输入来源是上一级中**已经转发过**的数据。(**Thinking 1**:如果不采用已经转发过的数据,而采用上一级中的原始数据,会出现怎样的问题?试列举指令序列说明这个问题。)下面,我们继续分析这些 MUX 的其他输入来源和选择信号的生成。

GPR 是一个特殊的部件,它既可以视为 D 级的一个部件,**也可以视为 W 级之后的流水线寄存器**。基于这一特性,我们将对 GPR采用**内部转发**机制。也就是说,当前 GPR 被写入的值会即时反馈到读取端上。(**Thinking 2**:我们为什么要对 GPR 采用内部转发机制?如果不采用内部转发机制,我们要怎样才能解决这种情况下的转发需求呢?)

在对 GPR 采取内部转发机制后,这些 MUX 的其他输入来源就是这些 MUX 之后所有流水线寄存器中对 GPR 写入的、且对当前 MUX 的默认输入不可见的数据。具体来说,D 级 MUX 的其他输入来源是 D/E 和 E/M 级流水线寄存器中对 GPR 写入的数据。由于 M/W 级流水线寄存器中对 GPR 写入的数据可以通过 GPR 的内部转发机制而对 D 级 MUX 的默认输入可见,因此无需进行转发。对于其他流水级的转发 MUX,输入来源可以类比得出。

选择信号的生成规则是:只要**当前位点的读取寄存器地址和某转发输入来源的写入寄存器地址相等且不为0**(Thinking 3:为什么0号寄存器需要特殊处理?),就选择该转发输入来源;在有多个转发输入来源都满足条件时,**最新产生的数据优先级最高。**(Thinking 4:什么是"最新产生的数据"?)为了获取生成选择信号所需的信息,我们需要对指令的读取寄存器和写入寄存器在D级进行译码并流水(指令的"A信息")。

如果同学们真正理解了上述构造规则,大家会发现:转发机制核心逻辑的构造可以在短至 5 行代码内完成。

#### 暂停 (stall)

接下来,我们来处理通过转发不能处理的数据冒险。在这种情况下,新的数据还未来得及产生。我们只能暂停流水线,等待新的数据产生。为了方便处理,我们仅仅为D级的指令进行暂停处理。

我们把Tuse和Tnew作为暂停的判断依据——

- Tuse: 指令进入 **D** 级后,其后的某个功能部件**再**经过多少时钟周期就**必须**要使用寄存器值。对于有两个操作数的指令,其**每个操作数的 Tuse 值可能不等**(如 store 型指令 rs、rt 的 Tuse 分别为 1 和 2)。
- Tnew: 位于 **E 级及其后各级**的指令,再经过多少周期就能够产生要写入寄存器的结果。在我们目前的 CPU 中,W 级的指令Tnew 恒为 0;对于同一条指令,Tnew@M = max(Tnew@E 1, 0)、

在这一阶段,我们找到D级生成的Tuse\_rs和Tuse\_rt和在E,M,W级寄存器中流水的Tnew\_D,Tnew\_M,Tnew\_W,如下表所示

• Tuse表和计算表达式

| 指令类型       | Tuse_rs | Tuse_rt |
|------------|---------|---------|
| calc_R     | 1       | 1       |
| calc_l     | 1       | X       |
| shift      | X       | 1       |
| shiftv     | 1       | 1       |
| load       | 1       | X       |
| store      | 1       | 2       |
| md         | 1       | 1       |
| mt         | 1       | X       |
| mf         | X       | X       |
| branch     | 0       | 0       |
| j/jr       | X       | X       |
| jal / jalr | 0       | X       |
| lui        | X       | X       |

### • Tnew表和计算表达式

| 指令类型       | Tnew_D | Tnew_E | Tnew_M | Tnew_W |
|------------|--------|--------|--------|--------|
| calc_R     | 2      | 1      | 0      | 0      |
| calc_I     | 2      | 1      | 0      | 0      |
| shift      | 2      | 1      | 0      | 0      |
| shiftv     | 2      | 1      | 0      | 0      |
| load       | 3      | 2      | 1      | 0      |
| store      | X      | X      | X      | Χ      |
| md         | X      | X      | X      | X      |
| mt         | X      | X      | X      | Χ      |
| mf         | 2      | 1      | 0      | 0      |
| branch     | X      | X      | X      | Χ      |
| jal / jalr | 0      | 0      | 0      | 0      |
| j/jr       | X      | X      | X      | X      |
| lui        | 1      | 0      | 0      | 0      |

然后我们Tnew和Tuse传入HCU(冒险控制器中),然后进行stall信号的计算。如果满足以下条件则stall有效——

- Tnew > Tuse
- 前位点的读取寄存器地址和某转发输入来源的写入寄存器地址相等且不为 0
- 写使能信号有效
- 当E级延迟槽在进行运算 (start | busy) 时, D级为md、mt、mf指令
- 阻塞的构造 (D级)

那么,我们什么时候需要在 D 级暂停呢?根据 Tuse 和 Tnew 所提供的信息,我们容易得出: **当 D** 级指令读取寄存器的地址与 E 级或 M 级的指令写入寄存器的地址相等且不为 0,且 D 级指令的 Tuse 小于对应 E 级或 M 级指令的 Tnew 时,我们就需要在 D 级暂停指令。在其他情况下,数据冒险均可通过转发机制解决。

为了获取暂停机制所需的信息,我们还需要**对指令的 Tuse 和 Tnew 信息在 D 级进行译码,并将 Tnew 信息流水**(指令的" T 信息")。

将指令暂停在 D 级时, 我们需要进行如下操作:

- 冻结 PC 的值
- 冻结 F/D 级流水线寄存器的值
- 将 D/E 级流水线寄存器清零 (这等价于插入了一个 nop 指令)

如此,我们就完成了暂停机制的构建。

### (四).需求时间——供给时间模型

Tuse (对于数据需求): 这条指令位于 D 级的时候,再经过多少个时钟周期就必须要使用相应的数据。

例如,对于BEQ指令,立刻就要使用数据,所以Tuse=0。

对于 addu 指令,等待下一个时钟周期它进入 EX 级才要使用数据,所以 Tuse=1。

而对于 sw 指令,在 EX 级它需要 GPR[rs] 的数据来计算地址,在 MEM 级需要 GPR[rt] 来存入值,所以对于 rs 数据,它的 Tuse\_rs=1,对于 rt 数据,它的 Tuse\_rt=2。

在 P5 课下要求的指令集的条件下, Tuse 值有两个特点:

- 特点 1: 是一个定值,每个指令的 Tuse 是一定的
- 特点 2: 一个指令可以有两个 Tuse 值
- Tnew (对于数据产出): 位于某个流水级的某个指令,它经过多少个时钟周期可以算出结果并且存储到流水级寄存器里。

例如,对于 addu 指令,当它处于 EX 级,此时结果还没有存储到流水级寄存器里,所以此时它的 Tnew=1, 而当它处于 MEM 或者 WB 级,此时结果已经写入了流水级寄存器,所以此时 Tnew=0。

在 P5 课下要求的指令集的条件下,Tnew 值有两个特点:

- 特点 1: 是一个动态值,每个指令处于流水线不同阶段有不同的 Tnew 值
- 特点 2: 一个指令在一个时刻只会有一个 Tnew 值 (一个指令只有一个结果)
- 用这两个定义来描述数据冒险:

- 1. Tnew=0,说明结果已经算出,如果指令处于 WB 级,则可以通过寄存器的内部转发设计解决,不需要任何操作。如果指令不处于 WB 级,则可以通过转发结果来解决。
- 2. Tnew<=Tuse,说明需要的数据可以及时算出,可以通过转发结果来解决。
- 3. Tnew>Tuse,说明需要的数据不能及时算出,必须暂停流水线解决。

## 真值表

| 端口                          | addu                           | subu                           | ori                            | lw                             | sw                             | lui                            | beq                            |
|-----------------------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|--------------------------------|
| ор                          | 000000                         | 000000                         | 001101                         | 100011                         | 101011                         | 001111                         | 000100                         |
| func                        | 100001                         | 100011                         |                                |                                |                                |                                |                                |
| AluOp                       | 0000001                        | 0000010                        | 0001000                        | 0000000                        | 0000000                        | 0000000                        | 0000000                        |
| WeGrf                       | 1                              | 1                              | 1                              | 1                              | 0                              | 1                              | 0                              |
| WeDm                        | 0                              | 0                              | 0                              | 0                              | 1                              | 0                              | 0                              |
| branch                      | 0001                           | 0001                           | 0001                           | 0001                           | 0001                           | 0001                           | 0010                           |
| AluSrc1                     | 0001                           | 0001                           | 0001                           | 0001                           | 0001                           | 0001                           | 0001                           |
| AluSrc2                     | 0001                           | 0001                           | 0010                           | 0010                           | 0010                           | 0001                           | 0001                           |
| WhichtoReg                  | 0001                           | 0001                           | 0001                           | 0010                           | 0001                           | 0100                           | 0001                           |
| RegDst                      | 0001                           | 0001                           | 0010                           | 0010                           | 0010                           | 0010                           | 1010                           |
| SignExt                     | 0                              | 0                              | 0                              | 1                              | 1                              | 0                              | 1                              |
| 端口                          | andi                           | jal                            | j                              | jr                             | sll                            | add                            | sub                            |
| ор                          | 001100                         | 000011                         | 000010                         | 000000                         | 000000                         | 000000                         | 000000                         |
| func                        |                                |                                |                                | 001000                         | 000000                         | 100000                         | 100010                         |
| AluOp                       | 0000100                        |                                |                                |                                |                                |                                |                                |
|                             | 0000100                        | 0000000                        | 0000000                        | 0000000                        | 0010000                        | 0000000                        | 0000001                        |
| WeGrf                       | 1                              | 0000000                        | 0000000                        | 0000000                        | 0010000                        | 0000000                        | 0000001                        |
| WeGrf<br>WeDm               |                                |                                |                                |                                |                                |                                |                                |
|                             | 1                              | 1                              | 0                              | 0                              | 1                              | 1                              | 1                              |
| WeDm                        | 1 0                            | 1                              | 0                              | 0                              | 1 0                            | 1                              | 1                              |
| WeDm                        | 1<br>0<br>0001                 | 1<br>0<br>0100                 | 0<br>0<br>0100                 | 0 0 1000                       | 1<br>0<br>0001                 | 1<br>0<br>0001                 | 1<br>0<br>0001                 |
| WeDm<br>branch<br>AluSrc1   | 1<br>0<br>0001<br>0001         | 1<br>0<br>0100<br>0001         | 0<br>0<br>0100<br>0001         | 0<br>0<br>1000<br>0001         | 1<br>0<br>0001<br>0010         | 1<br>0<br>0001<br>0001         | 1<br>0<br>0001<br>0001         |
| WeDm branch AluSrc1 AluSrc2 | 1<br>0<br>0001<br>0001<br>0010 | 1<br>0<br>0100<br>0001<br>0001 | 0<br>0<br>0100<br>0001<br>0001 | 0<br>0<br>1000<br>0001<br>0001 | 1<br>0<br>0001<br>0010<br>0100 | 1<br>0<br>0001<br>0001<br>0001 | 1<br>0<br>0001<br>0001<br>0001 |

## 二、测试方案

(1) 测试代码:

.text



```
beq $a0,$a1,loop1
beq $a0,$a2,loop2
loop1: sw $a0,36($t0)
loop2: sw $a1,40($t0)
jal loop3
jal loop3
sw $s5,64($t0)
ori $a1,$a1,4
jal loop4
loop3:sw $a1,56($t0)
sw $ra,60($t0)
ori $s5,$s5,5
jr $ra
loop4: sw $a1,68($t0)
sw $ra,72($t0)
 (2) 该CPU运行结果
@00003000: $ 4 <= 00000100
@00003004: $ 5 <= 00000123
@00003008: $ 6 <= 01c80000
@0000300c: $ 7 <= ffff0000
@00003010: $ 7 <= ffffffff
@00003014: $16 <= 01c80100
@00003018: $17 <= 000000ff
@0000301c: $20 <= fffffffe
@00003020: $18 <= fe380100
@00003024: $19 <= 00000101
@00003028: *00000000 <= 00000100
@0000302c: *00000004 <= 00000123
@00003030: *00000008 <= 01c80000
@00003034: *0000000c <= ffffffff
@00003038: *00000010 <= 01c80100
@0000303c: *00000014 <= 000000ff
@00003040: *00000018 <= fe380100
@00003044: *0000002c <= 00000101
@00003048: *00000030 <= fffffffe
@0000304c: $ 4 <= 00000100
@00003050: $ 5 <= ffffffff
```

```
@00003054: *0000001c <= 00000100

@00003058: *00000020 <= fffffffff

@0000305c: $ 4 <= 00000001

@00003060: $ 5 <= 00000002

@00003064: $ 6 <= 00000001

@00003074: *00000028 <= 00000002

@00003078: $31 <= 0000307c

@0000308c: *00000038 <= 00000002

@00003090: *0000003c <= 0000307c
```

```
1 //testbench模块
    `timescale 1ns / 1ps
3 module mips_tb;
4
5
       // Inputs
6
       reg clk;
7
       reg reset;
8
9
        // Instantiate the Unit Under Test (UUT)
10
        mips uut (
11
          .clk(clk),
12
            .reset(reset)
13
       );
       always #2 clk=~clk;
14
15
       initial begin
           // Initialize Inputs
16
17
           c1k = 0;
18
          reset = 1;
19
           #10;
20
          reset=0;
21
           // Wait 100 ns for global reset to finish
22
           #200;
23
24
            // Add stimulus here
25
        end
26
27
    endmodule
28
```

## 三、思考题

(一) 我们使用提前分支判断的方法尽早产生结果来减少因不确定而带来的开销,但实际上这种方法并非总能提高效率,请从流水线冒险的角度思考其原因并给出一个指令序列的例子。

```
1  ori $t0,10
2  ori $t1,11
3  add $t2,$t0,$t1
4  beq $t2,$t1,else
5  addi $t4,$t4,1
6  else:
```

在类似上述指令的前提下,由于\$t2的值还没有生成,所以beq指令会在D级暂停一个周期,之后后面一条指令讲入D级。

但如果在E级进行beq判断,则beq在D级不需要暂停就可以直接通过转发进入E级,在beq执行后其后面一条延迟槽指令可以直接进入E级参与计算。

综上所述,在这种情况之下,addi(延迟槽无关指令)的数据提前一个周期完成了计算。

# (二) 因为延迟槽的存在,对于 jal 等需要将指令地址写入寄存器的指令,要写回 PC + 8,请思考为什么这样设计?

因为,jal和jalr后一步会是延迟槽,是必做的一步,所以jr跳回来的是jal和jalr后两步的地方,因此jal和jalr存入RF中的PC+8。

# (三) 我们要求大家所有转发数据都来源于流水寄存器而不能是功能部件 (如 DM 、 ALU ) ,请思考为什么?

由于流水线寄存器为时序逻辑电路,在工业实际生产时数据来源于流水线寄存器时更加稳定,这样 有利于转发更有效的进行。同时,从流水线寄存器中获取数据有利于我们更好地掌握不同数据来自的流 水线的级数,有利于效率提高。

### (四) 我们为什么要使用 GPR 内部转发? 该如何实现?

通过GPR的内部转发,我们可以将要存入GPR的值提前一个轮回带入了计算,这样也就省略了GRF两个输入对数据外部转发的需要,且实现起来相对简单。

GPR 是一个特殊的部件,它既可以视为 D 级的一个部件,**也可以视为 W 级之后的流水线寄存器**。基于这一特性,我们将对 GPR 采用**内部转发**机制。也就是说,当前 GPR 被写入的值会即时反馈到读取端上。

具体的说,当读寄存器时的地址与同周期写寄存器的地址相同时,我们将读取的内容改为写寄存器的内容,而不是该地址可以索引到的寄存器文件中的值。

## (五) 我们转发时数据的需求者和供给者可能来源于哪些位置? 共有哪些转发数据通路?

只有 RS 和 RT 会被转发。有四个位点是转发的接受端:

- 1. NPC 的 RS 输入端
- 2. CMP 的两个输入端
- 3. ALU 的输入端
- 4. DM 的输入端

所以共有6条转发路径,见上方转发说明具体路径。

(六) 在课上测试时,我们需要你现场实现新的指令,对于这些新的指令,你可能需要在原有的数据通路上做哪些扩展或修改?提示:你可以对指令进行分类,思考每一类指令可能修改或扩展哪些位置。

总体而言,添加新指令有以下几个步骤:

- 1.添加指令前判断所添加指令的数据通路。
- 2.添加指令前需要判断各指令的D\_Tuse\_rs, D\_Tuse\_rt和D\_Tnew, 之后从而判断其是否需要转发和阻塞的需求, 如果需要 转发则确定转发的数据来源。
- 3.按照各种控制信号的需求修改Controller的编码和相关控制信号的设置。

- 4.到新指令所要操作的元器件去完成相关指令的功能。
- 5.完成相关测试及debug

### (七) 简要描述你的译码器架构,并思考该架构的优势以及不足。

我的译码器为集中式布局。

**集中式译码**:在取指令(F级)时或者读取寄存器阵列信息(D级)前,将所有的控制信号全部解析出,然后让其随着流水往后逐级传递。使用这种方法,只需要在初始对指令进行一次译码,减少了后续流水级的逻辑复杂度,但流水级之间需要传递的信号数量很大。

集中式译码即在 F 或 D 级进行译码, 然后将控制信号流水传递, 即 P3/P4 采用的译码方式; 分布式译码则只流水传递指令, 控制信号在每一级单独译码。

集中式译码的好处在于速度更快,关键路径更短;分布式译码关键路径更长,速度较慢(差不了很多)但是译码信息模块化,不需要流水传递控制信号,更适合应试和学习。

### 选做题

#### (一) 请详细描述你的测试方案及测试数据构造策略。

写了一个随机数生成器来生成一定长度的代码(较短),之后对代码顺序进行优化后测试。相关结果通过与同学对拍来确定是否正确。

数据构造策略为确定数据生成的范围之后通过随机数生成器进行大量测试。若出现bug则手动修改 类似数据进行进一步测试。

# (二) 请评估我们给出的覆盖率分析模型的合理性, 如有更好的方案, 可一并提出。

由于转发比阻塞的效率更高,所以我们在编码时的基本原则是尽可能转发,而在这个模型中,转发的得分明显高于阻塞, 合理。

本覆盖率分析模型的指令集按需分类,更有利于集中式处理,使效率更高。

## 四.自动化测试模块

```
1 import random
  # 指令集
2
   R_type = ['add', 'sub', 'addu', 'subu']
   I_type = ['ori', 'andi', 'lui', 'lw', 'sw', 'beq']
   # I型指令
7
   J_type = ['jal', 'j']
   # ]型指令
8
   "D:\\coding_file\\study\\Lesson\\co_lesson\\lesson\\p4\\test.asm"
10 # 输出文件位置
11 \mid label = \lceil 0 \rceil
   # 输出label的编号范围,事先存入0防止在第一次输出标签前出现跳转指令
12
13 | cnt = 0 |
14 # 可执行代码的行数
15 \mid flag = 1
16 # 当前所标出过的编号号码
   jal = []
17
18 # 使用过的jal对应标签编号
   R_num = len(R_type)
```

```
20 | I_num = len(I_type)
21
    J_num = len(J_type)
22
    num = R_num+I_num+J_num
23
24
25
    class get_Code:
26
        def __init__(self):
27
            # 对应指令生成随机数
28
            self.rs = random.randint(0, 31)
29
            self.rt = random.randint(0, 31)
            self.rd = random.randint(0, 31)
30
31
            self.imm16 = random.randint(0, (1 << 16)-1)
32
            self.imm26 = random.randint(0, (1 << 26)-1)
33
            self.mem = random.randint(0, 3071)
34
            # 存储指令类型
35
            self.list = []
36
            # get函数
37
            self.get_R()
38
            self.get_I()
39
            self.get_J()
            self.get_Label()
40
            self.main()
41
42
        def get_R(self):
43
44
            random1 = random.randint(0, R_num - 1)
45
            type1 = R_type[random1]
46
            self.list.append(type1)
47
        def get_I(self):
48
49
            random2 = random.randint(0, I_num - 1)
50
            type2 = I_type[random2]
51
            self.list.append(type2)
52
53
        def get_J(self):
54
            random3 = random.randint(0, J_num - 1)
55
            type3 = J_type[random3]
56
            self.list.append(type3)
57
        def get_Label(self):
58
59
            random4 = random.randint(0, len(label)-1)
            ran = label[random4]
60
61
            return ran
62
        def main(self):
63
64
            sel = random.randint(0, num)
65
            # 控制参数类型
66
            if sel in range(0, R_num):
67
                # 通过控制随机数的范围来决定输出各种指令的频率,并用各种指令的数目保证各指令
    出现概率基本相同
                self.code = self.list[0] + ' ' + '$' + \
68
                    str(self.rd) + ' ' + ',' + '$' + \
69
                    str(self.rs) + ' ' + ',' + '$' + str(self.rt) + '\n'
70
            elif sel in range(R_num, R_num+I_num):
71
                if self.list[1] == 'lw' or self.list[1] == 'sw':
72
73
                    self.code = self.list[1] + ' ' + '$' + \
                        str(self.rt) + ',' + str(self.imm16 << 2) + \</pre>
74
                        '(' + '$' + '0'+')'+'\n'
75
                elif self.list[1] == 'lui':
76
```

```
self.code = self.list[1] + ' ' + \
 77
 78
                          '$' + str(self.rt) + ',' + str(self.imm16) + '\n'
 79
                 elif self.list[1] == 'beg':
                     self.code = self.list[1] + ' ' + '$' + \
 80
                          str(self.rt) + ',' + '$' + \
 81
                          str(self.rs) + ',' + 'label_' + \
 82
 83
                          str(self.get_Label()) + '\n'
 84
                 else:
                     self.code = self.list[1] + ' ' + '$' + \
 85
                          str(self.rt) + ',' + '$' + \
 86
                          str(self.rs) + ',' + str(self.imm16) + '\n'
 87
 88
             elif sel in range(R_num+I_num, num+1):
 89
                 if self.list[2] == 'jal':
 90
                     node = self.get_Label()
                     self.code = self.list[2] + ' ' + 'label_' + str(node) +
 91
     '\n'
 92
                     jal.append(node)
 93
                 elif self.list[2] == 'j':
                     self.code = self.list[2] + ' ' + \
 94
 95
                          'label_' + str(self.get_Label()) + '\n'
 96
 97
 98
     with open(filename, 'w+') as f:
         f.write('label_0' + ':' + '\n')
 99
         for cnt in range(0, 30):
100
101
             a = get_Code()
             f.write(a.code)
102
             if random.randint(0, 3) == 1 and label != []:
103
104
               # 通过控制random范围来决定标签和jr出现的概率
105
                 f.write('label_' + str(flag) + ':' + '\n')
106
                 label.append(flag)
107
                 flag = flag+1
108
             if random.randint(0, num+1) == 1 and jal != []:
109
                 f.write('jr $ra' + '\n')
110
                 jal.pop(random.randint(0, len(jal) - 1))
111
             if random.randint(0, num+1) == 1:
                 f.write('nop' + '\n')
112
         if jal != []:
113
             ran = random.randint(0, len(jal) - 1)
114
115
             f.write('jr $ra' + '\n')
             jal.pop(ran)
116
117
         f.close()
```

## 五、规范化编码

## 1、命名风格

- 各级之间使用 流水级\_instr\_方向 的方式,来有效地对它们进行区分,如: D/E 寄存器的输入端口就可以命名为 D\_instr\_i
- 在顶层模块中,我们需要实例化调用子模块,这个过程会产生很多负责接线的"中间变量",推荐流水级\_wirename的方式,并且将同级的信号尽可能都声明在一起。

### 2、模块逻辑排布 (看图说话)

```
/****** Declarations ******/
// F
wire [31:0] F Instr, F npc, /*...*/;
// D
wire [31:0] D_Instr, D_pc, D_pc4, /*...*/;
wire [3:0] npc sel, /*...*/;
// wire ...
// ...
/******* Stage F *******/
pc PC(
   .clk(clk),
    .reset (reset),
   // ...
   );
npc NPC (
    .npc(F npc),
    .npc sel(npc sel),
   // ...
   );
// ...
/******* Stage D *******/
grf GRF(
   // ...
   );
// ...
```

## 3、常量、字面量与宏

对于指令不同的字段,直接定义 wire 型变量如 op、rs 映射到 instr 的对应位上,直观且简短。

对于控制器译出的信号,如果仅在一个模块内使用,可以使用 localparam 定义。但有很多信号需要被多个模块跨文件使用到(如 alu 的控制信号需要同时在控制器与 alu 出现),并且,我们需要为工程的扩展做好准备,因此更推荐编写一个单独的**宏定义文件(如下)**来供其他的模块用 `include 引用。

```
// constants.v
'define aluOr 4'd2
'define aluAnd 4'd3
'define aluNor 4'd6
'define aluXor 4'd7
// alu.v
'include "constants.v"
always @(*) begin
    case (alu op)
        `aluOr:
            alu out = alu A | alu B;
        `aluAnd:
            alu out = alu A & alu B;
        `aluNor:
            alu out = ~(alu A | alu B);
        `aluXor:
           alu_out = alu A ^ alu B;
    endcase
end
```

### 4、译码方式

- **集中式**(正宗): 在 F/D 级进行译码, 然后将控制信号流水传递。缺点是写起来复杂, 除此以外全是优点。
- **分布式**(偷鸡): 写一个 CU 部件负责所有的译码,每一级都用它进行译码。优点是写起来简单,除此以外全是缺点。

## 5、译码风格

• 指令驱动型:整体在一个 case 语句之下,通过判断指令的类型,来对所有的控制信号——进行赋值。这种方法便于指令的添加,不易遗漏控制信号,但是整体代码量会随指令数量增多而显著增大。

```
case(Instr[31:26])
    R: begin
        case(Instr[5:0])
        addu: begin
            grf_en = 1;
            dm_en = 0;
            alu_op = 0;
            npc_sel = 0;
            // ...
        end
            // ...
        endcase
        // ...
endcase
```

• 控制信号驱动型:为每个指令定义一个 wire 型变量,使用或运算描述组合逻辑,对每个控制信号进行单独处理。这种方法在指令数量较多时适用,且代码量易于压缩,缺陷是如错添或漏添了某条指令,很难锁定出现错误的位置。

```
wire R = (op == 6'b0000000);
wire addu = R & (func == 6'b100001);
wire subu = R & (func == 6'b100011);
// wire ...
assign grf_en = (addu | subu | /*...*/) ? 1'b1 : 1'b0;
// assign ...
```