# Verilog流水线CPU设计文档

### 一、CPU设计方案综述

#### (一) 总体设计概述

使用Verilog开发一个简单的流水线CPU,总体概述如下:

- 1. 此CPU为32位CPU
- 2. 此CPU为流水线设计
- 3. 此CPU支持的指令集为: mips-c指令集所有指令
- 4. add, sub不支持溢出

### (二) 关键模块定义



Figure 7.58 Pipelined processor with full hazard handling

# 主代码mips

```
1
    `timescale 1ns / 1ps
 2
    `include "macro.v"
 3
    module mips(input clk,
                input reset,
                input interrupt,
 5
                input [31:0] i_inst_rdata,//IM_RD
 6
 7
                input [31:0] m_data_rdata,//DM_RD
 8
 9
                output [31:0] macroscopic_pc,//PC
                output [31:0] i_inst_addr,//IM_Address
10
11
                output [31:0] m_data_addr,//DM_Address
```

```
12
               output [31:0] m_data_wdata,//DM_WD
13
               output [3:0] m_data_byteen,//DM_en
               output [31:0] m_int_addr,//Int_Address
14
15
               output [3:0] m_int_byteen,//Int_en
16
               output [31:0] m_inst_addr,//M_PC
17
               output w_grf_we,//Grf_en
18
               output [4:0] w_grf_addr,//Grf_Address
19
               output [31:0] w_grf_wdata,//Grf_WD
20
               output [31:0] w_inst_addr//w_PC
21
               );
22
    23
       ////cpu
24
       wire inter_TO,inter_T1;
25
       //Bridge
26
       wire [31:0] WD_out,RD_out;
27
       wire [31:0] Address_out;
28
       wire [3:0] DM_en;
29
       wire TO_WE,T1_WE;
30
       //TC
31
       wire [31:2] TC_Addr;
32
       wire [31:0] T0_RD,T1_RD;
33
       assign TC_Addr=Address_out[31:2];
34
       //interrupt
35
       //cpu
36
       cpu cpu (
37
       .clk(clk), //
38
       .reset(reset),//
39
       .interrupt(interrupt), //
40
       .inter_T0(inter_T0), //
41
        .inter_T1(inter_T1), //
42
43
       .i_inst_rdata(i_inst_rdata),//
44
        .Rdata(RD_out), //dm_read_data
45
        .macroscopic_pc(macroscopic_pc),//
46
        .i_inst_addr(i_inst_addr),//
47
48
        .m_data_addr(m_data_addr), //
49
       .m_data_wdata(m_data_wdata), //dm_write_data
50
        .Byteen(m_data_byteen),//
51
        .m_int_addr(m_int_addr),//Int_Address
52
        .m_int_byteen(m_int_byteen),//Int_en
53
        .m_inst_addr(m_inst_addr),
54
       .w_grf_we(w_grf_we), //
55
       .w_grf_addr(w_grf_addr), //
56
        .w_grf_wdata(w_grf_wdata), //
57
       .w_inst_addr(w_inst_addr)//
58
       );
59
60
       //Bridge
61
       Bridge bridge (
62
       .Address_in(m_int_addr),
63
       .WD_in(m_data_wdata),
64
        .byteen(m_data_byteen),
65
       .DM_RD(m_data_rdata), //
66
        .T0_RD(T0_RD),
67
        .T1_RD(T1_RD),
```

```
68
 69
          .DM_WE(DM_en),
 70
          .T0_{WE}(T0_{WE}),
 71
          .T1_WE(T1_WE),
 72
          .Address_out(Address_out),
 73
          .WD_out(WD_out), //DM
 74
          .RD_out(RD_out)
 75
          );
 76
 77
          ////T0
 78
 79
          TC T0 (
 80
          .clk(clk),
 81
          .reset(reset),
 82
          .Addr(TC_Addr),
 83
          .WE(TO_WE),
 84
          .Din(WD_out),
 85
 86
          .Dout(TO_RD),
 87
          .IRQ(inter_T0)
 88
          );
 89
 90
          ////T1
 91
          TC T1 (
 92
          .clk(clk),
 93
          .reset(reset),
 94
          .Addr(TC_Addr),
 95
          .WE(T1_WE),
 96
          .Din(WD_out),
 97
 98
          .Dout(T1_RD),
 99
          .IRQ(inter_T1)
100
          );
101
102
     endmodule
```

## 宏的定义

```
`timescale 1ns / 1ps
 1
    //alu
2
3
    `define _ADD
                   12'b000000000001
4
    `define _SUB
                   12'b00000000010
 5
    `define _AND
                   12'b00000000100
6
    `define _OR
                   12'b00000001000
7
    `define _XOR
                   12'b00000010000
8
    `define _NOR
                  12'b00000100000
9
    `define _SLL
                   12'b000001000000
10
    `define _SRA
                   12'b000010000000
11
    `define _SRL
                   12'b000100000000
12
    `define _SLT
                   12'b001000000000
13
    14
    `define _ALUNew 12'b100000000000
15
16
    `define PC_Initial 32'h0000_3000
17
    //ext
```

```
18 define Zero_Ext 3'b001
19
   `define Sign_Ext 3'b010
20
    `define Lui_Ext 3'b100
21 //NPC
    `define PC4_NPC
22
                         5'b00001
23
    `define B_transfer_NPC 5'b00010
24
   `define J_transfer_NPC 5'b00100
25
    `define Jr NPC
                          5'b01000
26
    `define NEW_NPC
                         5'b10000
27
    //Controller_for_Reg
    `define ALUop_Initial 7'b0000001
28
   `define AluSrc1_Initial
29
                             4'b0001
    define Alusrc2_Initial 4'b0001
30
31
   `define WhichtoReg_Initial 8'b00000001
    `define RegDst_Initial 4'b0001
32
    `define DM_type_Initial 6'b000001
33
34
   //DM
35
    `define Word_DM
                        6'b000001
   `define Half_DM
                           6'b000010
36
    `define Byte_DM
                           6'b000100
37
    `define Unsigned_Half_DM 6'b001000
38
39
    `define Unsigned_Byte_DM 6'b010000
   //B_transfer
40
    `define nop_B_trans 4'b0000
41
    `define beg_B_trans 4'b0001
42
    `define bgez_B_trans 4'b0010
43
44
    `define bgtz_B_trans 4'b0011
45
    `define blez_B_trans 4'b0100
46
    `define bltz_B_trans 4'b0101
47
    `define bne_B_trans 4'b0110
48
   //MD_Unit
49
    `define nop_MDU 4'b0000
50
    `define mult_MDU 4'b0001
   `define multu_MDU 4'b0010
51
52
    `define div_MDU 4'b0011
   `define divu_MDU 4'b0100
53
54
    `define mfhi_MDU 4'b0101
55
    `define mflo_MDU 4'b0110
56
   `define mthi_MDU 4'b0111
57
    `define mtlo_MDU 4'b1000
58
   //TC
59
    `define IDLE 2'b00
    `define LOAD 2'b01
60
    `define CNT 2'b10
61
62
    `define INT 2'b11
    `define ctrl mem[0]
63
64
    `define preset mem[1]
65
    `define count mem[2]
66
   //CP0
67
    `define IM SR[15:10]
    `define EXL
68
                 SR[1]
               SR[0]
69
    `define IE
70
    `define BD
                 Cause[31]
71
    `define IP
                  Cause[15:10]
72
    `define ExcCode Cause[6:2]
73
    `define SR_Address 5'd12
74
    `define Cause_Address 5'd13
75
    `define EPC_Address 5'd14
```

```
76 //Bridge
77
    `define Data_Begin
                         32 h0000_0000
78
    `define Data_End
                         32'h0000_2fff
79
    `define Text_Begin 32'h0000_3000
    `define Text_End
80
                         32'h0000_6fff
81
    `define Error_Entry 32'h0000_4180
82
    `define TO_Begin
                        32'h0000_7f00
83
    `define TO_End
                         32'h0000 7f0b
84
    `define T1_Begin
                         32'h0000_7f10
85
    `define T1_End
                         32'h0000_7f1b
    `define Echo_Begin 32'h0000_7f20
86
87
    `define Echo_End
                        32'h0000_7f23
    //Error_Stream
88
89
    `define Error_Int
                        5'd0
    `define Error_AdEL
                        5'd4
90
91
    `define Error_AdES 5'd5
92
    `define Error_Syscall 5'd8
93
    `define Error_RI
                         5'd10
94
    `define Error_Ov
                         5'd12
```

## CPU模块

```
`timescale 1ns / 1ps
1
2
    `include "macro.v"
3
   module cpu( input clk,
4
              input reset,
5
              input interrupt,
              input inter_TO,
6
7
              input inter_T1,
8
9
              input [31:0] i_inst_rdata,
10
              input [31:0] Rdata,
11
12
              output [31:0] macroscopic_pc,
13
              output [31:0] i_inst_addr,
14
              output [31:0] m_data_addr,
              output [31:0] m_data_wdata,
15
16
              output [3:0] Byteen,
              output [31:0] m_int_addr,//Int_Address
17
18
              output [3:0] m_int_byteen,//Int_en
19
              output [31:0] m_inst_addr,
20
              output w_grf_we,
21
              output [4:0] w_grf_addr,
22
              output [31:0] w_grf_wdata,
23
              output [31:0] w_inst_addr
24
              // output visited
25
              );
26
    27
       //datapath_for_wire_and_reg
28
       //datapath
29
       wire stall;
30
       //IFU
31
       wire en_PC;
32
       wire [31:0] pc_in;
33
       wire [31:0] npc;
```

```
34
        wire [31:0] F_Instr;
35
        wire [31:0] F_PC;
36
        wire [31:0] F_PC_origin;
37
38
        //IF_ID
39
        wire [31:0] D_Instr;
40
        wire [31:0] D_PC;
41
        wire F_reg_clr;
42
        wire [4:0] f_ExcCode_in;
43
        wire [4:0] d_ExcCode_in;
44
        wire f_BD,d_BD;
45
        wire f_syscall;
        46
47
        //Grf
48
        wire [4:0] d_rs;
49
        wire [4:0] d_rt;
50
        wire [4:0] d_A3;
51
        wire [31:0] d_RD1;
52
        wire [31:0] d_RD2;
53
        //EXT
        wire [2:0] d_SignExt;
54
55
        //NPC
56
        wire [31:0] ra;
57
        wire [31:0] d_imm32;
58
        wire [25:0] d_J_address;
59
        wire [4:0] d_branch;
        wire [31:0] D_PC8;
60
61
        wire d_ALU_change;
62
        //B_transfer
63
        wire [31:0] d_b_transfer1;
64
        wire [31:0] d_b_transfer2;
        wire [3:0] d_B_change;
65
        //Controller
66
67
        wire d_Wegrf_origin;
68
        wire [5:0] d_opcode;
69
        wire [5:0] d_func;
70
        wire [4:0] d_rd;
        wire [4:0] d_shamt;
71
72
        wire [15:0] d_imm16;
73
        wire [11:0] d_ALUop;
74
        wire d_Wearf;
75
        wire d_WeDm;
76
        wire [3:0] d_AluSrc1;
77
        wire [3:0] d_AluSrc2;
78
        wire [7:0] d_WhichtoReg;
79
        wire [3:0] d_RegDst;
80
        wire [5:0] d_DM_type;
81
        wire d_check_new;
82
        wire d_excRI;
83
        wire d_mfc0,d_mtc0,d_eret,d_syscall;
84
        //ID_EX
        wire [4:0] e_branch;
85
        wire [4:0] d_ExcCode_fixed;
86
87
        wire [4:0] e_ExcCode_in;
88
        wire [1:0] d_Tnew;
89
        wire [31:0] e_RD1;
90
        wire [31:0] e_RD2;
91
        wire [4:0] e_shamt;
```

```
wire [4:0] e_rs,e_rt,e_rd;
 92
 93
         wire [4:0] e_A3;
 94
         wire [31:0] e_imm32;
 95
         wire [31:0] E_PC;
 96
         wire [31:0] E_PC8;
 97
         wire [1:0] e_Tnew;
 98
        wire e_Wegrf;
 99
        wire e_WeDm;
100
        wire [11:0] e_ALUop;
101
         wire [3:0] e_AluSrc1;
        wire [3:0] e_AluSrc2;
102
103
        wire [7:0] e_WhichtoReg;
104
        wire [3:0] e_RegDst;
        wire [5:0] e_DM_type;
105
106
         wire e_check_new;
107
        wire e_ALU_change;
108
        wire e_BD;
109
        wire d_mdu_en;
110
        wire e_mfc0,e_mtc0,e_eret,e_syscall;
111
         112
         //ALU
113
        wire [31:0] e_A;
114
        wire [31:0] e_B;
115
        wire [31:0] res;
116
         //MD_Unit
117
         wire [3:0] d_MDop,e_MDop;
         wire [31:0] HI,LO;
118
119
        wire [31:0] mdu_out;
120
        wire mdu_en,busy;
121
         //EX_MEM
122
         wire [4:0] m_branch;
123
         wire [4:0] e_ExcCode_fixed;
        wire [4:0] m_ExcCode_in;
124
125
        wire [31:0] e_res;
126
        wire [31:0] m_RD2;
127
         wire [31:0] m_res;
128
         wire [4:0] m_A3;
        wire [4:0] m_rd;
129
130
        wire [4:0] m_rt;
131
        wire [31:0] M_PC;
132
        wire [31:0] M_PC8;
133
         wire [1:0] m_Tnew;
134
        wire m_Wegrf;
135
        wire m_Wegrf_origin;
136
        wire m_WeDm;
137
        wire m_WeDm_origin;
138
         wire [7:0] m_WhichtoReg;
139
         wire [3:0] m_RegDst;
140
        wire [5:0] m_DM_type;
141
        wire m_check_new;
142
        wire [31:0] m_imm32;
143
         wire m_ALU_change;
144
         wire m_mfc0,m_mtc0,m_eret,m_syscall;
145
         wire m_BD;
         146
147
         //DM
148
         wire [31:0] m_Address;
149
         wire [31:0] m_RD;
```

```
wire [1:0] low2;
150
151
        wire [3:0] data_byteen ;
152
        wire [31:0] DM_input,DM_output;
153
        //CP0
154
        wire CPO_WE;
155
        wire [4:0] CPO_Address;
156
        wire [31:0] CPO_WD;
157
        wire BD_in;
158
        wire [31:0] VPC;
159
        wire [4:0] m_ExcCode_fixed;
160
        wire [7:2] HWInt;
161
        wire EXLClr;
        wire req;
162
163
        wire [31:0] EPC;
164
        wire [31:0] CPO_D_out;
165
        //MEM_WB
        wire [1:0] w_Tnew;
166
167
        wire [4:0] w_A3;
        wire [31:0] w_res;
168
169
        wire [31:0] w_RD;
        wire [31:0] W_PC;
170
171
        wire [31:0] W_PC8;
172
        wire w_Wegrf;
173
        wire [7:0] w_WhichtoReg;
174
        wire [3:0] w_RegDst;
175
        wire [31:0] w_imm32;
        wire w_ALU_change;
176
        wire [4:0] m_A3_origin;
177
178
      179
        //main_part
        wire [1:0] D_Tuse_rs,D_Tuse_rt;
180
181
        wire [2:0] d_SelB_D1,d_SelB_D2;
182
        wire [2:0] d_SelALU_A,d_SelALU_B;
183
        wire d_SelDM;
184
        wire is_nop;
        wire [1:0] d_SelJr;
185
        wire [31:0] e_A_f,e_B_f;
186
187
        wire [31:0] M_WD_f;//DM
        wire [31:0] ED,MD,WD;
188
189
        //HazardUnit
        assign is_nop=(D_Instr==0);
190
191
        HazardUnit hzu(
192
        .D_A1(d_rs),
193
        .D_A2(d_rt),
194
         .E_A1(e_rs),
195
        .E_A2(e_rt),
196
         .M_A2(m_rt),
197
         .E_A3(e_A3),
198
        .M_A3(m_A3),
199
         .W_A3(w_A3),
200
        .E_Wegrf(e_Wegrf),
201
         .M_Wegrf(m_Wegrf),
202
         .W_Wegrf(w_Wegrf),
203
        .D_check_new(d_check_new),
204
         .E_check_new(e_check_new),
205
         .M_check_new(m_check_new),
```

```
206
207
208
        .D_Tuse_rs(D_Tuse_rs),
209
        .D_Tuse_rt(D_Tuse_rt),
210
        .E_Tnew(e_Tnew),
211
        .M_Tnew(m_Tnew),
212
        .W_Tnew(w_Tnew),
213
        .E_WhichtoReg(e_WhichtoReg),
214
        .M_WhichtoReg(m_WhichtoReg),
215
        .start(mdu_en),
216
        .busy(busy),
217
        .MDU_en(d_mdu_en),
218
        .Is_nop(is_nop),
219
220
        .D_eret(d_eret),
221
        .E_mtc0(e_mtc0),
222
        .M_mtc0(m_mtc0),
223
        .SelB_D1(d_SelB_D1),
224
225
        .SelB_D2(d_SelB_D2),
226
        .SelaLu_A(d_SelaLu_A),
227
        .SelaLu_B(d_SelaLu_B),
228
        .SelDM(d_SelDM),
229
        .stall(stall)
230
        );
231
     232
        assign pc_in=(d_eret)?EPC+4:
                  (req)?`Error_Entry:
233
234
235
        // assign en_PC=~stall||m_eret||req;
        assign en_PC=~stall||req;
236
237
        //IFU
238
        PC pc(
239
        .clk(clk),
240
        .reset(reset),
241
        .NPC(pc_in),
242
        .en(en_PC),
243
        .PC(F_PC_origin)
244
245
        );
        wire F_error_range;
246
247
        assign F_Instr=(F_error_range)?0:i_inst_rdata;
248
        assign f_syscall=(F_Instr[31:26] == 6'b000000)&&(F_Instr[5:0] ==
249
    6'b001100);
250
        assign F_error_range=((F_PC<`Text_Begin)||(F_PC>`Text_End)||
    (|F_PC[1:0]))&&(!d_eret);
251
        assign f_ExcCode_in=(F_error_range)?`Error_AdEL:
252
                         (f_syscall)?`Error_Syscall:
253
                         5'd0;
        assign f_BD=(d_branch!=5'd1);
254
255
        256
        //IF_ID
257
        // assign F_reg_clr=d_check_new&&~d_ALU_change&&~stall;
258
        assign F_reg_clr=1'b0;
259
        assign F_PC=(d_eret)?EPC:F_PC_origin;
```

```
260
        IF F_reg(
261
        .clk(clk),
262
        .reset(reset),
263
        .en(en_PC),
264
        .clr(F_reg_clr),
265
        .req(req),
266
        .F_Instr(F_Instr),
267
        .F_PC(F_PC),
268
        .F_ExcCode(f_ExcCode_in),
269
        .F_BD(f_BD),
270
271
        .D_Instr(D_Instr),
272
        .D_PC(D_PC),
273
        .D_ExcCode(d_ExcCode_in),
274
        .D_BD(d_BD)
275
        );
276
     277
        //Grf
        GRF grf(
278
279
        .A1(d_rs),
        .A2(d_rt),
280
281
        .A3(w_A3),
282
        .WD(WD),
283
        .clk(clk),
284
        .reset(reset),
285
        .WE(w_Wegrf),
286
        .WPC(W_PC),
287
        .RD1(d_RD1),
288
289
        .RD2(d_RD2)
290
        );
291
        //EXT
292
        EXT ext(
293
        .imm16(d_imm16),
294
        .sign(d_SignExt),
295
296
        .imm32(d_imm32)
297
        );
298
        //NPC
299
        assign ra = d_b_transfer1;
300
        //
301
        NPC Npc(
302
        .F_PC(F_PC),
303
        .D_PC(D_PC),
304
        .offset(d_imm32),
305
        .imm26(d_J_address),
306
        .ra(ra),
307
        .rt(d_b_transfer2),
308
        .branch(d_branch),
309
        .ALU_change(d_ALU_change),
310
311
        .npc(npc),
312
        .PC8(D_PC8)
313
        );
        //B_transfer
314
        assign d_b_{transfer1} = (d_Selb_D1 == 3'b000)?d_RD1:
315
```

```
(d_Selb_D1 == 3'b001)?WD:
316
317
                                   (d_Selb_D1 == 3'b010)?MD:
318
                                  ED;
319
         assign d_b_transfer2 =
                                  (d_Selb_D2 == 3'b000)?d_RD2:
320
                                   (d_Selb_D2 == 3'b001)?WD:
                                   (d_Selb_D2 == 3'b010)?MD:
321
322
                                  ED;
323
         B transfer b trans(
324
         .A(d_b_transfer1),
325
          .B(d_b_transfer2),
326
         .Type(d_B_change),
327
328
         .ALU_change(d_ALU_change)
329
         );
330
         //controller
331
         assign d_opcode
                              = D_Instr[31:26];
332
         assign d_rs
                              = D_Instr[25:21];
333
         assign d_rt
                              = D_Instr[20:16];
334
         assign d_rd
                              = D_Instr[15:11];
335
         assign d_shamt
                              = D_Instr[10:6];
         assign d_func
336
                              = D_Instr[5:0];
337
         assign d_imm16
                              = D_Instr[15:0];
338
         assign d_J_address = D_Instr[25:0];
339
         Controller controller(
340
         .op(d_opcode),
341
         .func(d_func),
342
         .rs(d_rs),
343
         .rt(d_rt),
344
345
         .ALUop(d_ALUop),
346
         .Wegrf(d_Wegrf),
347
          .WeDm(d_WeDm),
          .branch(d_branch),
348
349
         .AluSrc1(d_AluSrc1),
350
          .AluSrc2(d_AluSrc2),
351
         .WhichtoReg(d_WhichtoReg),
352
          .RegDst(d_RegDst),
353
          .SignExt(d_SignExt),
354
         .B_change(d_B_change),
355
         .DM_type(d_DM_type),
356
         .MDop(d_MDop),
357
          .check_new(d_check_new),
358
         .excRI(d_excRI),
359
360
         .D_Tuse_rs(D_Tuse_rs),
361
         .D_Tuse_rt(D_Tuse_rt),
362
          .D_Tnew(d_Tnew),
363
364
         .mfc0(d_mfc0),
365
         .mtc0(d_mtc0),
366
         .eret(d_eret),
367
         .syscall(d_syscall)
368
         );
369
370
         // assign d_wegrf=d_check_new&&(d_branch!=`PC4_NPC)?(d_ALU_change?
     1'b1:1'b0):d_Wegrf_origin;
         assign d_Wegrf=d_Wegrf_origin;
371
372
         //submit for branch
```

```
373
      374
        assign d_ExcCode_fixed= (d_excRI)?`Error_RI:
375
                               d_ExcCode_in;
376
      377
        //ID_EX
378
        ID D_reg(
379
        .clk(clk),
380
         .reset(reset),
381
         .clr(stall),
382
         .req(req),
383
         .D_RD1(d_b_transfer1),
384
         .D_RD2(d_b_transfer2),
385
         .D_instr_s(d_shamt),
386
         .D_A1(d_rs),
387
         .D_A2(d_rt),
388
         .D_A3(d_rd),
389
         .D_imm32(d_imm32),
390
         .D_PC(D_PC),
391
         .D_PC8(D_PC8),
392
         .D_Tnew(d_Tnew),
393
         .D_Wegrf(d_Wegrf),
394
         .D_WeDm(d_WeDm),
395
         .D_ALUop(d_ALUop),
396
         .D_AluSrc1(d_AluSrc1),
397
         .D_AluSrc2(d_AluSrc2),
398
         .D_WhichtoReg(d_WhichtoReg),
399
         .D_RegDst(d_RegDst),
400
         .D_DM_type(d_DM_type),
401
         .D_ALU_change(d_ALU_change),
402
         .D_MDop(d_MDop),
403
         .D_check_new(d_check_new),
404
         .D_branch(d_branch),
405
         .D_ExcCode(d_ExcCode_fixed),
406
         .D_BD(d_BD),
407
         .D_mfc0(d_mfc0),
408
         .D_mtc0(d_mtc0),
409
         .D_eret(d_eret),
410
         .D_syscall(d_syscall),
411
412
         .E_RD1(e_RD1),
413
         .E_RD2(e_RD2),
414
         .E_instr_s(e_shamt),
415
         .E_A1(e_rs),
416
        .E_A2(e_rt),
417
         .E_A3(e_rd),
         .E_{imm32}(e_{imm32}),
418
419
         .E_PC(E_PC),
420
         .E_PC8(E_PC8),
421
         .E_Tnew(e_Tnew),
422
         .E_Wegrf(e_Wegrf),
423
         .E_WeDm(e_WeDm),
424
         .E_ALUop(e_ALUop),
425
         .E_AluSrc1(e_AluSrc1),
426
         .E_AluSrc2(e_AluSrc2),
427
         .E_WhichtoReg(e_WhichtoReg),
428
         .E_RegDst(e_RegDst),
```

```
429
        .E_DM_type(e_DM_type),
430
        .E_ALU_change(e_ALU_change),
431
        .E_MDop(e_MDop),
432
        .E_check_new(e_check_new),
433
        .E_branch(e_branch),
434
        .E_ExcCode(e_ExcCode_in),
435
        .E_BD(e_BD),
436
        .E_mfc0(e_mfc0),
437
        .E_mtc0(e_mtc0),
438
        .E_eret(e_eret),
439
        .E_syscall(e_syscall)
440
        );
441
        assign d_mdu_en=(d_MDop!=`nop_MDU);
442
     443
        assign e_A3 = (e_RegDst == 4'b0001)?e_rd:
444
                       (e_RegDst == 4'b0010)?e_rt:
445
                       5'b11111;
446
        //ALU
                      (e_AluSrc1 == 4'b0001)?e_A_f://
447
        assign e_A =
448
                    e_B_f;
449
        assign e_A_f = (d_Selalu_A == 3'b010)?MD:
450
451
                       (d_Selalu_A == 3'b001)?WD:
452
                      e_RD1;//rs
453
        assign e_B_f = (d_Selalu_B == 3'b010)?MD:
454
                       (d_Selalu_B == 3'b001)?wD:
455
                       e_RD2;//rt
456
457
458
        assign e_B =
                      (e_AluSrc2 == 4'b0001)?e_B_f:
459
                     (e_AluSrc2 == 4'b0010)?e_imm32://
460
                     (e_AluSrc2 == 4'b0100)?({27{1'b0}}, e_shamt):
461
                     e_A_f;
462
        463
        wire Error_Ov_Alu;
464
        assign Error_Ov_Alu=overflow&&(e_DM_type==6'd0);
465
        wire Error_Ov_DM;
466
        assign Error_Ov_DM=overflow&&(e_DM_type!=6'd0);
467
        assign e_ExcCode_fixed= (Error_Ov_DM)?((e_WeDm)?
     `Error_AdES: `Error_AdEL):
468
                              (Error_Ov_Alu)?`Error_Ov:
469
                              e_ExcCode_in;
470
        471
        ALU alu(
472
        .A(e_A),
473
        .B(e_B),
474
        .ALUop(e_ALUop),
475
476
        .res(res),
477
        .overflow(overflow)
478
        );
479
        //MD_Unit
480
        assign mdu_en=(e_MDop==`mult_MDU)||(e_MDop==`multu_MDU)||
481
                     (e_MDop==`div_MDU) | | (e_MDop==`divu_MDU);
482
        MD_Unit mdu (
483
        .clk(clk),
```

```
484
          .reset(reset),
485
          .en(mdu_en),
486
          .req(req),
487
          .MDop(e_MDop),
488
          .A(e_A),
489
          .B(e_B),
490
491
          .HI(HI),
492
          .LO(LO),
493
          .out(mdu_out),
494
          .busy(busy)
495
          );
496
          assign e_res=(e_MDop==`mfhi_MDU||e_MDop==`mflo_MDU)?mdu_out:
497
                                                                  res;
498
          //EX_MEM
499
          assign ED = (e\_whichtoReg == 8'b0000\_0001)?e\_res:
500
                         // (e_WhichtoReg == 8'b0000_0010)?e_RD:
501
                         (e_{\text{whichtoReg}} == 8'b0000_0100)?e_{\text{imm}32}:
502
                         (e_WhichtoReg == 8'b0000_1000)?E_PC8:
503
                         e_ALU_change;//
504
          EX E_reg(
505
          .clk(clk),
506
          .reset(reset),
507
          .req(req),
508
          .E_A2(e_rt),
509
          .E_rd(e_rd),
510
          .E_A3(e_A3),
511
          .E_RD2(e_B_f),
512
          .E_ALUout(e_res),
513
          .E_PC(E_PC),
514
          .E_PC8(E_PC8),
515
          .E_Tnew(e_Tnew),
516
          .E_Wegrf(e_Wegrf),
517
          .E_WeDm(e_WeDm),
518
          .E_WhichtoReg(e_WhichtoReg),
519
          .E_RegDst(e_RegDst),
520
          .E_DM_type(e_DM_type),
521
          .E_imm32(e_imm32),
522
          .E_ALU_change(e_ALU_change),
523
          .E_check_new(e_check_new),
524
          .E_branch(e_branch),
525
          .E_ExcCode(e_ExcCode_fixed),
526
          .E_BD(e_BD),
527
          .E_mfc0(e_mfc0),
528
          .E_mtc0(e_mtc0),
529
          .E_eret(e_eret),
530
          .E_syscall(e_syscall),
531
532
          .M_A2(m_rt),
533
          .M_A3(m_A3_origin),
534
          .M_rd(m_rd),
535
          .M_RD2(m_RD2),
536
          .M_ALUout(m_res),
537
          .M_{PC}(M_{PC}),
538
          .M_PC8(M_PC8),
539
          .M_Tnew(m_Tnew),
540
          .M_Wegrf(m_Wegrf_origin),
541
          .M_WeDm(m_WeDm_origin),
```

```
542
        .M_WhichtoReg(m_WhichtoReg),
543
        .M_RegDst(m_RegDst),
544
        .M_DM_type(m_DM_type),
545
        .M_imm32(m_imm32),
546
        .M_ALU_change(m_ALU_change),
547
        .M_check_new(m_check_new),
548
        .M_branch(m_branch),
549
        .M_ExcCode(m_ExcCode_in),
550
        .M_BD(m_BD),
551
        .M_mfc0(m_mfc0),
552
        .M_mtc0(m_mtc0),
553
        .M_eret(m_eret),
554
        .M_syscall(m_syscall)
555
        );
556
     557
        //DM
558
        assign m_Address = m_res;
559
        assign M_WD_f
                       = (d_SelDM)?WD:
560
                          m_RD2;
561
        assign m_WeDm=(req)?0:m_WeDm_origin;
562
     563
        wire is_DM;
564
        assign is_DM=(m_DM_type==`Word_DM)||(m_DM_type==`Half_DM)||
     (m_DM_type==`Unsigned_Half_DM) | | (m_DM_type==`Byte_DM) | |
    (m_DM_type==`Unsigned_Byte_DM);
565
        wire Is_Align;
566
        assign Is_Align=((m_DM_type==`Word_DM)&&(|low2))||
567
                      ((m_DM_type==`Half_DM||m_DM_type==`Unsigned_Half_DM)&&
    (low2[0]);
568
        wire Is_ErrorRange;
569
        assign Is_ErrorRange=!((m_Address>=`Data_Begin&&m_Address<=`Data_End)||
                            (m_Address >= `TO_Begin&&m_Address <= `TO_End)||</pre>
570
571
                            (m_Address >= `T1_Begin&&m_Address <= `T1_End)||</pre>
572
                            (m_Address >= `Echo_Begin&&m_Address <=</pre>
     `Echo_End));
573
        wire Error_Timer;
574
        assign Error_Timer=(m_DM_type!=`word_DM)&&((m_Address >=
    `TO_Begin&&m_Address <= `TO_End)||
575
                            (m_Address >= `T1_Begin&m_Address <= `T1_End));</pre>
576
        wire Error_Save_Timer;
577
        assign Error_Save_Timer=
     (m_Address>=32'h0000_7f08&&m_Address<=32'h0000_7f0b)||
578
     (m_Address>=32'h0000_7f18&&m_Address<=32'h0000_7f1b);
579
        assign m_ExcCode_fixed=((is_DM&&Is_Align&&!m_WeDm_origin)||
     (is_DM&&Is_ErrorRange&&!m_WeDm_origin)||
    (is_DM&&Error_Timer&&!m_WeDm_origin))?`Error_AdEL:
580
                             ((is_DM&&Is_Align&&m_WeDm_origin)||
     (is_DM&&Is_ErrorRange&&m_WeDm_origin)||
     (is_DM&&Error_Timer&&m_WeDm_origin)||
    (is_DM&&Error_Save_Timer&&m_WeDm_origin))?`Error_AdES:
581
                             m_ExcCode_in;
582
     583
        assign low2=m_Address[1:0];
```

```
wire [31:0] m_Rd_origin;
584
585
         DM_In din(.low2(low2),
586
                   .WD(M_WD_f),
587
                   .DM_type(m_DM_type),
588
589
                   .data_byteen(data_byteen),
590
                   .DM_input(DM_input)
591
                   );
592
         assign DM_output=Rdata;
593
         DM_Out dot( .low2(low2),
594
                     .DM_type(m_DM_type),
595
                     .DM_output(DM_output),
596
597
                     .RD(m_Rd_origin));
598
         assign MD = (m_whichtoReg == 8'b0000_0001)?m_res:
                       // (m_whichtoReg == 8'b0000_0010)?m_RD:
599
600
                       (m\_WhichtoReg == 8'b0000\_0100)?m\_imm32:
601
                       (m\_whichtoReg == 8'b0000\_1000)?M\_PC8:
602
                       m_ALU_change;//
603
         assign m_A3=m_A3_origin;//condition
604
         wire condition;
605
         assign condition=1'b0;
606
         // assign m_A3=m_check_new?(condition?
     5'd31:m_A3_origin):m_A3_origin;//condition
607
         /////provide for condition///////////
608
609
         610
611
         //CP0
612
         assign CPO_WE=m_mtc0;
613
         assign CP0_Address=m_rd;
614
         assign CPO_WD=M_WD_f;
615
         assign BD_in=m_BD;
616
         assign VPC=(m_branch==5'b00001)?M_PC:D_PC;
617
         assign HwInt={3'd0,interrupt,inter_T1,inter_T0};
618
         assign EXLClr=m_eret;
619
         CP0 cp0 (
620
         .clk(clk),
621
         .reset(reset),
622
         .WE(CPO_WE),
623
         .Address(CPO_Address),
624
         .WD(CP0\_WD),
625
         .BD_in(BD_in),
626
         .VPC(VPC),
627
         .ExcCode_in(m_ExcCode_fixed),
628
         .HWInt(HWInt),
629
         .EXLClr(EXLClr),
630
         .req(req),
631
         .EPC(EPC),
632
         .D_out(CPO_D_out)
633
         );
634
         assign m_RD=(m_mfc0)?CP0_D_out:m_Rd_origin;
635
         assign m_Wegrf=(req)?0:m_Wegrf_origin;
636
         //MEM_WE
         MEM M_reg(
637
638
         .clk(clk),
639
         .reset(reset),
640
         .M_A3(m_A3),
```

```
641
        .M_ALUout(m_res),
642
        .M_RD(m_RD),
643
        .M_PC(M_PC),
644
        .M_PC8(M_PC8),
645
        .M_Wegrf(m_Wegrf),
646
        .M_WhichtoReg(m_WhichtoReg),
647
        .M_RegDst(m_RegDst),
648
        .M_imm32(m_imm32),
649
        .M_ALU_change(m_ALU_change),
650
        .M_Tnew(m_Tnew),
651
652
        .W_A3(w_A3),
653
        .W_ALUout(w_res),
654
        .W_RD(w_RD),
655
        .W_PC(W_PC),
        .W_PC8(W_PC8),
656
657
        .W_Wegrf(w_Wegrf),
658
        .W_WhichtoReg(w_WhichtoReg),
659
        .W_RegDst(w_RegDst),
660
        .W_{imm32}(w_{imm32}),
        .W_ALU_change(w_ALU_change),
661
        .W_Tnew(w_Tnew)
662
663
        );
664
     665
        assign WD = (w_WhichtoReg == 8'b0000_0001)?w_res:
666
                    (w_{whichtoReg} == 8'b0000_0010)?w_{RD}:
                    (w_{whichtoReg} == 8'b0000_0100)?w_{imm32}:
667
668
                    (w_WhichtoReg == 8'b0000_1000)?w_PC8:
669
                    w_ALU_change;//
670
        //
    ////
671
        assign macroscopic_pc= M_PC;
672
        assign i_inst_addr = (d_eret)?EPC:F_PC;
673
        assign m_data_addr
                           = m_Address;
674
        assign m_data_wdata = DM_input;
675
        assign Byteen
                           = (m_WeDm)?data_byteen:4'b0000;
676
        assign m_int_addr
                           = m_Address;//Int_Address
677
        assign m_int_byteen = (m_weDm)?data_byteen:4'b0000;//Int_en
678
        assign m_inst_addr
                           = M_PC;
        assign w_grf_we
679
                           = w_Wegrf;
680
        assign w_grf_addr
                           = w_A3;
681
        assign w_grf_wdata
                           = WD;
682
        assign w_inst_addr
                           = W_PC;
683
        // assign visited
                             = (m_data_addr==32'h7f20);
684
685
    endmodule
```

## <一>.F级流水线

### 1. PC

#### (1) 端口说明

#### 表1-IFU端口说明

| 序号 | 信号名       | 方向 | 描述                                        |
|----|-----------|----|-------------------------------------------|
| 1  | clk       | 1  | 时钟信 <del>号</del>                          |
| 2  | reset     | 1  | 同步复位信号,将PC值置为0x0000_3000:<br>0:无效<br>1:复位 |
| 3  | en        | I  | 使能信号,决定是否阻塞                               |
| 4  | NPC[31:0] | I  | 下一周期PC的地址                                 |
| 6  | PC[31:0]  | 0  | 当前执行的PC                                   |

#### (2) 功能定义

#### 表2-IFU功能定义

| 序号 | 功能     | 描述                      |
|----|--------|-------------------------|
| 1  | 复位     | reset有效时,PC置为0x00003000 |
| 2  | 更新PC的值 | 将PC赋值为NPC               |

# <二>.D级流水线

### 1. GRF

(1) 端口说明

表3-GRF端口说明

| 序号 | 信号名       | 方向 | 描述                                       |
|----|-----------|----|------------------------------------------|
| 1  | clk       | I  | 时钟信号                                     |
| 2  | reset     | I  | 同步复位信号,将32个寄存器中全部清零<br>1:清零<br>0:无效      |
| 3  | WE        | I  | 写使能信号<br>1:可向GRF中写入数据<br>0:不能向GRF中写入数据   |
| 4  | A1[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,将其中存储的数据<br>读出到RD1 |
| 5  | A2[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,将其中存储的数据<br>读出到RD2 |
| 6  | A3[4:0]   | I  | 5位地址输入信号,指定32个寄存器中的一个,作为RD的写入地址          |
| 7  | WD[31:0]  | I  | 32位写入数据                                  |
| 8  | WPC[31:0] | I  | 当前写入GRF的PC                               |
| 9  | RD1[31:0] | 0  | 输出A1指定的寄存器的32位数据                         |
| 10 | RD2[31:0] | 0  | 输出A2指定的寄存器的32位数据                         |

### (2) 功能定义

### 表4-GRF功能定义

| 序号 | 功能   | 描述                                    |
|----|------|---------------------------------------|
| 1  | 同步复位 | reset为1时,将所有寄存器清零                     |
| 2  | 读数据  | 将A1和A2地址对应的寄存器的值分别通过RD1和RD2读出         |
| 3  | 写数据  | 当WE为1且时钟上升沿来临时,将WD写入到A3对应的寄存器内部       |
| 4  | 内部转发 | 当A1和A2之一与A3相等且写入信号为1时,用WD代替RD1或RD2的输出 |

#### 2. EXT

### (1) 端口说明

表9-EXT端口说明

| 序号 | 信号名         | 方向 | 描述                                                             |
|----|-------------|----|----------------------------------------------------------------|
| 1  | imm16[15:0] | I  | 代扩展的16位信号                                                      |
| 2  | sign[2:0]   | I  | 无符号或符号扩展选择信号<br>3'b001: 无符号扩展<br>3'b010: 符号扩展<br>3'b100: 寄存到高位 |
| 3  | imm32[31:0] | О  | 扩展后的32位的信号                                                     |

### (2) 功能定义

### 表10-EXT功能定义

| 序号 | 功能    | 描述                          |
|----|-------|-----------------------------|
| 1  | 无符号扩展 | 当sign为3′b001时,将imm16无符号扩展输出 |
| 2  | 符号扩展  | 当sign为3′b010时,将imm16符号扩展输出  |
| 3  | 存储到高位 | 当sign为3′100时,将imm16存在高16位   |

## 3. Controller

(1) 端口说明

表11-Controller端口说明

| 序号 | 信号名             | 方向 | 描述                                                                                                           |
|----|-----------------|----|--------------------------------------------------------------------------------------------------------------|
| 1  | op[5:0]         | I  | instr[31:26]6位控制信号                                                                                           |
| 2  | func[5:0]       | I  | instr[5:0]6位控制信号                                                                                             |
| 3  | rt[4:0]         | I  | instr[20:16]5位控制信号                                                                                           |
| 4  | AluOp[11:0]     | Ο  | ALU的控制信号                                                                                                     |
| 5  | WeGrf           | 0  | GRF写使能信号<br>0:禁止写入<br>1:允许写入                                                                                 |
| 6  | WeDm            | 0  | DM的写入信号<br>0:禁止写入<br>1:允许写入                                                                                  |
| 7  | branch[3:0]     | Ο  | PC转移位置选择信号<br>4'b0001:其他情况<br>4'b0010:beq<br>4'b0100:j  jal<br>4'b1000:jr;                                   |
| 8  | AluSrc1[3:0]    | 0  | 参与ALU运算的第一个数<br>4'b0001: RD1<br>4'b0010: RD2                                                                 |
| 9  | AluSrc2[3:0]    | Ο  | 参与ALU运算的第二个数,来自GRF还是imm<br>4'b0001: RD2<br>4'b0010: imm32<br>4'b0100: offset                                 |
| 10 | WhichtoReg[7:0] | Ο  | 将何种数据写入GRF?<br>8'b0000_0001: ALU计算结果<br>8'b0000_0010: DM读出信号<br>8'b0000_0100: upperlmm<br>8'b0000_1000: PC+4 |
| 11 | RegDst[3:0]     | 0  | 写入GRF的哪个寄存器?<br>4'b0001:rd<br>4'b0010:rt<br>4'b0100:31号寄存器                                                   |
| 12 | SignExt[2:0]    | 0  | 拓展方式:<br>3'b001:0拓展<br>3'b010:符号拓展<br>3'b100:存储到高位                                                           |
| 13 | B_change[3:0]   | 0  | B转移的类型<br>4'b0001:beq<br>4'b0010:slt<br>4'b0100:blez                                                         |

| 序号 | 信号名            | 方向 | 描述                                                                                                               |
|----|----------------|----|------------------------------------------------------------------------------------------------------------------|
| 14 | DM_type[5:0]   | 0  | 存取指令类型:<br>6'b000001:lw/sw<br>6'b000010:lh/sh<br>6'b000100:lb/sb<br>6'b001000:lhu<br>6'b010000:lbu               |
| 15 | MDop[3:0]      | 0  | 乘除指令选择信号: 4'b0000:无操作 4'b0001:mult 4'b0010:multu 4'b0011:div 4'b0100:divu 4'b0110:mfhi 4'b0111:mthi 4'b1000:mtlo |
| 16 | D_Tuse_rs[1:0] | 0  | 指令的rs寄存器的值从第一次进入D级到被使用的周期数                                                                                       |
| 17 | D_Tuse_rt[1:0] | Ο  | 指令的rt寄存器的值从第一次进入D级到被使用的周期数                                                                                       |
| 18 | D_Tnew[1:0]    | 0  | 指令从进入D开始到产生运算结果需要的周期数                                                                                            |

#### 4.NPC

# NPC (下一指令计算单元)

该模块根据当前pc(包括D级和F级)和其他控制信号(NPCOp,CMP输出信息),计算出下一指令所在的地址npc,传入IFU模块。

| 信号名        | 方向 | 位<br>宽 | 描述                                                                 |
|------------|----|--------|--------------------------------------------------------------------|
| F_pc       | I  | 32     | F级指令地址                                                             |
| D_pc       | I  | 32     | D级指令地址                                                             |
| offset     | I  | 32     | 地址偏移量,用于计算B类指令所要跳转的地址                                              |
| imm26      | I  | 26     | 当前指令数据的前26位(0~25),用于计算jal和j指令所要跳转的地址                               |
| ra         | I  | 32     | 储存在寄存器(\$ra或是jalr指令中存储"PC+4"的寄存器)中的地址数据,用于实现jr和jalr指令              |
| ALU_change | I  | 1      | B类指令判断结果 1: 说明当前B类指令的判断结果为真 0: 说明判断结果为假                            |
| branch     | I  | 4      | NPC功能选择 0x000:顺序执行 0x001:B类指令跳转<br>0x010: jal/j跳转 0x011: jr/jalr跳转 |
| npc        | 0  | 32     | 输出下一指令地址                                                           |
| PC8        | 0  | 32     | jr指令时存储PC+8的值                                                      |

## 5.B\_transfer(B类指令比较单元)

该单元根据输入的CMPOp信号对当前B指令的类型进行判断,进而对当前输入的数值进行相应比较,最后输出结果。

#### • 端口定义

| 信号名        | 方向 | 位宽 | 描述                                                             |
|------------|----|----|----------------------------------------------------------------|
| А          | I  | 32 | 输入B_transfer单元的第一个数据                                           |
| В          | I  | 32 | 输入B_transfer单元的第二个数据                                           |
| Туре       | I  | 4  | Type功能选择信号<br>0x0001: beq判断<br>0x0010: slt判断<br>0x0100: blez判断 |
| ALU_change | 0  | 1  | 判断结果输出<br>1: 判断结果为真<br>0: 判断结果为假                               |

# <三>.E级流水线

### 1. ALU

### (1) 端口说明

### 表5-ALU端口说明

| 序号 | 信号名         | 方向 | 描述                                                                                                                                                                                                                                               |
|----|-------------|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1  | A[31:0]     | I  | 参与运算的第一个数                                                                                                                                                                                                                                        |
| 2  | B[31:0]     | I  | 参与运算的第二个数                                                                                                                                                                                                                                        |
| 3  | ALUop[11:0] | I  | 决定ALU做何种操作 12'b0000_0000_0001: 无符号加 12'b0000_0000_0100: 无符号减 12'b0000_0000_0100: 与 12'b0000_0000_1000: 或 12'b0000_0001_0000:异或 12'b0000_0010_0000:或非 12'b0000_0100_0000:sll 12'b0000_1000_0000:srl 12'b0001_0000_0000:slt 12'b0010_0000_0000:slt |
| 4  | res         | 0  | A与B做运算后的结果                                                                                                                                                                                                                                       |

### (2) 功能定义

### 表6-ALU功能定义

| 序号 | 功能    | 描述                     |
|----|-------|------------------------|
| 1  | 加运算   | res = A + B            |
| 2  | 减运算   | res = A - B            |
| 3  | 与运算   | res = A & B            |
| 4  | 或运算   | res = A   B            |
| 5  | 左移位运算 | Res=A< <b< td=""></b<> |

# 2.MD\_Unit

| 方向 | 信号名   | 位宽 | 描述          | 输入来源          |
|----|-------|----|-------------|---------------|
| I  | clk   | 1  | 时钟信号        | mips.v中的clk   |
| 1  | reset | 1  | 同步复位信号      | mips.v中的reset |
| I  | en    | 1  | MD_Unit使能信号 | 判断是否为乘除计算     |
| 1  | MDop  | 4  | 指令选择信号      | Controller    |
| I  | А     | 32 | 第一个计算数      | e_A           |
| 1  | В     | 32 | 第二个计算数      | e_B           |
| 0  | НІ    | 32 | HI寄存器輸出     |               |
| 0  | LO    | 32 | LO寄存器输出     |               |
| 0  | out   | 32 | 取出HI或LO的值   |               |
| 0  | busy  | 1  | 是否在进行乘除计算   |               |

# <四>.M级流水线

# 1. DM\_In

### • 端口定义

| 方向 | 信号名         | 位宽 | 描述       | 输入来源                                                                                               |
|----|-------------|----|----------|----------------------------------------------------------------------------------------------------|
| I  | low2        | 2  | 时钟信号     | Address低两位                                                                                         |
| I  | WD          | 31 | 处理前写入结果  | 32位写入数据                                                                                            |
| I  | DM_type     | 6  | 决定存取指令类型 | 存取指令类型:<br>6'b000001:lw/sw<br>6'b000010:lh/sh<br>6'b000100:lb/sb<br>6'b001000:lhu<br>6'b010000:lbu |
| 0  | data_byteen | 4  | 字节使能信号   |                                                                                                    |
| 0  | DM_input    | 32 | 处理后的写入结果 |                                                                                                    |

# 2.DM\_Out

| 方向 | 信号名       | 位宽 | 描述       | 输入来源                                                                                               |
|----|-----------|----|----------|----------------------------------------------------------------------------------------------------|
| I  | low2      | 2  | 时钟信号     | Address低两位                                                                                         |
| I  | DM_output | 32 | 处理前读入信号  | 32位读入数据                                                                                            |
| I  | DM_type   | 6  | 决定存取指令类型 | 存取指令类型:<br>6'b000001:lw/sw<br>6'b000010:lh/sh<br>6'b000100:lb/sb<br>6'b001000:lhu<br>6'b010000:lbu |
| 0  | RD        | 32 | 处理后的读入结果 |                                                                                                    |

### 3.CP0

#### • 端口定义

| 方向 | 信号名        | 位宽 | 描述            | 输入来源         |
|----|------------|----|---------------|--------------|
| I  | clk        | 1  | 时钟信号          | cpu主时钟       |
| I  | reset      | 1  | 复位信号          | cpu同步复位信号    |
| I  | WE         | 1  | 写入使能          | 前一级相同信号输入    |
| I  | Address    | 5  | CPO 寄存器编号     | 前一级相同信号输入    |
| I  | WD         | 32 | CPO 寄存器的写入数据  | 前一级相同信号输入    |
| I  | BD_in      | 1  | 分支延迟槽指令标志     | 前一级相同信号输入    |
| I  | VPC        | 32 | 中断/异常时的 PC    | 前一级相同信号输入    |
| I  | ExcCode_in | 5  | 中断/异常的类型      | 前一级相同信号输入    |
| I  | HWInt      | 6  | 6 个设备中断       | 前一级相同信号输入    |
| I  | EXLCIr     | 1  | 置 0 SR 的EXL 位 | m_eret控制信号输入 |
| 0  | req        | 1  | 异常/中断请求       |              |
| О  | EPC        | 32 | 处理后的读入结果      |              |
| О  | D_out      | 32 | CPO 寄存器的输出数据  |              |

# <五>.各级流水线寄存器

## 1.IF\_ID

# D\_Reg (IF/ID流水寄存器)

## • 端口定义

| 方向 | 信号名       | 位宽 | 描述             | 输入来源          |
|----|-----------|----|----------------|---------------|
| I  | clk       | 1  | 时钟信号           | mips.v中的clk   |
| 1  | reset     | 1  | 同步复位信号         | mips.v中的reset |
| I  | en        | 1  | D级寄存器使能信号      | stall信号取反     |
| I  | clr       | 1  | D级寄存器清空信号      | 是否清空延迟槽决定     |
| I  | req       | 1  | D级寄存器异常/中断请求信号 | CP0           |
| I  | F_instr   | 32 | F级instr输入      | IFU_instr     |
| I  | F_pc      | 32 | F级pc输入         | IFU_pc        |
| 1  | F_ExcCode | 5  | F级ExcCode输入    | 前一级相同信号       |
| 1  | F_BD      | 1  | F级BD输入         | 前一级相同信号       |
| 0  | D_instr   | 32 | D级instr输出      |               |
| 0  | D_pc      | 32 | D级pc输出         |               |
| 0  | D_ExcCode | 5  | D级ExcCode输出    |               |
| 0  | D_BD      | 1  | D级BD输出         |               |

## 2.ID\_EX

# E\_Reg (ID/EX流水寄存器)

| 方向 | 信号名          | 位<br>宽 | 描述                 | 输入来源                 |
|----|--------------|--------|--------------------|----------------------|
| I  | clk          | 1      | 时钟信号               | mips.v中的clk          |
| I  | reset        | 1      | 同步复位信号             | mips.v中的reset        |
| I  | clr          | 1      | E级寄存器清空信号          | HazardUnit中stall信号   |
| I  | req          | 1      |                    |                      |
| I  | D_RD1        | 32     | D级GRF输出RD1         | 通过B_transfer_D1转发的数据 |
| I  | D_RD2        | 32     | D级GRF输出RD2         | 通过B_transfer_D2转发的数据 |
| I  | D_instr_s    | 5      | D级instr的shamt      | D_instr的s域数据         |
| I  | D_A1         | 5      | D级A1输入             | D_instr的rs域数据        |
| I  | D_A2         | 5      | D级A2输入             | D_instr的rt域数据        |
| I  | D_A3         | 5      | D级A3输入             | 通过MUX_A3选择出的数据       |
| I  | D_imm32      | 32     | D级imm32输入          | 通过EXT模块扩展出的数据        |
| I  | D_PC         | 32     | D级PC输入             | 前一级相同信号              |
| I  | D_PC8        | 32     | D级PC8输入            | 前一级相同信号              |
| I  | Tnew_D       | 2      | D级指令的Tnew输<br>入    | 前一级相同信号              |
| I  | D_Wegrf      | 1      | D级控制信号输入           | 前一级相同信号              |
| I  | D_WeDm       | 1      | D级控制信号输入           | 前一级相同信号              |
| I  | D_ALUop      | 7      | D级控制信号输入           | 前一级相同信号              |
| I  | D_AluSrc1    | 4      | D级控制信号输入           | 前一级相同信号              |
| I  | D_AluSrc2    | 4      | D级控制信号输入           | 前一级相同信号              |
| I  | D_WhichtoReg | 8      | D级控制信号输入           | 前一级相同信号              |
| I  | D_RegDst     | 4      | D级控制信号输入           | 前一级相同信号              |
| I  | D_DM_type    | 6      | D级控制信号输入           | 前一级相同信号              |
| I  | D_ALU_change | 1      | D级ALU_change输<br>入 | 前一级相同信号              |
| I  | D_MDop       | 4      | D级MDop输入           | 前一级相同信号              |
| ı  | D_branch     | 5      | D级branch输入         | 前一级相同信号              |
| I  | D_ExcCode    | 5      | D级ExcCode输入        | 前一级相同信号              |
| I  | D_BD         | 1      | D级BD输入             | 前一级相同信号              |

| 方向 | 信号名          | 位宽 | 描述                 | 输入来源    |
|----|--------------|----|--------------------|---------|
| I  | D_mfc0       | 1  | D级mfc0输入           | 前一级相同信号 |
| I  | D_mtc0       | 1  | D级mtc0输入           | 前一级相同信号 |
| I  | D_eret       | 1  | D级eret输入           | 前一级相同信号 |
| I  | D_syscall    | 1  | D级syscall输入        | 前一级相同信号 |
| 0  | E_RD1        | 32 | E级RD1输出            |         |
| 0  | E_RD2        | 32 | E级RD2输出            |         |
| 0  | E_instr_s    | 5  | 移位指令的位移数           |         |
| 0  | E_A1         | 5  | E级A1输出             |         |
| 0  | E_A2         | 5  | E级A2输出             |         |
| 0  | E_A3         | 5  | E级A3输出             |         |
| 0  | E_imm32      | 32 | E级imm32输出          |         |
| 0  | E_PC         | 32 | E级PC输出             |         |
| 0  | E_PC8        | 32 | E级PC8输出            |         |
| 0  | E_Tnew       | 2  | E级指令的Tnew输出        |         |
| 0  | E_Wegrf      | 1  | E级控制信号输出           |         |
| 0  | E_WeDm       | 1  | E级控制信号输出           |         |
| 0  | E_ALUop      | 12 | E级控制信号输出           |         |
| 0  | E_AluSrc1    | 4  | E级控制信号输出           |         |
| 0  | E_AluSrc2    | 4  | E级控制信号输出           |         |
| 0  | E_WhichtoReg | 11 | E级控制信号输出           |         |
| 0  | E_RegDst     | 3  | E级控制信号输出           |         |
| 0  | E_DM_type    | 6  | E级控制信号输出           |         |
| Ο  | E_ALU_change | 1  | E级ALU_change输<br>出 |         |
| 0  | E_MDop       | 4  | E级MDop输出           |         |
| 0  | E_branch     | 5  | E级branch输出         |         |
| 0  | E_ExcCode    | 5  | E级ExcCode输出        |         |
| 0  | E_BD         | 1  | E级BD输出             |         |
| 0  | E_mfc0       | 1  | E级mfc0输出           |         |
| 0  | E_mtc0       | 1  | E级mtc0输出           |         |

| 方向 | 信号名       | 位宽 | 描述          | 输入来源 |
|----|-----------|----|-------------|------|
| 0  | E_eret    | 1  | E级eret输出    |      |
| 0  | E_syscall | 1  | E级syscall输出 |      |

### • 运算功能

 $Tnew_E = (Tnew_D > 0)$ ?  $Tnew_D - 1$ :  $0Tnew_E = (Tnew_D > 0)$ ?  $Tnew_D - 1$ :

### 3.EX\_MEM

# M\_Reg (EX/MEM流水寄存器)

| 方向 | 信号名          | 位宽 | 描述             | 输入来源           |
|----|--------------|----|----------------|----------------|
| I  | clk          | 1  | 时钟信号           | mips.v中的clk    |
| I  | reset        | 1  | 同步复位信号         | mips.v中的reset  |
| I  | E_A2         | 5  | E级A2输入         | ALU_out数据      |
| I  | E_A3         | 5  | E级A3输入(转发值)    | MUX_ALU选择出来的数据 |
| I  | E_RD2        | 32 | E级RD2输入        | 前一级相同信号        |
| I  | E_ALUout     | 32 | E级res输入        | 前一级相同信号        |
| I  | E_PC         | 32 | E级PC输入         | 前一级相同信号        |
| I  | E_PC8        | 32 | E级PC8输入        | 前一级相同信号        |
| I  | E_Tnew       | 2  | E级Tnew输入       | 前一级相同信号        |
| I  | E_Wegrf      | 1  | E级控制信号输入       | 前一级相同信号        |
| I  | E_WeDm       | 1  | E级控制信号输入       | 前一级相同信号        |
| I  | E_WhichtoReg | 8  | E级控制信号输入       | 前一级相同信号        |
| I  | E_RegDst     | 4  | E级控制信号输入       | 前一级相同信号        |
| I  | E_DM_type    | 6  | E级控制信号输入       | 前一级相同信号        |
| I  | E_ALU_change | 1  | E级ALU_change输入 | 前一级相同信号        |
| I  | E_imm32      | 32 | E级imm32输入      | 前一级相同信号        |
| I  | E_branch     | 5  | E级branch输入     | 前一级相同信号        |
| 1  | E_ExcCode    | 5  | E级ExcCode输入    | 前一级相同信号        |
| I  | E_BD         | 1  | E级BD输入         | 前一级相同信号        |
| I  | E_mfc0       | 1  | E级mfc0输入       | 前一级相同信号        |
| I  | E_mtc0       | 1  | E级mtc0输入       | 前一级相同信号        |
| I  | E_eret       | 1  | E级eret输入       | 前一级相同信号        |
| I  | E_syscall    | 1  | E级syscall输入    | 前一级相同信号        |
| 0  | M_A2         | 5  | M级A2输出         |                |
| 0  | M_A3         | 5  | M级A3输出         |                |
| 0  | M_RD2        | 32 | M级RD2输出        |                |
| 0  | M_ALUout     | 32 | M级res输出        |                |
| 0  | M_PC         | 32 | M级PC输出         |                |
| 0  | M_PC8        | 32 | M级PC8输出        |                |
| 0  | M_Tnew       | 2  | M级Tnew输出       |                |

| 方向 | 信号名          | 位宽 | 描述             | 输入来源 |
|----|--------------|----|----------------|------|
| 0  | M_Wegrf      | 1  | M级Tnew输出       |      |
| Ο  | M_WeDm       | 1  | M级控制信号输出       |      |
| О  | M_WhichtoReg | 8  | M级控制信号输出       |      |
| 0  | M_RegDst     | 4  | M级控制信号输出       |      |
| О  | M_DM_type    | 6  | M级控制信号输出       |      |
| 0  | M_ALU_change | 1  | M级ALU_change输出 |      |
| Ο  | M_imm32      | 32 | M级imm32输出      |      |
| Ο  | M_branch     | 5  | M级branch输出     |      |
| О  | M_ExcCode    | 5  | M级ExcCode输出    |      |
| Ο  | M_BD         | 1  | M级BD输出         |      |
| О  | M_mfc0       | 1  | M级mfc0输出       |      |
| 0  | M_mtc0       | 1  | M级mtc0输出       |      |
| 0  | M_eret       | 1  | M级eret输出       |      |
| 0  | M_syscall    | 1  | M级syscall输出    |      |

#### • 运算功能

 $Tnew_M = (Tnew_E > 0)$ ?  $Tnew_E - 1$ :  $0Tnew_M = (Tnew_E > 0)$ ?  $Tnew_E - 1$ : 0

### 4.MEM\_WB

## W\_Reg (MEM/WB流水寄存器)

• 接口定义

| 方向 | 信号名          | 位宽 | 描述               | 输入来源          |
|----|--------------|----|------------------|---------------|
| I  | clk          | 1  | 时钟信 <del>号</del> | mips.v中的clk   |
| I  | reset        | 1  | 同步复位信号           | mips.v中的reset |
| I  | M_A3         | 5  | M级A3输入           | 前一级相同信号       |
| I  | M_RD         | 32 | M级RD输入           | 前一级相同信号       |
| I  | M_PC         | 32 | M级PC输入           | 前一级相同信号       |
| I  | M_PC8        | 32 | M级PC8输入          | 前一级相同信号       |
| I  | M_Wegrf      | 1  | M级控制信号输入         | 前一级相同信号       |
| I  | M_WhichtoReg | 1  | M级控制信号输入         | 前一级相同信号       |
| I  | M_RegDst     | 4  | M级控制信号输入         | 前一级相同信号       |
| 1  | M_imm32      | 32 | M级imm32输入        | 前一级相同信号       |
| 1  | M_ALU_change | 1  | M级ALU_change输入   | 前一级相同信号       |
| I  | M_Tnew       | 2  | M级Tnew输入         | 前一级相同信号       |
| 0  | W_A3         | 5  | W级A3输出           |               |
| Ο  | W_ALUout     | 32 | W级res输出          |               |
| 0  | W_RD         | 32 | W级RD输出           |               |
| 0  | W_PC         | 32 | W级PC输出           |               |
| 0  | W_PC8        | 32 | W级PC8输出          |               |
| 0  | W_Wegrf      | 1  | W级控制信号输出         |               |
| О  | W_WhichtoReg | 8  | W级控制信号输出         |               |
| О  | W_RegDst     | 4  | W级控制信号输出         |               |
| О  | W_imm32      | 32 | W级imm32输出        |               |
| О  | W_ALU_change | 1  | W级ALU_change输出   |               |
| О  | W_Tnew       | 2  | W级Tnew输出         |               |

# <六>.暂停、转发处理及相关多路选择器

# (一) .冲突综合单元 (HazardUnit)

| 方向 | 信号名          | 位宽 | 描述                  |
|----|--------------|----|---------------------|
| I  | D_A1         | 5  | D级A1端输入             |
| 1  | D_A2         | 5  | D级A2端输入             |
| 1  | E_A1         | 5  | E级A1端输入             |
| 1  | E_A2         | 5  | E级A2端输入             |
| I  | M_A2         | 5  | M级A2端输入             |
| I  | E_A3         | 5  | E级A3端输入             |
| I  | M_A3         | 5  | M级A3端输入             |
| 1  | W_A3         | 5  | W级A3端输入             |
| 1  | D_Tuse_rs    | 2  | D_Tuse_rs输入         |
| I  | D_Tuse_rt    | 2  | D_Tuse_rt输入         |
| 1  | E_Tnew       | 2  | E级Tnew输入            |
| 1  | M_Tnew       | 2  | M级Tnew输入            |
| I  | W_Tnew       | 2  | W级Tnew输入            |
| I  | E_Wegrf      | 1  | E级Wegrf输入           |
| 1  | M_Wegrf      | 1  | M级Wegrf输入           |
| 1  | W_Wegrf      | 1  | W级Wegrf输入           |
| I  | E_WhichtoReg | 8  | E级WhichtoReg输入      |
| 1  | M_WhichtoReg | 8  | M级WhichtoReg输入      |
| 1  | start        | 1  | 乘除开始信号              |
| 1  | busy         | 1  | 乘除忙碌信号              |
| I  | MDU_en       | 1  | D级将进行乘除运算信号         |
| I  | D_eret       | 1  | D级eret输入            |
| 1  | E_mtc0       | 1  | E级mtc0输入            |
| I  | M_mtc0       | 1  | M级mtc0输入            |
| 0  | SelB_D1      | 2  | B_transfer的D1输入转发信号 |
| 0  | SelB_D2      | 2  | B_transfer的D2输入转发信号 |
| 0  | SelALU_A     | 2  | ALU输入A转发信号          |
| 0  | SelALU_B     | 2  | ALU输入B转发信号          |
| 0  | SelDM        | 1  | DM写入WD转发信号          |
| 0  | stall        | 1  | 冲突信号                |

### (二).控制和冒险简述

- 对于控制冒险, 本实验要求大家实现**比较过程前移至 D 级**, 并**采用延迟槽**。
- 对于数据冒险,两大策略及其应用:

1 假设当前我需要的数据,其实已经计算出来,只是还没有进入寄存器堆,那么我们可以用\*\*转发\*\*(Forwarding)来解决,即不引用寄存器堆的值,而是直接从后面的流水级的供给者把计算结果发送到前面流水级的需求者来引用。如果我们需要的数据还没有算出来。则我们就只能\*\*暂停\*\*(Stall),让流水线停止工作,等到我们需要的数据计算完毕,再开始下面的工作。

### (三).冒险处理

冒险处理我们均通过"A T"法实现——

#### 转发 (forward)

当前面的指令要写寄存器但还未写入,而后面的指令需要用到没有被写入的值时,这时候会产生**数据冒险**,我们首先考虑进行转发。我们**假设所有的数据冒险均可通过转发解决**。也就是说,当某一指令前进到必须使用某一寄存器的值的流水阶段时,这个寄存器的值一定已经产生,并**存储于后续某个流水线寄存器中。** 

在这一阶段,我们不管需要的值有没由计算出,都要进行转发,即暴力转发。为实现这一机制,我们要清楚哪些模块需要转发后的数据(**需求者**)和保存着写入值的流水寄存器(**供应者**)

#### • 供应者及其产生的数据

| 流水级 | 产生数据                                 | MUX名&选择信号名   | MUX输出名  |
|-----|--------------------------------------|--------------|---------|
| Е   | E_imm32,<br>E_PC8                    | 直接流水线传递      | 直接流水线传递 |
| M   | M_ALUout,<br>M_PC8                   | 直接流水线传递      | 直接流水线传递 |
| W   | w_res,<br>w_RD,<br>w_imm32,<br>W_PC8 | w_WhichtoReg | WD      |

注:当M级指令为读hi和lo的指令时,M\_AO中的结果是从上一周期在乘除槽中读取的hi或lo的

值;如果是其他指令,M\_AO是上一周期ALU的计算结果。

#### • 需求者及其产生的数据

| 接收端口          | 选择数据                         | HMUX名&选择信号名 | MUX输出名        |
|---------------|------------------------------|-------------|---------------|
| B_transfer_D1 | D_V1,<br>M_out,<br>E_out     | SelB_D1     | d_b_transfer1 |
| B_transfer_D2 | d_RD2,<br>m_res,<br>e_res    | SelB_D2     | d_b_transfer2 |
| ALU_A         | e_RD1,<br>WD,<br>m_res       | SelALU_A    | e_A           |
| ALU_B         | e_RD2,<br>WD,<br>m_res       | SelALU_B    | e_B           |
| DM_WD         | m_RD2,<br>WD                 | SelDM       | M_WD_f        |
| NPC_ra        | D_V1_f ,<br>E_PC8 ,<br>M_PC8 | SelJr       | ra            |

从上表可以看出,W级中的数据没有转发到D级,原因是我们在GRF内实现了内部转发机制,将GRF输入端的数据(还未写入)及时反映到RD1或这RD2,判断条件为A3 == A2或者A3 == A1。

此时为了生成HMUX的选择信号,我们需要向HCU(冒险控制器)输入"A"数据,然后进行选择信号的计算,执行转发的条件为——

- 前位点的读取寄存器地址和某转发输入来源的写入寄存器地址相等且不为 0
- 写使能信号有效

转发的构造

首先,我们**假设所有的数据冒险均可通过转发解决**。也就是说,当某一指令前进到必须使用某一寄存器的值的流水阶段时,这个寄存器的值一定已经产生,并**存储于后续某个流水线寄存器中**。

我们接下来分析需要转发的位点。当某一部件需要使用 GPR(General Purpose Register)中的值时,如果此时这个值存在于后续某个流水线寄存器中,而还没来得及写入 GPR,我们就需要通过转发(旁路)机制将这个值从流水线寄存器中送到该部件的输入处。

根据我们对数据通路的分析,这样的位点有:

- 1. D 级比较器的两个输入(含 NPC 逻辑中寄存器值的输入);
- 2. E 级 ALU 的两个输入;
- 3. M 级 DM 的输入。

为了实现转发机制,我们对这些输入前加上一个 MUX。这些 MUX 的默认输入来源是上一级中**已经转发过**的数据。(**Thinking 1**:如果不采用已经转发过的数据,而采用上一级中的原始数据,会出现怎样的问题?试列举指令序列说明这个问题。)下面,我们继续分析这些 MUX 的其他输入来源和选择信号的生成。

GPR 是一个特殊的部件,它既可以视为 D 级的一个部件,**也可以视为 W 级之后的流水线寄存器**。 基于这一特性,我们将对 GPR采用**内部转发**机制。也就是说,当前 GPR 被写入的值会即时反馈到读取端上。(**Thinking 2**:我们为什么要对 GPR 采用内部转发机制?如果不采用内部转发机制,我们要怎样才能解决这种情况下的转发需求呢?)

在对 GPR 采取内部转发机制后,这些 MUX 的其他输入来源就是这些 MUX 之后所有流水线寄存器中对 GPR 写入的、且对当前 MUX 的默认输入不可见的数据。具体来说,D 级 MUX 的其他输入来源是 D/E 和 E/M 级流水线寄存器中对 GPR 写入的数据。由于 M/W 级流水线寄存器中对 GPR 写入的数据可以通过 GPR 的内部转发机制而对 D 级 MUX 的默认输入可见,因此无需进行转发。对于其他流水级的转发 MUX,输入来源可以类比得出。

选择信号的生成规则是:只要**当前位点的读取寄存器地址和某转发输入来源的写入寄存器地址相等且不为0**(Thinking 3:为什么0号寄存器需要特殊处理?),就选择该转发输入来源;在有多个转发输入来源都满足条件时,**最新产生的数据优先级最高。**(Thinking 4:什么是"最新产生的数据"?)为了获取生成选择信号所需的信息,我们需要对指令的读取寄存器和写入寄存器在D级进行译码并流水(指令的"A信息")。

如果同学们真正理解了上述构造规则,大家会发现:转发机制核心逻辑的构造可以在短至 5 行代码内完成。

#### 暂停 (stall)

接下来,我们来处理通过转发不能处理的数据冒险。在这种情况下,新的数据还未来得及产生。我们只能暂停流水线,等待新的数据产生。为了方便处理,我们仅仅为D级的指令进行暂停处理。

我们把Tuse和Tnew作为暂停的判断依据——

- Tuse: 指令进入 **D** 级后,其后的某个功能部件**再**经过多少时钟周期就**必须**要使用寄存器值。对于有两个操作数的指令,其**每个操作数的 Tuse 值可能不等**(如 store 型指令 rs、rt 的 Tuse 分别为 1 和 2)。
- Tnew: 位于 E 级及其后各级的指令,再经过多少周期就能够产生要写入寄存器的结果。在我们目前的 CPU 中,W 级的指令Tnew 恒为 0;对于同一条指令,Tnew@M = max(Tnew@E 1,0)、

在这一阶段,我们找到D级生成的Tuse\_rs和Tuse\_rt和在E,M,W级寄存器中流水的Tnew\_D,Tnew\_M,Tnew\_W,如下表所示

• Tuse表和计算表达式

| 指令类型       | Tuse_rs | Tuse_rt |
|------------|---------|---------|
| calc_R     | 1       | 1       |
| calc_l     | 1       | Х       |
| shift      | X       | 1       |
| shiftv     | 1       | 1       |
| load       | 1       | X       |
| store      | 1       | 2       |
| md         | 1       | 1       |
| mt         | 1       | X       |
| mf         | X       | Χ       |
| branch     | 0       | 0       |
| j/jr       | X       | X       |
| jal / jalr | 0       | Χ       |
| lui        | X       | X       |

#### • Tnew表和计算表达式

| 指令类型       | Tnew_D | Tnew_E | Tnew_M | Tnew_W |
|------------|--------|--------|--------|--------|
| calc_R     | 2      | 1      | 0      | 0      |
| calc_l     | 2      | 1      | 0      | 0      |
| shift      | 2      | 1      | 0      | 0      |
| shiftv     | 2      | 1      | 0      | 0      |
| load       | 3      | 2      | 1      | 0      |
| store      | X      | Χ      | X      | X      |
| md         | X      | Χ      | Χ      | X      |
| mt         | Χ      | Χ      | Χ      | Χ      |
| mf         | 2      | 1      | 0      | 0      |
| branch     | X      | Χ      | Χ      | X      |
| jal / jalr | 0      | 0      | 0      | 0      |
| j / jr     | Χ      | Χ      | Χ      | X      |
| lui        | 1      | 0      | 0      | 0      |

然后我们Tnew和Tuse传入HCU(冒险控制器中),然后进行stall信号的计算。如果满足以下条件则stall有效——

- Tnew > Tuse
- 前位点的读取寄存器地址和某转发输入来源的写入寄存器地址相等且不为 0
- 写使能信号有效
- 当E级延迟槽在进行运算 (start | busy) 时, D级为md、mt、mf指令
- 阻塞的构造 (D级)

那么,我们什么时候需要在 D 级暂停呢?根据 Tuse 和 Tnew 所提供的信息,我们容易得出: **当 D** 级指令读取寄存器的地址与 E 级或 M 级的指令写入寄存器的地址相等且不为 0,且 D 级指令的 Tuse 小于对应 E 级或 M 级指令的 Tnew 时,我们就需要在 D 级暂停指令。在其他情况下,数据冒险均可通过转发机制解决。

为了获取暂停机制所需的信息,我们还需要**对指令的 Tuse 和 Tnew 信息在 D 级进行译码,并将 Tnew 信息流水**(指令的" T 信息")。

将指令暂停在 D 级时, 我们需要进行如下操作:

- 冻结 PC 的值
- 冻结 F/D 级流水线寄存器的值
- 将 D/E 级流水线寄存器清零 (这等价于插入了一个 nop 指令)

如此,我们就完成了暂停机制的构建。

### (四).需求时间——供给时间模型

○ **Tuse** (对于数据需求): 这条指令位于 D 级的时候,再经过多少个时钟周期就必须要使用相应的数据。

例如,对于BEQ指令,立刻就要使用数据,所以Tuse=0。

对于 addu 指令,等待下一个时钟周期它进入 EX 级才要使用数据,所以 Tuse=1。

而对于 sw 指令,在 EX 级它需要 GPR[rs] 的数据来计算地址,在 MEM 级需要 GPR[rt] 来存入值,所以对于 rs 数据,它的 Tuse\_rs=1,对于 rt 数据,它的 Tuse\_rt=2。

在 P5 课下要求的指令集的条件下, Tuse 值有两个特点:

- 特点 1: 是一个定值,每个指令的 Tuse 是一定的
- 特点 2: 一个指令可以有两个 Tuse 值
- Tnew (对于数据产出): 位于某个流水级的某个指令,它经过多少个时钟周期可以算出结果并且存储到流水级寄存器里。

例如,对于 addu 指令,当它处于 EX 级,此时结果还没有存储到流水级寄存器里,所以此时它的 Tnew=1, 而当它处于 MEM 或者 WB 级,此时结果已经写入了流水级寄存器,所以此时 Tnew=0。

在 P5 课下要求的指令集的条件下,Tnew 值有两个特点:

- 特点 1: 是一个动态值,每个指令处于流水线不同阶段有不同的 Tnew 值
- 特点 2: 一个指令在一个时刻只会有一个 Tnew 值 (一个指令只有一个结果)
- 用这两个定义来描述数据冒险:

- 1. Tnew=0, 说明结果已经算出,如果指令处于 WB 级,则可以通过寄存器的内部转发设计解决,不需要任何操作。如果指令不处于 WB 级,则可以通过转发结果来解决。
- 2. Tnew<=Tuse,说明需要的数据可以及时算出,可以通过转发结果来解决。
- 3. Tnew>Tuse,说明需要的数据不能及时算出,必须暂停流水线解决。

```
1
    assign stall_rs = (D_A1!= 0)\&\&((D_Tuse_rs<E_Tnew)\&\&(D_A1 == E_A3)\&\&E_Wegrf||
 2
                        (D\_Tuse\_rs<M\_Tnew) \&\& (D\_A1 == M\_A3) \&\&M\_Wegrf| \, | \,
 3
                         (D_Tuse_rs<W_Tnew) &&(D_A1 == W_A3) &&W_Wegrf);
 4
    //the pre is the condition
 5
    assign \ stall\_rt = (D\_A2! = 0) \& \& ((D\_Tuse\_rt < E\_Tnew) \& \& (D\_A2 == E\_A3) \& E\_Wegrf | |
 6
                         (D_Tuse_rt<M_Tnew)&&(D_A2 == M_A3)&&M_wegrf||
 7
                         (D_Tuse_rt<W_Tnew)\&\&(D_A2 == W_A3)\&\&W_Wegrf);
 8
9
    assign stall_md=(start||busy)&&(MDU_en);
10
11 | assign stall_eret=D_eret&((E_mtc0&(E_A3==5'd14))||(M_mtc0&&(M_A3==5'd14)));
12 | assign stall = (stall_rs||stall_rt||stall_md||stall_eret)&&(~Is_nop);
```

## 真值表

| 端口                                           | addu                              | subu                              | ori                               | lw                                          | sw                                          | lui                                         | beq                                         |
|----------------------------------------------|-----------------------------------|-----------------------------------|-----------------------------------|---------------------------------------------|---------------------------------------------|---------------------------------------------|---------------------------------------------|
| ор                                           | 000000                            | 000000                            | 001101                            | 100011                                      | 101011                                      | 001111                                      | 000100                                      |
| func                                         | 100001                            | 100011                            |                                   |                                             |                                             |                                             |                                             |
| AluOp                                        | 0000001                           | 0000010                           | 0001000                           | 0000000                                     | 0000000                                     | 0000000                                     | 0000000                                     |
| WeGrf                                        | 1                                 | 1                                 | 1                                 | 1                                           | 0                                           | 1                                           | 0                                           |
| WeDm                                         | 0                                 | 0                                 | 0                                 | 0                                           | 1                                           | 0                                           | 0                                           |
| branch                                       | 0001                              | 0001                              | 0001                              | 0001                                        | 0001                                        | 0001                                        | 0010                                        |
| AluSrc1                                      | 0001                              | 0001                              | 0001                              | 0001                                        | 0001                                        | 0001                                        | 0001                                        |
| AluSrc2                                      | 0001                              | 0001                              | 0010                              | 0010                                        | 0010                                        | 0001                                        | 0001                                        |
| WhichtoReg                                   | 0001                              | 0001                              | 0001                              | 0010                                        | 0001                                        | 0100                                        | 0001                                        |
| RegDst                                       | 0001                              | 0001                              | 0010                              | 0010                                        | 0010                                        | 0010                                        | 1010                                        |
| SignExt                                      | 0                                 | 0                                 | 0                                 | 1                                           | 1                                           | 0                                           | 1                                           |
| 端口                                           | andi                              | jal                               | j                                 | jr                                          | sll                                         | add                                         | sub                                         |
|                                              |                                   |                                   |                                   |                                             |                                             |                                             |                                             |
| ор                                           | 001100                            | 000011                            | 000010                            | 000000                                      | 000000                                      | 000000                                      | 000000                                      |
| op<br>func                                   | 001100                            | 000011                            | 000010                            | 000000                                      | 000000                                      | 000000                                      | 000000                                      |
|                                              | 001100                            | 000011                            | 000010                            |                                             |                                             |                                             |                                             |
| func                                         |                                   |                                   |                                   | 001000                                      | 000000                                      | 100000                                      | 100010                                      |
| func                                         | 0000100                           | 0000000                           | 0000000                           | 001000                                      | 000000                                      | 100000                                      | 100010                                      |
| func<br>AluOp<br>WeGrf                       | 0000100                           | 0000000                           | 0000000                           | 001000<br>0000000<br>0                      | 000000<br>0010000<br>1                      | 100000                                      | 100010<br>0000001<br>1                      |
| func AluOp WeGrf WeDm                        | 0000100                           | 0000000                           | 0000000                           | 001000<br>0000000<br>0                      | 000000<br>0010000<br>1<br>0                 | 100000<br>0000000<br>1<br>0                 | 100010<br>0000001<br>1<br>0                 |
| func AluOp WeGrf WeDm branch                 | 0000100<br>1<br>0<br>0001         | 0000000<br>1<br>0<br>0100         | 0000000<br>0<br>0<br>0100         | 001000<br>0000000<br>0<br>0<br>1000         | 000000<br>0010000<br>1<br>0<br>0001         | 100000<br>0000000<br>1<br>0                 | 100010<br>0000001<br>1<br>0                 |
| func AluOp WeGrf WeDm branch AluSrc1         | 0000100<br>1<br>0<br>0001         | 0000000<br>1<br>0<br>0100<br>0001 | 0000000<br>0<br>0<br>0100<br>0001 | 001000<br>0000000<br>0<br>0<br>1000<br>0001 | 000000<br>0010000<br>1<br>0<br>0001<br>0010 | 100000<br>0000000<br>1<br>0<br>0001         | 100010<br>0000001<br>1<br>0<br>0001         |
| func AluOp WeGrf WeDm branch AluSrc1 AluSrc2 | 0000100<br>1<br>0<br>0001<br>0001 | 0000000<br>1<br>0<br>0100<br>0001 | 0000000<br>0<br>0<br>0100<br>0001 | 001000<br>0000000<br>0<br>0<br>1000<br>0001 | 000000<br>0010000<br>1<br>0<br>0001<br>0010 | 100000<br>0000000<br>1<br>0<br>0001<br>0001 | 100010<br>0000001<br>1<br>0<br>0001<br>0001 |

# 桥和计数器

## 1.Bridge

• 端口定义

| 方向 | 信号名         | 位宽 | 描述            | 输入来源    |
|----|-------------|----|---------------|---------|
| I  | Address_in  | 32 | 写入/读取的外设单元的地址 | 前一级相同信号 |
| I  | WD_in       | 32 | 写入外设单元的数据     | 前一级相同信号 |
| I  | byteen      | 4  | 写入外设单元的使能     | 前一级相同信号 |
| I  | DM_RD       | 32 | DM读取值的输入      | 前一级相同信号 |
| I  | T0_RD       | 32 | Timer1读取值的输入  | 前一级相同信号 |
| I  | T1_RD       | 32 | Timer0读取值的输入  | 前一级相同信号 |
| 0  | DM_WE       | 4  | DM写入使能        |         |
| 0  | T0_WE       | 1  | Timer1写入使能    |         |
| О  | T1_WE       | 1  | Timer2写入使能    |         |
| О  | Address_out | 32 | 写入/读取的外设单元的地址 |         |
| О  | WD_out      | 32 | 写入外设单元的数据     |         |
| 0  | RD_out      | 32 | 外设单元的读取值输出    |         |

#### **2.TC**

#### • 端口定义

| 方向 | 信号名   | 位宽 | 描述        | 输入来源    |
|----|-------|----|-----------|---------|
| I  | clk   | 1  | 时钟信号      | 前一级相同信号 |
| I  | reset | 1  | 同步复位信号    | 前一级相同信号 |
| 1  | Addr  | 30 | Timer写入地址 | 前一级相同信号 |
| 1  | WE    | 1  | Timer写入使能 | 前一级相同信号 |
| I  | Din   | 32 | Timer写入数据 | 前一级相同信号 |
| 0  | D_out | 32 | Timer读取数据 |         |
| 0  | IRQ   | 1  | 中断请求      |         |

# 重要机制实现方法

## CP0响应机制

CP0是检测异常和中断的重要部件,异常和中断通过以下接口传入——

- **中断信息**通过 **HWInt[7:2]** 接口进入,其中HWInt[2]连接Timer0的终端请求,HWInt[3]连接Timer1的终端请求,HWInt[4]连接外部的中断请求。
- **异常信息**通过**ExcCode\_in**和**BD\_in**两个接口传入,ExcCode\_in传入的是异常代码(ADEL,ADES,RI,OV),BD\_in传入的是延迟槽指令标志(有效则表示当前指令为延迟槽指令)。

检测到中断或者异常时,CPO会进行判断并响应,决定是否将req(**CPO向CPU发出的中断请求**)置1。判断逻辑如下——

```
1 wire inter_req = (|(HwInt & IM)) & IE & (!EXL);//中断有效判断
2 wire exc_req = (ExcCode_in != 5'd0) & (!EXL);//异常有效判断
3 assign req = inter_req | exc_req;//
```

当req有效,CPO还需要完成以下任务——

- EXL置1
- 将M级PC存入EPC (延迟槽指令中存入EPC-4)
- 如果当前响应中断,ExcCode寄存器写入0;若响应异常,ExcCode寄存器写入外部传入的异常代码ExcCode\_in
- BD寄存器写入外部传入的BD\_in信号
- 此外,无论是否发出中断请求,在每一周期均需要将HWInt[6:2]写入Cause寄存器中的的IP域

### 系统桥设计

系统桥其实是充当一个"交换机"的角色,将CPU传来的地址写入相应的外设(DM、Timer0、Timer1),只需要组合逻辑便可实现。

### 异常识别

P7中我们考虑的异常情况有以下几种——

- 。 F级异常:
  - PC地址没有字对齐 (AdEL)
  - PC地址超过0x3000 ~ 0x6ffc (AdEL)
- o D级异常:
  - 未知的指令码 (RI)
- 。 E级异常:
  - addi、add、sub计算溢出 (Ov)
  - load类指令计算地址时加法溢出 (AdEL)
  - store类指令计算地址时加法溢出 (AdES)
- 。 M级异常:
  - lw取数地址未4字节对齐 (AdEL)
  - lh、lhu取数地址未与 2 字节对齐 (AdEL)
  - Ih、Ihu、Ib、Ibu取 Timer 寄存器的值 (AdEL)
  - load型指令取数地址超出 DM、Timer0、Timer1 的范围 (AdEL)
  - sw存数地址未 4 字节对齐 (AdES)
  - sh存数地址未2字节对齐 (AdES)
  - sh、sb存 Timer 寄存器的值 (AdES)
  - sw向计时器的 Count 寄存器存值 (AdES)
  - store型指令存数地址超出 DM、Timer0、Timer1 的范围 (AdES)

针对以上列出的异常情况,我们在每一个流水级对异常进行检测。由于教程提出了以下要求——

- o 发生取指异常后视为 nop 直至提交到 CPO。
- o 发生 RI 异常后视为 nop 直至提交到 CPO。
- load 与 store 类算址溢出按照 AdEL 与 AdES 处理。

因此不会出现**一个指令在多级出现异常**的情况。如果某个流水级出现了新的异常,我们将这个异常流水到下一级即可,而不是流水上一级传来的异常;如果这个流水级没有出现新的异常,则将上一级传来的异常继续流水给下一级即可。

## P8工程模块

# fpga\_top (顶层模块)

该模块替代P7中的mips模块,增加了和外设(数码管、LED等等)通信的IO接口。

| 信号名               | 方向 | 位宽 | 描述           |
|-------------------|----|----|--------------|
| clk_in            | I  | 1  | 时钟信号         |
| sys_rstn          | I  | 1  | 低电平同步复位信号    |
| dip_swithc0       | I  | 8  | 第0组拨码开关控制信号  |
| dip_swithc1       | I  | 8  | 第1组拨码开关控制信号  |
| dip_swithc2       | I  | 8  | 第2组拨码开关控制信号  |
| dip_swithc3       | I  | 8  | 第3组拨码开关控制信号  |
| dip_swithc4       | I  | 8  | 第4组拨码开关控制信号  |
| dip_swithc5       | I  | 8  | 第5组拨码开关控制信号  |
| dip_swithc6       | I  | 8  | 第6组拨码开关控制信号  |
| dip_switch7       | I  | 8  | 第7组拨码开关控制信号  |
| user_key          | I  | 8  | 用户按键开关控制信号   |
| led_light         | 0  | 31 | LED灯控制信号     |
| digital_tube2     | 0  | 8  | 第2组四段数码管驱动信号 |
| digital_tube_sel2 | 0  | 1  | 第2组四段数码管片选信号 |
| digital_tube1     | 0  | 8  | 第1组四段数码管驱动信号 |
| digital_tube_sel1 | 0  | 3  | 第1组四段数码管片选信号 |
| digital_tube0     | 0  | 8  | 第0组四段数码管驱动信号 |
| digital_tube_sel0 | 0  | 3  | 第0组四段数码管片选信号 |
| uart_rxd          | I  | 1  | UART接收信号     |
| uart_txd          | 0  | 1  | UART发送信号     |

# Bridge (系统桥)

| 信号名      | 方向 | 位宽 | 描述            |
|----------|----|----|---------------|
| clk      | I  | 1  | 时钟信号          |
| reset    | I  | 1  | 高电平同步复位信号     |
| A_in     | I  | 32 | 写入/读取的外设单元的地址 |
| WD_in    | I  | 32 | 写入外设单元的数据     |
| byteen   | I  | 4  | 写入外设单元的使能     |
| DM_RD    | I  | 32 | DM读取值的输入      |
| Timer_RD | I  | 32 | Timer读取值的输入   |
| UART_RD  | I  | 32 | UART读取值的输入    |
| Tube_RD  | I  | 32 | Tube读取值的输入    |
| GPIO_RD  | I  | 32 | GPIO读取值的输入    |
| A_out    | 0  | 32 | 写入/读取的外设单元的地址 |
| WD_out   | 0  | 32 | 写入外设单元的数据     |
| RD_out   | 0  | 32 | 外设单元的读取值输出    |
| DM_WE    | 0  | 4  | DM写入使能        |
| Timer_WE | 0  | 1  | Timer写入使能     |
| UART_WE  | 0  | 1  | UART写入使能      |
| Tube_WE  | 0  | 4  | Tube写入使能      |
| GPIO_WE  | 0  | 4  | GPIO写入使能      |
| UART_STB | 0  | 1  | UART片选信号      |

Tube (数码管驱动模块)

| 信号名               | 方向 | 位宽 | 描述           |
|-------------------|----|----|--------------|
| clk               | I  | 1  | 时钟信号         |
| reset             | I  | 1  | 高电平同步复位信号    |
| А                 | I  | 32 | 读/写数码管的地址    |
| WD                | I  | 32 | 写入数码管的数据     |
| WE                | I  | 1  | 数码管写入使能      |
| RD                | I  | 32 | 数码管读取数据      |
| digital_tube2     | 0  | 8  | 第2组四段数码管驱动信号 |
| digital_tube_sel2 | 0  | 1  | 第2组四段数码管片选信号 |
| digital_tube1     | 0  | 8  | 第1组四段数码管驱动信号 |
| digital_tube_sel1 | 0  | 3  | 第1组四段数码管片选信号 |
| digital_tube0     | 0  | 8  | 第0组四段数码管驱动信号 |
| digital_tube_sel0 | 0  | 3  | 第0组四段数码管片选信号 |

# GPIO (通用IO驱动模块)

该模块位于CPU模块中,主要用于获取外部中断信息和内部异常信息,进行判断后输出异常/中断请求。同时该模块中设有四个寄存器——SR,Cause,EPC和PRIP。

| 信号名         | 方向 | 位宽 | 描述               |
|-------------|----|----|------------------|
| clk         | I  | 1  | 时钟信 <del>号</del> |
| reset       | I  | 1  | 复位信号             |
| А           | I  | 32 | 读GPIO的地址         |
| WD          | I  | 32 | 写入GPIO的数据        |
| WE          | I  | 1  | GPIO写入使能         |
| dip_swithc0 | I  | 8  | 第0组拨码开关控制信号      |
| dip_swithc1 | I  | 8  | 第1组拨码开关控制信号      |
| dip_swithc2 | I  | 8  | 第2组拨码开关控制信号      |
| dip_swithc3 | I  | 8  | 第3组拨码开关控制信号      |
| dip_swithc4 | I  | 8  | 第4组拨码开关控制信号      |
| dip_swithc5 | I  | 8  | 第5组拨码开关控制信号      |
| dip_swithc6 | I  | 8  | 第6组拨码开关控制信号      |
| dip_switch7 | I  | 8  | 第7组拨码开关控制信号      |
| user_key    | I  | 8  | 用户按键开关控制信号       |
| RD          | О  | 8  | GPIO的读取数据        |
| led_light   | 0  | 32 | LED灯控制信号         |

# UART模块

该模块为系统桥,实际上是区分地址的组合逻辑模块,用于CPU和DM、Timer1、Timer0之间的的数据交换。

| 信号名   | 方向 | 位宽        | 描述                |
|-------|----|-----------|-------------------|
| CLK_I | I  | 1         | 时钟信号              |
| RST_I | I  | 1         | 高电平同步复位信号         |
| ADD_I | I  | 3 ([4:2]) | 读/写UART的地址        |
| WE_I  | I  | 1         | UART写使能信号(和CPU交互) |
| DAT_I | I  | 32        | UART写入数据(和CPU交互)  |
| STB_I | I  | 1         | UART片选信号输入        |
| RxD   | I  | 1         | UART接收数据(和外设交互)   |
| DAT_O | 0  | 32        | UART读取数据(和CPU交互)  |
| ACK_O | 0  | 1         | UART片选信号输出        |
| TxD   | 0  | 1         | UART发送数据(和外设交互)   |
| inter | 0  | 1         | 中断请求信号            |

### IP Core 的使用和相关调整

因为在P8实验中,为了使得我们的微系统是"可综合的",我们需要将**用常规方法描述的DM和IM**删去,同时用FPGA内封装好的特殊功能部件——"**块储存器**"("**IP核"的一种**)来替换。我们在ISE中生成后,直接在我们的微系统中调用即可。调用模板如

```
1 IM u_IM(//input
2
                                                   ), // input clka
           .clka
                        ( clk_in
3
                         ( IM_A
                                            [11:0] ), // input [11 : 0]
           .addra
   addra
4
           //output
           .douta
                        ( IM_RD
                                            [31:0] ) // output [31:
   0] douta
           );
6
7
8
  DM u_DM (//input
9
           .clka
                        ( clk_in
                                                  ), // input clka
                         ( Bridge_DM_WE [3:0] ), // input [3:0]
10
           .wea
    wea
                                            [11:0] ), // input [11 : 0]
                        ( DM_A
11
           .addra
   addra
12
           .dina
                         ( Bridge_RD_out
                                            [31:0] ), // input [31 : 0]
    dina
13
           //output
                                            [31:0] ) // output [31 :
14
          .douta
                        ( DM_RD
   0] douta
15
           );
```

与我们之前使用的IM和DM不同,P8中使用的块储存器是"同步读出",这种行为差异造成了数据读出的时机不同,为了适应这一变化,需要对流水线的结构作出一定的修改。笔者采用的是修改流水寄存器的方法,即短接法。教程中的描述为——

修改流水级寄存器。由于 Block RAM/ROM 的读端口可以抽象成组合逻辑与寄存器的连接,而 P6/P7 的流水线则是将组合逻辑读出的值输入 M/W 级流水寄存器;因此若将 M/W 级流水寄存器中的流水m\_data\_rdata的寄存器短接,就等价于将 Block RAM 读出端的"寄存器"移到了 M/W 流水寄存器上。这样修改后,流水线的结构与修改前几乎是相同的。

#### 此外,我们该需要对D级流水寄存器和Bridge进行相应调整

D级寄存器的调整:为保证D级发生阻塞时,指令被正确地 stall 在 D级,我们需要D级流水寄存器中增加一个II临时寄存器来存储上一次在D级的instruction。然后再通过一个选择信号来选择当前进入D级的instruction是IM同步读出的instruction还是临时寄存器中的instruction。清空延迟槽时将D级instruction置0的操作也类似。

```
//D级流水寄存器
2
      reg
                 stall_tag;
       reg
3
                 clr_tag;
4
      reg [31:0] last_instr_reg;
5
6
       assign D_instr = clr_tag ? 32'd0 :
7
                        stall_tag ? last_instr_reg :
8
                                    F_instr;
9
10
11
       always @(posedge clk) begin
12
          if(reset)begin
13
               last_instr_reg <= 0;</pre>
14
               stall_tag <= 0;
15
                             <= 0;
               clr_tag
16
           end
17
           else begin
18
               last_instr_reg <= D_instr;</pre>
19
               stall_tag <= (~en) ? 1'b1 : 1'b0;
                            <= (reset | req | BD_clr) ? 1'b1 : 1'b0;</pre>
20
               clr_tag
21
           end
22
       end
```

o **Bridge**的调整:由于Bridge沟通的外设既有同步读的DM,也有异步读的Timer,Tube,UART,GPIO等设备,这样在Bridge向CPU传数据的时候会产生冲突。因此笔者将他们的读方式统一成"同步读",方法是——在Bridge为每一个外设设置一个数据寄存器(DM除外),每个时钟上升沿更新**从这些外设中异步读出的值**。此外,我们还需要将**被访问的外设的地址**存进一个临时寄存器,每次根据这个**临时寄存器**的地址从若干**数据寄存器**中选择相应的值,返回到CPU中。

```
1 //read
 2 reg [31:0] Timer_RD_reg;
 3 reg [31:0] UART_RD_reg;
 4 reg [31:0] Tube_RD_reg;
 5 reg [31:0] GPIO_RD_reg;
 6 reg [31:0] A_reg;
7
8 always @(posedge clk) begin
9
      if(reset) begin
10
            Timer_RD_reg <= 0;
11
           UART_RD_reg <= 0;</pre>
12
           Tube_RD_reg <= 0;
13
           GPIO_RD_reg <= 0;</pre>
14
          A_reg \ll 0;
```

```
15
        end
16
         else begin
17
             Timer_RD_reg <= Timer_RD;</pre>
18
             UART_RD_reg <= UART_RD;</pre>
19
             Tube_RD_reg <= Tube_RD;</pre>
20
             GPIO_RD_reg <= GPIO_RD;</pre>
21
             A_reg <= A_in;
22
         end
23
    end
24
25
    assign RD_out = (A_reg >= 32'h0 & A_reg <= 32'h2fff) ? DM_RD :
26
                      (A_reg >= 32'h7f00 \&\& A_reg <= 32'h7f0b) ?
    Timer_RD_reg :
                     (A_reg >= 32'h7f20 \&\& A_reg <= 32'h7f3b) ?
27
    UART_RD_reg :
28
                     (A_reg >= 32'h7f40 \&\& A_reg <= 32'h7f47) ?
    Tube_RD_reg :
                      (A_reg >= 32'h7f50 && A_reg <= 32'h7f5b ||A_reg >=
29
    32'h7f60 && A_reg <= 32'h7f63) ? GPIO_RD_reg : 32'd0;
```

### 数码管驱动设计

数码管驱动中有两个寄存器,和对其他外设的操作一样,我们需要实现CPU对寄存器的读写。代码 比较简单,如下所示

```
reg [15:0] tube_0_data;
 1
 2
       reg [15:0] tube_1_data;
 3
       reg [3:0] tube_2_data;
 4
 5
       //read
 6
        assign RD = (A >= 32'h7f40 \&\& A <= 32'h7f43) ? {tube_1_data,
    tube_0_data} :
                     (A >= 32'h7f44 \&\& A <= 32'h7f47) ? {28'd0, tube_2_data}
 7
 8
                                                            32'd0;
 9
10
       //write
11
12
        always @(posedge clk) begin
            if(reset)begin
13
14
                tube_0_data <= 0;
15
                tube_1_data <= 0;</pre>
                tube_2_data <= 0;</pre>
16
17
            end
            else if(| WE) begin
18
19
                if(A >= 32'h7f40 && A <= 32'h7f43) begin
20
                     if(WE[0]) tube_0_data[7:0] <= WD[7:0];</pre>
                     if(WE[1]) tube_0_data[15:8] <= WD[15:8];</pre>
21
22
                     if(WE[2]) tube_1_data[7:0] <= WD[23:16];</pre>
                     if(WE[3]) tube_1_data[15:8] <= WD[31:24];</pre>
23
24
                end
                else if(A >= 32'h7f44 && A <= 32'h7f47) begin
25
                     if(WE[0]) tube_2_data <= WD[3:0];</pre>
26
27
                end
28
            end
29
        end
```

在数码管驱动设计中,我们不仅要能够向驱动中的寄存器读写数据,还要根据驱动内部寄存器的值 向真正的数码管传递对应的电平信号,来控制数码管的亮灭。四段数码管为一组,每组数码管由一 个驱动信号、一个片选信号控制。原理如下



一段数码管显示的16进制数与控制信号的关系如下表所示(注意:实验中采用的是共阳极数码管,低电平时亮,高电平时灭)

| 数码管显示的16进制数 | 数码管控制信号{DP,G,F,E,D,C,B,A} |
|-------------|---------------------------|
| 0           | 0xC0                      |
| 1           | 0xF9                      |
| 2           | 0xA4                      |
| 3           | 0xB0                      |
| 4           | 0x99                      |
| 5           | 0x92                      |
| 6           | 0x82                      |
| 7           | 0xF8                      |
| 8           | 0x80                      |
| 9           | 0x90                      |
| А           | 0x88                      |
| В           | 0x83                      |
| С           | 0xC6                      |
| D           | 0xA1                      |
| E           | 0x86                      |
| F           | 0x8E                      |

为实现该功能,笔者设计了单独的模块 Monitor来对一组数码管的亮灭进行控制,直接在 Tube 模块中调用即可。

```
module Moniter(
 1
 2
        input
                           clk,
        input
 3
                            reset,
 4
        input
                    [15:0] tube_data,
 5
 6
                    [7:0] tube_disp,
        output
 7
        output
                    [3:0] sel
 8
    );
 9
10
         reg
                    [31:0] cnt;
11
                    [3:0] sel_reg;
        reg
12
        reg
                            reset_tag;
13
14
        wire A, B, C, D, E, F, G, DP;
15
16
        wire [3:0] sel_data = (sel == 4'b0001) ? tube_data[3:0] :
17
                                (sel == 4'b0010) ? tube_data[7:4]
                                (sel == 4'b0100) ? tube_data[11:8] :
18
19
                                                   tube_data[15:12];
20
21
        assign sel = reset_tag ? 4'b1111 : sel_reg;
22
23
        assign tube_disp = reset_tag ? 8'b1111_1110 : {DP, A, B, C, D, E, F,
    G};
24
25
        assign \{DP, G, F, E, D, C, B, A\} = (sel_data == 4'h0) ? 8'hc0 :
26
                                               (sel_data == 4'h1) ? 8'hf9 :
                                               (sel_data == 4'h2) ? 8'ha4 :
27
28
                                               (sel_data == 4'h3) ? 8'hb0 :
29
                                               (sel_data == 4'h4) ? 8'h99 :
                                               (sel_data == 4'h5) ? 8'h92 :
30
31
                                               (sel_data == 4'h6) ? 8'h82 :
                                               (sel_data == 4'h7) ? 8'hf8 :
32
33
                                               (sel_data == 4'h8) ? 8'h80 :
34
                                               (sel_data == 4'h9) ? 8'h90 :
35
                                               (sel_data == 4'ha) ? 8'h88 :
36
                                               (sel_data == 4'hb) ? 8'h83 :
37
                                               (sel_data == 4'hc) ? 8'hc6 :
                                               (sel_data == 4'hd) ? 8'ha1 :
38
39
                                               (sel_data == 4'he) ? 8'h86 :
40
                                                                    8'h8e ;
41
42
        //reset_reg fsm
43
         always @(posedge clk) begin
44
             if(reset) reset_tag <= 1;</pre>
45
                       reset_tag <= 0;</pre>
             else
46
        end
47
48
49
        //sel_reg fsm
50
        always @(posedge clk) begin
51
             if(reset) sel_reg <= 4'b0001;</pre>
             else if(cnt == `MAX - 32'd1) begin
52
53
                 sel_reg <= {sel_reg[2:0], sel_reg[3]};</pre>
54
             end
55
        end
56
```

```
//cnt fsm
57
58
        always @(posedge clk) begin
59
            if(reset) cnt <= 32'd0;
60
            else begin
                if(cnt == MAX - 32'd1) cnt <= 32'd0;
61
62
                else cnt <= cnt + 32'd1;
63
            end
64
        end
65
66
67
68
    endmodule
```

### 通用IO驱动设计

通用IO包括三部分——**64 位用户输入微动开关**、 **8 个通用按键开关和LED**、**LED**。前两个是输入设备,只有LED是输出设备。

- 对于输入设备(64 位用户输入微动开关、8 个通用按键开关)而言,外部传来的数据只有在CPU读取该设备数据的时候才是有效的,也就是说,在CPU读其他外设时,无论该输入设备输进什么值,都是无效值,也就没有必要用寄存器将外界读取的值存储下来,只需要将输入设备的引脚直接连接到控制模块的读数据端口,使 CPU 将它们当作一个只读的寄存器。
- 对于输出设备(LED)而言,每次CPU写进设备驱动的数据都应该保存下来,这样才能保证 CPU读写其他外设时,该驱动仍然向真正的输出外设稳定地输出数据。

整体写法也比较简单,如下所示——

```
1
    reg [31:0] led_reg;
 2
 3
       //led display
 4
        assign led_light = ~led_reg;
 5
 6
 7
        //read
        assign RD = (A >= 32'h7f50 \&\& A <= 32'h7f53) ? \sim \{dip\_switch3, example A >= 32'h7f53\}
 8
    dip_switch2, dip_switch1, dip_switch0} :
 9
                     (A >= 32'h7f54 \&\& A <= 32'h7f57) ? ~{dip\_switch7},
    dip_switch6, dip_switch5, dip_switch4} :
                     (A >= 32'h7f58 && A <= 32'h7f5b) ? {24'd0, ~user_key} :
10
                     (A >= 32'h7f60 \&\& A <= 32'h7f63) ? {led_reg} : 32'd0;
11
12
13
        //write
        always @(posedge clk) begin
14
15
            if(reset) led_reg <= 32'hffff_ffff;</pre>
16
            else if(| WE) begin
17
                     if(WE[0]) led_reg[7:0] <= WD[7:0];</pre>
18
                     if(WE[1]) led_reg[15:8] <= WD[15:8];</pre>
                     if(WE[2]) led_reg[23:16] <= WD[23:16];</pre>
19
20
                     if(WE[3]) led_reg[31:24] <= WD[31:24];
21
            end
22
        end
```

### UART的修改

为了实现UART中断功能,即**接收到一次完整的数据后向CPU产生中断信号,CPU对其进行响应**, 我们需要对UART进行一定的修改。其实也比较简单,仔细阅读高老板的代码后就知道,只需要两 行代码即可实现。

```
1 output inter;
2 assign inter = rs;
```

实现串口通信的mips代码也比较简单

```
1    .text
2    li $s0, 0x7f20
3    li $s1, 0xfff1
4    mtc0 $s1, $12
5
6    loop:
7    beq $0, $0, loop
8    nop
9
10    .ktext 0x4180
11    lw $k0, 0($s0)
12    sw $k0, 0($s0)
13    eret
```

Warning:一定要修改UART的头文件中有关时钟频率的宏定义(根据教程来,一般是将时钟频率改为50MHz)!否则会导致波特率不匹配!

### 二、MIPS软件代码

```
1 .text
2 #interrupt enable
3 ori $at, 0xfff1
4 mtc0 $at, $12
5 #Address
6 li $s0,0x7f00 #counter
7
   li $s1,0x7f30 #UART
8 | 1i $s2,0x7f50 #TUBE
9 li $s3,0x7f60 #SWITCH
10 | 1i $s4,0x7f68 #KEY
11 li $s5,0x7f70 #LED
12 #Constant
13 | 1i $t8,2604 #Baudbits
14 li $t7,0xb #Timer_mode1
15 li $t6,25000000 #per second
16 | #li $t6,25 #per second
17 #judge_Mode
18 FPGA_begin:
19 lw $t1,0($s4)
20 move $t2,$t1
21 andi $t2,0x0001
22 | li $t3,1 #counter_mode
23 beq $t2,$t3,Counter_Mode
24 nop
25 | Calculate_Mode:
```

```
26
        lw $t1, 4($s3)
27
        1w $t2, 0($s3)
28
        1bu $t0, 0($s4)
        andi $t0, 0xfffc
29
30
        switch:
31
32
            op_1:
33
            li $t3, 4
34
            bne $t0, $t3, op_2
35
            nop
            add $t4, $t1, $t2
36
37
            j switch_end
38
                nop
39
            op_2:
40
            1i $t3, 8
41
42
            bne $t0, $t3, op_3
43
            nop
44
            sub $t4, $t1, $t2
45
            j switch_end
46
                nop
47
48
            op_3:
49
            li $t3, 16
            bne $t0, $t3, op_4
50
51
            nop
52
            mult $t1, $t2
53
            mflo $t4
54
            j switch_end
55
                nop
56
57
            op_4:
58
            1i $t3, 32
59
            bne $t0, $t3, op_5
60
            nop
            div $t1, $t2
61
62
            mflo $t4
63
            j switch_end
64
                nop
65
66
            op_5:
            li $t3, 64
67
            bne $t0, $t3, op_6
68
69
            nop
            and $t4, $t1, $t2
70
71
            j switch_end
72
                nop
73
74
            op_6:
            li $t3, 128
75
76
            bne $t0, $t3, switch_end
77
            nop
78
            or $t4, $t1, $t2
79
80
81
        switch_end:
82
            jal Display_sel
83
            nop
```

```
84
             j FPGA_begin
 85
             nop
 86
 87
 88
 89
     Display_sel:
 90
         lw $t2,0($s4)
 91
         andi $t2,0x0002
 92
         1i $t3,2 #counter_mode
 93
         beq $t2,$t3,UART_display
 94
         nop
 95
         sw $t4, 0($s2) #use $t4 to display
         sw $t4, 0($s5)
 96
 97
         jr $ra
 98
         nop
99
         UART_display:
100
         sw $t8,8($s1)
101
         sw $t8,12($s1)
102
         srl $t5,$t4,24
103
         sb $t5,0($s1)
104
         srl $t5,$t4,16
105
         sb $t5,0($s1)
106
         srl $t5,$t4,8
107
         sb $t5,0($s1)
108
         sb $t4,0($s1)
109
         jr $ra
110
         nop
111
112
113
114
115
116
117
    Counter_Mode:
118
    # t0 is input-value
    # t1 is max-value
119
    # t4 is value counter
120
121
122
    #mode judge
123
         lw $t3,0($s4)
124
         andi $t2,$t3,0x0004
         li $t5,4
125
126
         beq $t5,$t2,in_order
127
         nop
128
129
    not_order:
130
         sw $0,0($s0)
131
         lw $t0, 0($s3)
         li $t4,0
132
133
         move $t1,$t0
134
         sw $t6, 4($s0)
         sw $t7, 0($s0)#mode1
135
136
         j counter_loop1
137
         nop
138
139
     counter_loop1:
140
         1w $t0, 0($s3)
141
         jal Display_sel
```

```
142
         nop
143
         beq $t0, $t1, counter_loop1
144
         nop
145
         j FPGA_begin
146
         nop
147
148
149
150
     in_order:
151
         sw $0,0($s0)
152
         1w $t0, 0($s3)
153
         move $t1,$t0
154
         move $t4,$t0
155
         sw $t6, 4($s0)
         sw $t7, 0($s0)#mode1
156
         j counter_loop2
157
158
         nop
159
160
    counter_loop2:
         lw $t0, 0($s3)
161
162
         jal Display_sel
163
         nop
164
         beq $t0, $t1, counter_loop2
165
         nop
166
         j FPGA_begin
167
         nop
168
169
      .ktext 0x4180
170
      mfc0 $k0,$13
171
      li $k1,0x400
      beq $k0,$k1,timer_inter
172
173
      nop
174
      interrupt:
175
      lw $k0, 0($s1)
176
      SW
             $k0, 0($s1)
177
       eret
178
      timer_inter:
179
         bne $t5,$t2,add_part
180
         nop
181
         sub_part:
182
         beq $t4, $0, end
183
         nop
184
         addi
               $t4, $t4, -1
185
         j end
186
         nop
187
         add_part:
188
         beq $t4, $t0, end
189
         nop
190
                 $t4, $t4, 1
         addi
191
         end:
192
         eret
193
```

## 三、规范化编码

### 1、命名风格

- 各级之间使用  $流水级_{instr_{j}}$  的方式,来有效地对它们进行区分,如:
  - D/E 寄存器的输入端口就可以命名为 D\_instr\_i
- 在顶层模块中,我们需要实例化调用子模块,这个过程会产生很多负责接线的"中间变量",推荐流水级\_wirename的方式,并且将同级的信号尽可能都声明在一起。

### 2、模块逻辑排布 (看图说话)

```
/****** Declarations ******/
// F
wire [31:0] F Instr, F npc, /*...*/;
// D
wire [31:0] D Instr, D pc, D pc4, /*...*/;
wire [3:0] npc sel, /*...*/;
// wire ...
// ...
/****** Stage F *******/
pc PC(
   .clk(clk),
    .reset (reset),
   // ...
   );
npc NPC (
   .npc(F npc),
    .npc sel(npc sel),
   // ...
   );
// ...
/******* Stage D *******/
grf GRF(
   // ...
   );
// ...
```

### 3、常量、字面量与宏

对于指令不同的字段,直接定义 wire 型变量如 op、rs 映射到 instr 的对应位上,直观且简短。

对于控制器译出的信号,如果仅在一个模块内使用,可以使用 localparam 定义。但有很多信号需要被多个模块跨文件使用到(如 alu 的控制信号需要同时在控制器与 alu 出现),并且,我们需要为工程的扩展做好准备,因此更推荐编写一个单独的**宏定义文件(如下)**来供其他的模块用 `include 引用。

```
// constants.v
'define aluOr 4'd2
'define aluAnd 4'd3
'define aluNor 4'd6
'define aluXor 4'd7
// alu.v
'include "constants.v"
always @(*) begin
    case (alu op)
        `aluOr:
            alu out = alu A | alu B;
        `aluAnd:
            alu out = alu A & alu B;
        `aluNor:
            alu out = ~(alu A | alu B);
        `aluXor:
           alu_out = alu A ^ alu B;
    endcase
end
```

### 4、译码方式

- **集中式**(正宗): 在 F/D 级进行译码, 然后将控制信号流水传递。缺点是写起来复杂, 除此以外全是优点。
- **分布式**(偷鸡): 写一个 CU 部件负责所有的译码,每一级都用它进行译码。优点是写起来简单,除此以外全是缺点。

### 5、译码风格

• 指令驱动型:整体在一个 case 语句之下,通过判断指令的类型,来对所有的控制信号——进行赋值。这种方法便于指令的添加,不易遗漏控制信号,但是整体代码量会随指令数量增多而显著增大。

```
case(Instr[31:26])
    R: begin
        case(Instr[5:0])
        addu: begin
            grf_en = 1;
            dm_en = 0;
            alu_op = 0;
            npc_sel = 0;
            // ...
        end
            // ...
        endcase
        // ...
endcase
```

• 控制信号驱动型:为每个指令定义一个 wire 型变量,使用或运算描述组合逻辑,对每个控制信号进行单独处理。这种方法在指令数量较多时适用,且代码量易于压缩,缺陷是如错添或漏添了某条指令,很难锁定出现错误的位置。

```
wire R = (op == 6'b0000000);
wire addu = R & (func == 6'b100001);
wire subu = R & (func == 6'b100011);
// wire ...
assign grf_en = (addu | subu | /*...*/) ? l'bl : l'b0;
// assign ...
```

## 自动化生成coe文件

当我们写完软件部分的代码时,需要将其转换成机器码,同时还需要根据coe文件格式进行一定处理——文件开头加相应前缀,每行机器码后面需要加逗号。如果手动进行修改的话费时费力,可以通过下面的python脚本自动生成coe文件。

```
import os
 1
 2
 3
 4
    def run_mars():
 5
     os.chdir('D:\\coding_file\\study\\Lesson\\co_lesson\\p8\\statistic'
    )
 6
        os.system(
 7
            "java -jar Mars.jar nc db lg ex mc LargeText 100000 test.asm
    >mips_out.txt")
 8
        os.system(
            "java -jar Mars.jar nc a db mc CompactDataAtZero dump 0x00003000-
 9
    0x0000417c HexText ../mips/text.txt test.asm > mips_log.txt")
10
        os.system(
11
            "java -jar Mars.jar nc a db mc CompactDataAtZero dump 0x00004180-
    0x00004f00 HexText ../mips/handler.txt test.asm > mips_log.txt")
        with open("../mips/text.txt", "r") as text_file:
12
            with open("../mips/handler.txt", "r") as handler_file:
13
                with open("../mips/code.txt", "w") as code_file:
14
15
                     for i in range(0x3000, 0x4180, 4):
16
                         ret1 = text_file.readline()
17
                         if (ret1):
18
                             code_file.write(ret1)
19
                         else:
20
                             code_file.write("00000000\n")
21
                    code_file.write(handler_file.read())
22
23
24
    if __name__ == '__main__':
25
        run_mars()
26
        os.chdir('D:\\coding_file\\study\\Lesson\\co_lesson\\lesson\\p8\\mips')
        with open("code.txt", "r") as f:
27
            data = f.readlines()
28
29
        for i in range(len(data)):
30
31
            if i != len(data) - 1:
32
                data[i] = data[i][:-1] + ", \n"
33
            else:
```

```
data[i] = data[i][:-1] + ";\n"

with open("fpga.coe", "w") as f:

f.write("memory_initialization_radix=16;\nmemory_initialization_vector=\n")

f.writelines(data)
```