# IS61LV25616AL

# 特性

- 高速访问时间: 10,12ns
- CMOS 低功耗工作
- 低等待模式功率:小于 CMOS 5mA (典型值)的等待电流
- TTL 兼容接口电平
- 单个 3.3V 电源
- 完全静态操作:无需时钟和刷新
- 三态输出
- 高低字节数据控制
- 可用的工业级温度

#### 描述

ISSIIS61LV25616AL 是一个高速、4,194,304 位的静态 RAM,可组成 262,144 个字(16 位)。该器件由 ISSI 的高性能 CMOS 技术制造而成。将这种高可靠性的处理技术与创新的电路设计技术相结合,就产生了高性能和低功耗的 IS61LV25616AL 器件。

当 OE 为高电平(不选)时,器件处于等待模式,功耗随着 CMOS 输入电平一起降低。

芯片使能输入  $\overline{\text{CE}}$  和输出使能输入  $\overline{\text{OE}}$  可方便实现存储器的扩展。低电平有效的写使能( $\overline{\text{WE}}$ )控制着存储器的写和读操作。高字节( $\overline{\text{UB}}$ )和低字节( $\overline{\text{LB}}$ )控制信号控制着对数据字节的访问。

IS61LV25616AL 含有以下封装形式: JEDEC 标准 44 脚 400-mil SOJ、44 脚 TSOPType II、44 脚 LQFP 和 48 脚 Mini BGA(8mm×10mm)。

## 功能框图



# 真值表

| _       |    |    |    |    |    | I/O 管脚                     |              |                    |  |
|---------|----|----|----|----|----|----------------------------|--------------|--------------------|--|
| 模式      | WE | CE | ŌE | LB | UB | I/O0 - I/O7                | I/O8 – I/O15 | V <sub>DD</sub> 电流 |  |
| 不选择芯片工作 | X  | Н  | X  | X  | X  | 高阻                         | 高阻           | $I_{SB1}, I_{SB2}$ |  |
| 输出禁能    | Н  | L  | Н  | X  | X  | 高阻                         | 高阻           | Icc                |  |
|         | X  | L  | X  | Н  | Н  | 高阻                         | 高阻           |                    |  |
| 读       | Н  | L  | L  | L  | Н  | $D_{OUT}$                  | 高阻           | Icc                |  |
|         | Н  | L  | L  | Н  | L  | 高阻                         | $D_{OUT}$    |                    |  |
|         | Н  | L  | L  | L  | L  | $D_{OUT}$                  | $D_{OUT}$    |                    |  |
| 写       | L  | L  | X  | L  | Н  | $D_{IN}$                   | 高阻           | Icc                |  |
|         | L  | L  | X  | Н  | L  | 高阻                         | $D_{IN}$     |                    |  |
|         | L  | L  | X  | L  | L  | $\mathrm{D}_{\mathrm{IN}}$ | $D_{IN}$     |                    |  |

### 管脚配置

44 脚 TSOP(Type II)和 SOJ



### 管脚描述

| 日加油工       |                   |
|------------|-------------------|
| A0-A17     | 地址输入              |
| I/O0—I/O15 | 数据输入/输出           |
| CE         | 芯片使能输入            |
| ŌE         | 输出使能输入            |
| WE         | 写使能输入             |
| LB         | 低字节控制(I/O0-I/O7)  |
| UB         | 高字节控制(I/O8-I/O15) |
| NC         | 不连接               |
| $V_{DD}$   | 电源                |
| GND        | 地                 |

### 管脚配置





# 管脚描述

| A0-A17            | 地址输入              |
|-------------------|-------------------|
| I/O0—I/O15        | 数据输入/输出           |
| CE                | 芯片使能输入            |
| ŌE                | 输出使能输入            |
| WE                | 写使能输入             |
| LB                | 低字节控制 (I/O0-I/O7) |
| UB                | 高字节控制(I/O8-I/O15) |
| NC                | 不连接               |
| $V_{\mathrm{DD}}$ | 电源                |
| GND               | 地                 |

## 绝对最大额定值(1)

| 符号         | 参数         | 值                        | 单位           |
|------------|------------|--------------------------|--------------|
| $V_{TERM}$ | 对 GND 终端电压 | $-0.5 \sim V_{DD} + 0.5$ | V            |
| $T_{STG}$  | 贮存温度       | <b>−</b> 65∼+150         | $^{\circ}$ C |
| $P_{T}$    | 功耗         | 1.0                      | W            |

#### 注:

1. 超出上表中列出的值的条件会造成器件的永久损坏。上表只列出了器件正常工作的额定值,并未涉及器件在这些条件或超出这些条件下的功能操作。器件不能长时间工作在绝对最大额定值条件下,否则会影响其可靠性。

# 工作范围

|     |                     | $ m V_{DD}$     |           |  |
|-----|---------------------|-----------------|-----------|--|
| 范围  | 范围 环境温度             |                 | 12ns      |  |
| 商业级 | 0°C∼+70°C           | 3.3V+10 %, -5 % | 3.3V±10 % |  |
| 工业级 | <b>−</b> 40°C∼+85°C | 3.3V+10 %, -5 % | 3.3V±10 % |  |

# DC 电气特性 (工作范围内)

| 符号                | 参数       | 测试条件                                         |      | 最小         | 最大                   | 单位 |
|-------------------|----------|----------------------------------------------|------|------------|----------------------|----|
| $V_{OH}$          | 输出高电压    | $V_{DD}$ =Min., $I_{OH}$ =-4.0mA             |      | 2.4        |                      | V  |
| $V_{OL}$          | 输出低电压    | V <sub>DD</sub> =Min, I <sub>OL</sub> =8.0Ma |      | _          | 0.4                  | V  |
| $V_{\mathrm{IH}}$ | 输入高电压    |                                              |      | 2.0        | V <sub>DD</sub> +0.3 | V  |
| $V_{ m IL}$       | 输入低电压(1) |                                              |      | -0.3       | 0.8                  | V  |
| $I_{LI}$          | 输入漏电流    | $GND \leqslant V_{IN} \leqslant V_{DD}$      | Com. | <b>-</b> 2 | 2                    | uA |
|                   |          |                                              | Ind. | <b>-</b> 5 | 5                    |    |
| $I_{LO}$          | 输出漏电流    | $GND \leq V_{OUT} \leq V_{DD}$               | Com. | <b>-</b> 2 | 2                    | uA |
|                   |          | 输出禁能                                         | Ind. | <b>-</b> 5 | 5                    |    |

#### 注:

1. 脉宽小于 10ns 的 V<sub>IL</sub>(min)=−2.0V。

# 电源特性(1)(工作范围内)

| 符号        | 参数                    | 测试条件                                                 |      | _  | 10  | _  | 12  | 单位 |
|-----------|-----------------------|------------------------------------------------------|------|----|-----|----|-----|----|
|           |                       |                                                      |      | 最小 | 最大  | 最小 | 最大  |    |
| Icc       | V <sub>DD</sub> 动态工作电 | $V_{DD}=Max.,$                                       | Com. | _  | 100 | l  | 90  | mA |
|           | 源电流                   | $I_{OUT}=0$ mA, $f=f_{MAX}$                          | Ind. | _  | 110 | l  | 100 |    |
| $I_{SB}$  | TTL 等待电流              | V <sub>DD</sub> =Max.,                               | Com. | _  | 50  | _  | 45  | mA |
|           | (TTL 输入)              | $V_{IN} = V_{IH} $ 或 $V_{IL}$                        | Ind. | _  | 55  | _  | 50  |    |
|           |                       | $\overline{\text{CE}} \geqslant V_{IH}, f = f_{MAX}$ |      |    |     |    |     |    |
| $I_{SB1}$ | TTL 等待电流              | V <sub>DD</sub> =Max.,                               | Com. | _  | 20  | l  | 20  | mA |
|           | (TTL 输入)              | $V_{IN}\!\!=\!\!V_{IH}$ 或 $V_{IL}$                   | Ind. | _  | 25  | _  | 25  |    |
|           |                       | $\overline{CE} \geqslant V_{IH}, f=0$                |      |    |     |    |     |    |
| $I_{SB2}$ | CMOS 等待电流             | V <sub>DD</sub> =Max.,                               | Com. | _  | 15  |    | 15  | mA |
|           | (CMOS 输入)             | $\overline{\text{CE}} \geqslant V_{DD} - 0.2V$ ,     | Ind. | _  | 20  | _  | 20  |    |
|           |                       | V <sub>IN</sub> ≥V <sub>DD</sub> -0.2V 或             |      |    |     |    |     |    |
|           |                       | $V_{IN} \le 0.2V$ , f=0                              |      |    |     |    |     |    |

# 电容(1)

| 符号        | 参数      | 条件                   | 最大 | 单位 |
|-----------|---------|----------------------|----|----|
| $C_{IN}$  | 输入电容    | V <sub>IN</sub> =0V  | 6  | pF |
| $C_{OUT}$ | 输入/输出电容 | V <sub>OUT</sub> =0V | 8  | pF |

# 注:

1. 这两个参数均在最开始时测得,设计或处理的任何变化都将影响它们的值。

# 读周期变化特性(1)(工作范围内)

| 符号                               | 参数           | _  | -10 | _  | 12 | 单位 |
|----------------------------------|--------------|----|-----|----|----|----|
|                                  |              | 最小 | 最大  | 最小 | 最大 |    |
| t <sub>RC</sub>                  | 读周期时间        | 10 | _   | 12 | _  | ns |
| $t_{AA}$                         | 地址访问时间       | _  | 10  | _  | 12 | ns |
| $t_{OHA}$                        | 输出保持时间       | 2  | _   | 2  | _  | ns |
| t <sub>ACE</sub>                 | CE 访问时间      | _  | 10  | _  | 12 | ns |
| t <sub>DOE</sub>                 | OE 访问时间      | _  | 4   | _  | 5  | ns |
| t <sub>HZOE</sub> <sup>(2)</sup> | OE 到高阻输出     | _  | 4   | 1  | 5  | ns |
| t <sub>LZOE</sub> <sup>(2)</sup> | OE 到低阻输出     | 0  | _   | 0  | _  | ns |
| t <sub>HZCE</sub> <sup>(2)</sup> | <br>CE 到高阻输出 | 0  | 4   | 0  | 6  | ns |
| t <sub>LZCE</sub> <sup>(2)</sup> | CE 低阻输出      | 3  | _   | 3  | _  | ns |
| $t_{\mathrm{BA}}$                |              | _  | 4   | 1  | 5  | ns |
| $t_{HZB}^{(2)}$                  |              | 0  | 3   | 0  | 4  | ns |
| $t_{LZB}^{(2)}$                  | LB,UB到低阻输出   | 0  | _   | 0  | _  | ns |
| $t_{\mathrm{PU}}$                | 上电时间         | 0  | _   | 0  | _  | ns |
| $t_{\mathrm{PD}}$                | 掉电时间         | _  | 10  | _  | 12 | ns |

#### 注:

- 1. 测试条件:信号跳变时间为 3ns 或更短,1.5V 的时间基准电平, $0V\sim3.0V$  的输入脉冲,图 1 所示的输出负载。
- 2. 参数都在图 2 所示的负载下测得。跳变定义为稳定状态电压的±500mV 变化范围内。

# AC 测试负载



# AC 测试条件

| 参数           | 单位      |
|--------------|---------|
| 输入脉冲电平       | 0V∼3.0V |
| 输入上升和下降时间    | 3ns     |
| 输入和输出时序和基准电平 | 1.5V    |
| 输出负载         | 见图1和2   |

# AC 波形

读周期 NO.1<sup>(1,2)</sup> (地址受控) ( $\overline{CE} = \overline{OE} = V_{IL}$ ,  $\overline{UB}$  或  $\overline{LB} = V_{IL}$ )



# 读周期 NO.2<sup>(1,3)</sup>



# 注:

- 1. 读周期内 WE 为高电平。
- 2. 器件一直选中。  $\overline{OE}$  、  $\overline{CE}$  、  $\overline{UB}$  或  $\overline{LB}$  = $V_{IL}$ 。
- 3. 地址在 CE 变为低电平之前有效,以符合 CE 的跳变。

# 写周期变化特性(1,3)(工作范围内)

| 符号                               | 参数               | -10 |    | -12 |    | 单位 |
|----------------------------------|------------------|-----|----|-----|----|----|
|                                  |                  | 最小  | 最大 | 最小  | 最大 |    |
| t <sub>WC</sub>                  | 写周期时间            | 10  | _  | 12  | _  | ns |
| $t_{SCE}$                        | <br>CE 到写结束      | 8   | _  | 8   | _  | ns |
| $t_{AW}$                         | 地址建立到写结束         | 8   | _  | 8   | _  | ns |
| $t_{HA}$                         | 写结束到地址保持         | 0   | _  | 0   | _  | ns |
| $t_{SA}$                         | 地址建立时间           | 0   | _  | 0   | _  | ns |
| $t_{\mathrm{PWB}}$               | LB, UB 有效到写结束    | 8   | _  | 8   | _  | ns |
| $t_{\mathrm{PWE1}}$              | WE 脉冲宽度          | 8   | _  | 8   | _  | ns |
| $t_{\rm PWE2}$                   | WE 脉冲宽度(OE =LOW) | 10  | _  | 12  | _  | ns |
| $t_{\mathrm{SD}}$                | 数据建立到写结束         | 6   | _  | 6   | _  | ns |
| $t_{ m HD}$                      | 写结束到数据建立         | 0   | _  | 0   | _  | ns |
| t <sub>HZWE</sub> <sup>(2)</sup> | WE 低到高阻输出        |     | 5  | _   | 6  | ns |
| t <sub>LZWE</sub> <sup>(2)</sup> | WE 高到低阻输出        | 2   | _  | 2   | _  | ns |

#### 注:

- 1. 测试条件:信号跳变时间为 3ns 或更短,1.5V 的时间基准电平, $0V\sim3.0V$  的输入脉冲,图 1 所示的输出负载。
- 2. 参数都在图 2 所示的负载下测得。跳变定义为稳定状态电压的±500mV 变化范围内。并非 100 % 测得。
- 3. 内部写操作时间定义为  $\overline{\text{CE}}$  低和  $\overline{\text{UB}}$  或  $\overline{\text{LB}}$  以及  $\overline{\text{WE}}$  低的重叠部分。要启动写操作,所有信号必须处于有效状态,只要任何一个信号无效,写操作就停止。数据输入的建立和保持时间以终止写操作信号的上升或下降沿为基准。

### AC 波形

**写周期 NO.1** (  $\overline{\text{CE}}$  受控,  $\overline{\text{OE}}$  为高或低 ) <sup>(1)</sup>



#### 注:

- 1. WRITE 是内部产生的信号,它在  $\overline{CE}$  和  $\overline{WE}$  输入为低以及  $\overline{LB}$  或  $\overline{UB}$  输入为低的重叠时间内有效。
- 2. WRITE= $(\overline{CE})[(\overline{LB}) = (\overline{UB})](\overline{WE})$

**写周期 NO.2** (WE 受控,写周期内 OE 为高) (1,2)



### AC 波形

**写周期 NO.3** ( $\overline{\text{WE}}$  受控,写周期内  $\overline{\text{OE}}$  为低)  $^{(1)}$ 



**写周期 NO.4** (LB, UB 受控,连续写) (1,3)



#### 注:

- 1. 内部写时间定义为  $\overline{CE}$  =低、  $\overline{UB}$  和/或  $\overline{LB}$  =低和  $\overline{WE}$  =低的重叠时间。要启动一次写操作,所有信号必须有效,只要任何一个信号无效,写操作就停止。 $t_{SA}$ 、 $t_{HA}$ 、 $t_{SD}$  和  $t_{HD}$  时间是以终止写操作信号的上升或下降沿为基准得到的。
- 2. 测试条件:  $\overline{\text{WE}}$  为低之前  $\overline{\text{OE}}$  至少保持 4ns 的高电平,使得 I/O 口变为高阻态。
- 3. 多个连续地址周期内  $\overline{\mathrm{WE}}$  保持低电平,  $\overline{\mathrm{LB}}$  、  $\overline{\mathrm{UB}}$  管脚用来控制写功能。

## 数据保持变化特性(LL)

| 符号                 | 参数                     | 测试条件                                         | 选项   | 最小       | 典型⑴ | 最大  | 单位 |
|--------------------|------------------------|----------------------------------------------|------|----------|-----|-----|----|
| $V_{DR}$           | V <sub>DD</sub> 数据保持电压 | 见数据保持波形                                      |      | 2.0      | 1   | 3.6 | V  |
| $I_{DR}$           | 数据保持电流                 | $V_{DD}$ =2.0V, $\overline{CE} \ge V_{DD}$ - | Com. | _        | 5   | 10  | mA |
|                    |                        | 0.2V                                         | Ind. | _        |     | 15  |    |
| $t_{\mathrm{SDR}}$ | 数据保持建立时间               | 见数据保持波形                                      |      | 0        | _   | _   | ns |
| $t_{RDR}$          | 恢复时间                   | 见数据保持波形                                      |      | $t_{RC}$ |     | _   | ns |

注 1: 典型值在  $V_{DD}$ =3.0V, $T_A$ =25 $^{\circ}$ C的条件下测得。

# 数据保持波形 (CE 受控)



# 订购信息

商业级温度范围: 0℃~+70℃

| 速度(ns) | 器件型号               | 封装                  |
|--------|--------------------|---------------------|
| 10     | IS61LV25616AL-10T  | TSOP (Type II)      |
|        | IS61LV25616AL-10K  | 400mil SOJ          |
|        | IS61LV25616AL-10LQ | LQFP                |
|        | IS61LV25616AL-10B  | Mini BGA (8mm×10mm) |
| 12     | IS61LV25616AL-12T  | TSOP (Type II)      |
|        | IS61LV25616AL-12K  | 400mil SOJ          |
|        | IS61LV25616AL-12B  | Mini BGA (8mm×10mm) |

## 工业级温度范围: -40℃~+85℃

| 速度 (ns) | 器件型号                | 封装                  |
|---------|---------------------|---------------------|
| 10      | IS61LV25616AL-10TI  | TSOP (Type II)      |
|         | IS61LV25616AL-10KI  | 400mil SOJ          |
|         | IS61LV25616AL-10LQI | LQFP                |
|         | IS61LV25616AL-10BI  | Mini BGA (8mm×10mm) |
| 12      | IS61LV25616AL-12TI  | TSOP (Type II)      |
|         | IS61LV25616AL-12KI  | 400mil SOJ          |