



# CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERÍAS

## INGENIERIA EN COMUNICACIONES Y ELECTRONICA

**Circuitos Digitales 1** 

# Tarea 04 Multiplicador Estructural en VHDL

Nombre: Aguilar Rodríguez Carlos Adolfo

Código: 215860049

Fecha: 6 de marzo del 2018

Profesor: Chávez Martínez Ehecatl Joel

# **C**ontenido

| Marco Teórico            | (3)     |
|--------------------------|---------|
| Multiplicador Jerarquico | (4)     |
| -Código vhdl             | ( 4-7 ) |
| -Código pat              | (8)     |
| -Código ioc              | (8)     |
| -Diagrama Esquemático    | (9)     |
| -Diagrama caja negra     | (10)    |
| -Simulación              | (10)    |
| -Plano real              | (11)    |
| -Tabla de resultados     | (12)    |

#### • Marco Teórico

El multiplicador estructural es común que contenga el código más largo que el multiplicador comportamental aun así, la distribución de su codificación está más organizada, puesto que reparte todo el código en pequeños bloques de código en donde se puede trabajar por partes el código sin necesidad de alterar todo el código.

Además como ventaja es que se puede trabajar en equipo repartiendo partes del código a cada programador logrando un trabajo más rápido y eficiente.

Puede parecer enredoso la manera en cómo se distribuye la descripción del hardware de este tipo de código pero con solo darle un breve análisis visual podemos observar que es muy repetitivo, al hacer llamado de componentes (otros códigos) y simplemente aplicarlos al programa es cómo armar un rompecabezas de códigos y crear un código único con las funciones de los demás códigos.

Esto no quiere decir que sea la mejor manera de trabajar tiene sus ventajas y desventajas en la síntesis comportamental podemos detectar más fácil el funcionamiento del código en caso de que no se encuentre de manera explícita con comentarios para el programador la función del programa.

También puede ser cuestión de gustos unos prefieren la manera clásica y otros trabajar más en equipo de cualquier manera, se aplique la síntesis que se aplique mientras el circuito cumpla la función que se desea es recomendable usar la que mejor nos agrade.

En el caso de este código se hace llamado de un componente multiplicador de un bit que se va a repetir tantas veces como tantos bits se requieran operar

Para el caso de la simulación mientras cualquiera de las entradas sea 0 la salida será cero igual que una multiplicación común los demás se operan en sistema Hexadecimal

#### Código VHDL Multiplicador Jerárquico

```
--Librerias
library ieee;
use ieee.std_logic_1164.all;
entity mul4bs is
       port(
        X,Y:in std_logic_vector(3 downto 0);
                out std_logic_vector (7 downto 0));
end mul4bs;
architecture arql of mul4bs is
--componentes--
component mullbs
        port(
        si, x, y, ci:
                      in std_logic;
        co,so: out std_logic);
end component;
--Señales-----
        signal acarreo, suma: std_logic_vector(15 downto 0);
begin
--conexiones de componentes-----
U1: mullbs
        port map(
                                => '0',
                        Si
                                => x(0)
                        X
                                => y(0),
                         y
                        ci
                                 => '0'.
                        so
                                 \Rightarrow suma(0),
                                 => acarreo(0));
                        co
U2: mullbs
        port map(
                                 => '0',
                                 => x(1),
                         х
                                 \Rightarrow y(0),
                        y
                                 => acarreo(0),
                         ci
                                 => suma(1),
                         so
                                 => acarreo(1));
U3: mullbs
       port map(
                                 => '0',
                         Si
                                 => x(2),
                                 \Rightarrow y(0),
                        y
                                 \Rightarrow acarreo(1),
                        ci
                                 \Rightarrow suma(2),
                         so
                                 => acarreo(2));
                        co
```

#### Continuacion de codigo

```
U4: mml1bs
        portmap(
                               => '0',
                        si
                               => x(3),
                        x
                               => y(0),
                        y
                               => acarreo(2),
                                => suma(3),
                        so
                                => acarreo(3));
                        co
U5: mml1bs
       portmap(
                                => suma(1),
                        si
                               => x(0),
                        х
                        y
                                => y(1),
                        ci
                                => '0',
                                => suma(4),
                        so
                                => acarreo(4));
                        co
U6: mullbs
       portmap(
                                => suma(2),
                        si
                               => x(1),
                        х
                               => y(1),
                        y
                        ci
                                => acarreo(4),
                                => suma(5),
                        so
                                => acarreo(5));
                        co
U7: mul1bs
       port map(
                        si
                                => suma(4),
                        х
                                => x(2),
                                => y(1),
                        y
                               => acarreo(5),
                        ci
                                => suma(6),
                        so
                                => acarreo(6));
                        co
U8: mm11bs
       portmap(
                        Si
                                => acarreo(3),
                               => x(3),
                        х
                               => y(1),
                        y
                               => acarreo(6),
                        ci
                                => suma(7),
                        so
                        co
                                => acarreo(7));
U9: nm11bs
       port map(
                                => suma(5),
                               => x(0),
                        х
                                => y(2),
                        y
                                => '0',
                               => suma(8),
                        so
                                => acarreo(8));
                        co
```

#### **Continuación Codigo**

```
U10: nm11bs
       portmap(
                                => suma(6),
                        si
                               => x(1),
                        х
                               => y(2),
                        y
                        ci
                                => acarreo(8),
                                => suma(9),
                        so
                                => acarreo(9));
                        co
U11: mullbs
        port map(
                                => suma(7),
                        Si
                        х
                                => x(2),
                                => y(2),
                        y
                                => acarreo(9),
                        ci
                        so
                                => suma(10),
                                => acarreo(10));
U12: mm11bs
       port map(
                                => acarreo(7),
                               => x(3),
                        х
                                => y(2),
                        y
                        ci
                                => acarreo(10),
                                => suma(11),
                        so
                                => acarreo(11));
                        co
U13: mullbs
        portmap(
                                => suma(9),
                        Si
                                => x(0),
                        х
                                => y(3),
                        y
                                => '0',
                                => suma(12),
                        so
                                => acarreo(12));
                        co
U14: nm11bs
       port map(
                                => suma(10),
                        Si
                        х
                                => x(1),
                                => y(3),
                        y
                                => acarreo(12),
                        ci
                        so
                                => suma(13),
                                => acarreo(13));
                        co
U15: mul1bs
        port map(
                               => suma(11),
                        Si
                               => x(2),
                        х
                        y
                                => y(3),
                               => acarreo(13),
                        ci
                               => suma(14),
                        so
                               => acarreo(14));
                        co
```

## **Continuacion de Codigo**

```
U16: nm11bs
       portmap(
                      si
                             => acarreo(11),
                            => x(3),
                              => y(3),
                      y
                             => acarreo(14),
                      ci
                      so => suma(15),
                              => acarreo(15));
                      co
--asignaciones de señales-----
Z(0) \le suma(0);
Z(1) \le suma(4);
Z(2) \le suma(8);
Z(3) \le suma(12);
Z(4) \le suma(13);
Z(5) \le suma(14);
Z(6) \le suma(15);
Z(7) \le acarreo(15);
end arq1;
```

#### Codigo ioc

```
TOP(
(IOPIN x(0).0);
(IOPIN x(1).0);
(IOPIN x(2).0);
(IOPIN x(3).0);
)
RIGHT(
(IOPIN z(0).0);
(IOPIN z(1).0);
(IOPIN z(2).0);
(IOPIN z(3).0);
(IOPIN z(4).0);
(IOPIN z(5).0);
(IOPIN z(7).0);
)
BOTTOM(
(IOPIN y(0).0);
(IOPIN y(1).0);
(IOPIN y(2).0);
(IOPIN y(3).0);
```

#### Código pat

X;

--Puertos de datos----in X (3 downto 0)

```
in Y (3 downto 0)
                X;
out Z (7 downto 0)
               X;
--Puertos de Alimentacion----
in VDD B;
in VSS B;
begin
-- X
          Y
                Z
                     VDD VSS
<0ns>: 0
                ?**
                     1
                           0;
<+50ns>:0
          1
                ?**
                     1
                           0;
                ?**
<+50ns>:0
                           0;
                ?**
<+50ns>:0
                     1
                           0;
                ?** 1
         3
<+50ns>:0
                           0;
                ?**
        0
                    1
<+50ns>:0
                           0;
                ?**
<+50ns>:1
         1
                    1
                           0;
<+50ns>:1 1
                2**
                           0;
                    1
<+50ns>:1 2
                ?**
                           0;
                    1
<+50ns>:1 3
                ?**
                    1
                           0;
                ?**
<+50ns>:2 1
                    1
                           0;
                ?**
<+50ns>:2 1
                           0;
                    1
<+50ns>:2 2
              ?**
<+50ns>:2 3
               ?**
                ?**
<+50ns>:3 1
                ?**
<+50ns>:3
                           0;
                ?**
<+50ns>:3 2
                    1
                          0;
                ?**
<+50ns>:3
```

end;

### **DIAGRAMA ESQUEMATICO**



#### Diagrama caja negra

# **Multiplicador Jerarquico**



#### • Simulación



# • Plano real



#### • Tabla de resultados

| COUGAR        |                 |
|---------------|-----------------|
| > Figure size | :( -100, -100)  |
|               | ( 44100, 40100) |
| > Buildtrans  | istors          |
|               | < 712           |
|               |                 |

Critical path 2472 pico segundos Area  $A = 41700 micrometros^2$ Transistores =712 Figura= 1,768,410,000