



# 计算机组成原理 Project4 实验报告

Verilog - 支持 10 指令单周期 CPU

{addu,subu,ori,lui,beq,sw,lw,jal,jr,nop}

北京航空航天大学 计算机学院 陈麒先 16061160

二〇一七年十一月

## 郑重声明

### 关于诚实守信公约:

本实验报告由本人独立完成,全部内容均为本人通过查找互联网资料、翻阅课件、课堂笔记和教材后独立思考的结果。特此声明。

### 16061160

### 陈麒先

## 原创性声明

作业中出现的公式、图片、代码段以及图片的文字注释信息,均为作者原创。抄袭行为在任何情况下都被严格禁止(COPY is strictly prohibited under any circumstances)! 转载或引用须征得作者本人同意,并注明出处!

### 16061160

### 陈麒先

## 目录

| 第一章 设计架构                                                  | 2  |
|-----------------------------------------------------------|----|
| 第一节 单周期 CPU 顶层架构视图 · 文···元······························· | 2  |
| 第二节 单周期 CPU 指令数据通路                                        | 2  |
| 第三节 单周期 CPU 模块定义说明                                        | 5  |
| 第四节 单周期 CPU 控制单元                                          | 9  |
| 第二章 测试验证                                                  | 11 |
| 第一节 测试代码                                                  | 11 |
| 第二节 测试期望                                                  | 14 |
| 第三章 课后思考                                                  | 18 |

# 第一章 设计架构

## 第一节 单周期 CPU 顶层架构视图



# 第二节 单周期 CPU 指令数据通路

## 1、 数据通路整体架构



### 2、 addu / subu 指令数据通路



### 3、 ori 指令数据通路



### 4、 lw 指令数据通路



5、 sw 指令数据通路



### 6、 beq 指令数据通路



第三节 单周期 CPU 模块定义说明

### 1、IFU

## (1) 基本要求

- •起始地址: 0x00000000。
- •IM 用 ROM 实现,容量为 32bit \* 32。
- •因 IM 实际地址宽度仅为 5 位,故需要使用恰当的方法将 PC 中储存的地址同 IM 联系起来。

### (2) 端口定义

| 端口名    | 方向  | 描述         |
|--------|-----|------------|
| clk    | In  | 时钟信号       |
| Reset  | In  | 异步复位信号     |
| if_beq | In  | 跳转使能信号     |
| zero   | In  | 相等条件信号     |
| Offset | In  | 地址偏移量      |
| Instr  | Out | 输出 32 位指令码 |

## (3) 功能说明

| 序号 | 功能   | 描述                        |
|----|------|---------------------------|
| 1  | 异步复位 | Reset 信号有效时,PC 复位         |
| 2  | 跳转   | nPC_Sel 和 zero 同时有效时,执行跳转 |
| 3  | 取指令  | PC 决定所取指令的地址,每个周期 PC+4    |

### 2, GPR

### (1) 基本要求

- •用具有写使能的寄存器实现,寄存器总数为 32 个。
- •0 号寄存器的值保持为 0。

## (2) 端口定义

| 端口名   | 方向         | 描述       |
|-------|------------|----------|
| clk   | In         | 时钟信号     |
| Reset | In         | 异步复位信号   |
| RA    | [4:0] In   | 读总线 A 地址 |
| RB    | [4:0] In   | 读总线B地址   |
| RW    | [4:0] In   | 写寄存器地址   |
| WD    | [31:0] In  | 写数据输入    |
| WE    | In         | 写使能      |
| BusA  | [31:0] Out | 总线 A 输出  |
| BusB  | [31:0] Out | 总线 B 输出  |

## (3) 功能说明

| 序号 | 功能     | 描述                           |
|----|--------|------------------------------|
| 1  | 同步复位   | Reset 信号有效时,GRF 复位           |
| 2  | 读寄存器   | 根据 RA, RB 所指示的地址,读出对应寄存器的值   |
| 3  | 写寄存器   | 根据 RW 所指示的地址,将 WD 的数据写入对应寄存器 |
| 4  | 0 号寄存器 | 0 号寄存器不连接数据写入端口,输出接地         |

## 3. ALU

## (1) 基本要求

- •提供 32 位加、减、或运算及大小比较功能。
- •可以不支持溢出(不检测溢出)。

## (2) 端口定义

| 端口名        | 方向         | 描述                |
|------------|------------|-------------------|
| BusA       | [31:0] In  | ALU 第一个操作数        |
| BusB       | [31:1] In  | ALU 第二个操作数        |
| ALUOp      | [1:0] In   | ALU 控制信号          |
| alu_output | [31:0] Out | ALU 计算结果          |
| zero       | Out        | 两个操作数相等比较结果,相等时置1 |

## (3) 功能说明

| 序号 | 功能 | 描述                   |
|----|----|----------------------|
| 1  | 加  | ALUOp = 00, 两个操作数相加  |
| 2  | 减  | ALUOp = 01, 两个操作数相减  |
| 3  | 或  | ALUOp = 10, 两个操作数按位或 |
| 4  | 比较 | 若两个操作数相等, zero 置 1   |

### 4. **DM**

## (1) 基本要求

- •使用 RAM 实现,容量为 32bit \* 32。
- •起始地址: 0x00000000。
- •RAM 应使用双端口模式。

### (2) 端口定义

| 端口名     | 方向  | 描述     |
|---------|-----|--------|
| clk     | In  | 时钟信号   |
| Reset   | In  | 异步复位信号 |
| WE      | In  | 写使能信号  |
| WD      | In  | 写入数据   |
| Address | In  | 写入地址   |
| RD      | Out | 读内存数据  |

## (3) 功能说明

| 序号 | 功能    | 描述                               |
|----|-------|----------------------------------|
| 1  | 异步复位  | Reset 信号有效时,DM 复位                |
| 2  | 读内存数据 | WE 信号为 0 时,读内存中 Address 指示的地址数据  |
| 3  | 写内存数据 | WE 信号为 1 时,向内存中 Address 指示的地址写数据 |

## 5, EXT:

## (1) 基本要求

•可以使用 logisim 内置的 Bit Extender。

## (2) 端口定义

| 端口名   | 方向         | 描述             |
|-------|------------|----------------|
| Imm16 | [15:0] In  | 输入待扩展的 16 位立即数 |
| Luiop | In         | 位扩展信号          |
| ExtOp | In         | 符号扩展信号         |
| Ext32 | [31:0] Out | 扩展结果输出         |

## (3) 功能说明

| 序号 | 功能   | 描述                              |
|----|------|---------------------------------|
| 1  | 零扩展  | 当 LuiOp 信号和 ExtOp 信号均无效时,执行零扩展  |
| 2  | 符号扩展 | 当 LuiOp 信号无效,ExtOp 信号有效时,执行符号扩展 |
| 3  | 位扩展  | 当 LuiOp 信号有效,ExtOp 信号无效时,执行位扩展  |

## 第四节 单周期 CPU 控制单元设计

## (1) 端口定义

| 端口名      | 方向       | 描述                                     |  |
|----------|----------|----------------------------------------|--|
| OpCode   | [5:0] In | 指令高六位 Ins [31:26]                      |  |
| Func     | [5:1] In | 指令低六位 Ins [5:0]                        |  |
| RegDst   | Out      | 若为高电平,选择 Rd,否则选择 Rt 作为 GPR 的 RW 输入     |  |
| ALUSrc   | Out      | 若为高电平,选择扩展数字,否则选择 BusB 作为 ALU 的第二位输入   |  |
| MemToReg | Out      | 若为高电平,选择 DM,否则选择 ALUOut 作为 GPR 的 WD 输入 |  |
| RegWrite | Out      | 若为高电平,则对 GPR 进行写操作,否则写使能无效             |  |
| MemWrite | Out      | 若为高电平,则对 DM 进行写操作,否则对 DM 进行读操作         |  |
| If_beq   | Out      | 若为高电平且 zero 为高电平,则跳转                   |  |
| ExtOp    | Out      | 若为高电平,则符号扩展                            |  |
| Luiop    | Out      | 若为高电平,则位扩展                             |  |
| ALUOp[0] | Out      | 共同决定 ALU 的行为                           |  |
| ALUOp[1] | Out      |                                        |  |

### (2) 控制器真值表

|          | addu   | subu   | ori    | lui    | lw     | sw     | beq    |  |  |
|----------|--------|--------|--------|--------|--------|--------|--------|--|--|
| OpCode   | 000000 | 000000 | 001101 | 001111 | 100011 | 101011 | 000100 |  |  |
| Func     | 100001 | 100011 | N/A    |        |        |        |        |  |  |
| ALUSrc   | 0      | 0      | 1      | 1      | 1      | 1      | 0      |  |  |
| MemWrite | 0      | 0      | 0      | 0      | 0      | 1      | 0      |  |  |
| RegWrite | 1      | 1      | 1      | 1      | 1      | 0      | 0      |  |  |
| MemToReg | 0      | 0      | 0      | 0      | 1      | X      | X      |  |  |
| nPC_Sel  | 0      | 0      | 0      | 0      | 0      | 0      | 1      |  |  |
| ExtOp    | X      | X      | 0      | 0      | 1      | 1      | 1      |  |  |
| LuiOp    | X      | X      | 0      | 1      | 0      | 0      | 0      |  |  |
| RegDst   | 1      | 1      | 0      | 0      | 0      | X      | X      |  |  |
| ALUOp[1] | 0      | 0      | 1      | 0      | 0      | 0      | X      |  |  |
| ALUOp[0] | 0      | 1      | 0      | 0      | 0      | 0      | X      |  |  |

## (3) 控制器逻辑表达式

\*附注:为简化表达式形式,以下采用 0i 代表 0pCode[i], Fi 代表 Func[i]。

### 1.与门识别逻辑阵列

2 
$$subu = \overline{O_5} \bullet \overline{O_4} \bullet \overline{O_3} \bullet \overline{O_2} \bullet \overline{O_1} \bullet \overline{O_0} \bullet F_5 \bullet \overline{F_4} \bullet \overline{F_3} \bullet \overline{F_2} \bullet F_1 \bullet F_0$$

### 2.或门生成逻辑阵列

- $\bigcirc$  *ALUSrc* = ori + lui + lw + sw
- $\bigcirc$  *MemWrite* = *sw*

- **⑤** nPC Sel = beq
- **6** ExtOp = lw + sw + beq
- $\bigcirc$  LuiOp = lui
- $\bigcirc$  ALUOp[1] = ori
- $\bigcirc$  ALUOp[0] = subu

## 第五节 数据通路构造表

| 指令   | NPC               | PC              | IM | GPR            |                            | EXT        | ALU    |                | DM   |        |
|------|-------------------|-----------------|----|----------------|----------------------------|------------|--------|----------------|------|--------|
|      |                   |                 |    | WD             | RD                         | EXI        | A      | В              | ADDR | WD     |
| addu | PC4               | NPC             | PC | ALU            | IM[`rd]                    |            | GPR[A] | GPR[B]         |      |        |
| subu | PC4               | NPC             | PC | ALU            | IM[`rd]                    |            | GPR[A] | GPR[B]         |      |        |
| ori  | PC4               | NPC             | PC | ALU            | IM[`rt]                    | IM[`imm16] | GPR[A] | EXT            |      |        |
| lui  | PC4               | NPC             | PC | ALU            | IM[`rt]                    | IM[`imm16] | GPR[A] | EXT            |      |        |
| beq  | PC4               | NPC             | PC |                |                            | IM[`imm16] | GPR[A] | EXT            |      |        |
| lw   | PC4               | NPC             | PC | DM             | IM[`rt]                    | IM[`imm16] | GPR[A] | EXT            | ALU  |        |
| sw   | PC4               | NPC             | PC |                |                            | IM[`imm16] | GPR[A] | EXT            | ALU  | GPR[B] |
| jal  | imm[25:0]         | NPC             | PC | PC4            | 31                         |            |        |                |      |        |
| jr   | PC4               | GPR[rs]         | PC |                |                            |            | GPR[A] |                |      |        |
| 合并   | PC4 <br>imm[25:0] | NPC <br>GPR[rs] | PC | ALU DM <br>PC4 | IM[`rt] <br>IM[`rd] <br>31 | IM[`imm16] | GPR[A] | EXT <br>GPR[B] | ALU  | GPR[B] |

## 第二章 测试验证

## 第一节 测试代码

## 1、测试代码1

ori \$a0,\$0,0x1234

lui \$a1,0x1234

nop

addu \$a2,\$a1,\$a0

subu \$a3,\$a2,\$a1

nop

ori \$t0,\$0,0

ori \$t1,\$0,1

ori \$t2,\$0,1

ori \$t3,\$0,2

beq \$t1,\$t2,target

sw \$a3,0(\$t0)

beq \$t1,\$t3,target

sw \$a3,4(\$t0)

target:

sw \$a0,8(\$t0)

sw \$a1,12(\$t0)

nop

sw \$a2,16(\$t0)

sw \$a3,20(\$t0)

lw \$s0,8(\$t0)

lw \$s1,12(\$t0)

lw \$s2,16(\$t0)

lw \$s3,20(\$t0)

beq \$t1,\$t3,end

sw \$s0,24(\$t0)

sw \$s1,28(\$t0)

end:

### 2、测试代码2

nop

ori \$0,\$0,1010

ori \$1,\$0,0x3ecf

ori \$2,\$0,0x8ace

nop

lui \$3,0x1011

addu \$4,\$3,\$2

addu \$4,\$4,\$1

nop

addu \$1,\$1,\$1

nop

subu \$5,\$4,\$2

subu \$5,\$5,\$1

jal work

ori \$6,\$0,1

ori \$7,\$0,1

nop

beq \$6,\$7,end

work:

sw \$1,0(\$0)

sw \$2,4(\$0)

nop

sw \$3,8(\$0)

nop

sw \$4,12(\$0)

lw \$5,4(\$0)

sw \$5,16(\$0)

end:

### 3、测试代码3

ori \$1,\$0,10

```
nop
      ori $4,$0,0
      ori $5,$0,1
      lui $6,0x29ea
      for_1_begin:
         beq $4,$1,for_1_end
         subu $6,$6,$2
         nop
         sw $6,0($3)
         addu $3,$3,$2
         addu $4,$4,$5
         jal for_1_begin
      for_1_end:
      lw $7,8($0)
      nop
4、测试代码4
      ori $1,$0,0x2100
      nop
      nop
      ori $2,$0,0x8ace
     jal work
      nop
      lui $5,0x1092
      addu $7,$4,$5
      sw $7,0($0)
      ori $8,$0,1
      ori $9,$0,2
      nop
      ori $10,$0,1
      sw $8,4($0)
      sw $9,8($0)
      nop
      sw $10,12($0)
     jal work2
      nop
      beq $11,$12,end
      sw $4,16($0)
      beq $11,$13,end
      sw $5,20($0)
```

ori \$2,\$0,4 ori \$3,\$0,0

```
work:
addu $3,$1,$2
subu $4,$3,$1
subu $4,$4,$1
jr $ra
work2:
lw $11,4($0)
lw $12,8($0)
nop
nop
nop
lw $13,12($0)
jr $ra
end:
```

### 第二节 测试期望

### 1、测试期望1

### (1) 测试目的

测试基本指令{ori,lui} 测试运算 R 类指令{addu,subu} 测试装载类指令{lw,sw}

### (2) 测试原理

利用基本指令对寄存器赋值,验证其赋值的正确性后,可利用基本指令取 base, 再将运算类指令运算结果存入相应的内存地址,将内存中的数据读出到相应寄存器,即 可同时验证运算类指令和装载类指令的正确性。

### (3) 测试预期结果

@00003000: \$ 4 <= 00001234

@00003004: \$ 5 <= 12340000

@0000300c: \$ 6 <= 12341234

@00003010: \$ 7 <= 00001234

@00003018: \$ 8 <= 00000000

@0000301c: \$ 9 <= 00000001

@00003020: \$10 <= 00000001

@00003024: \$11 <= 00000002

@00003038: \*0000008 <= 00001234

@0000303c: \*0000000c <= 12340000

@00003044: \*00000010 <= 12341234

@00003048: \*00000014 <= 00001234

@0000304c: \$16 <= 00001234 @00003050: \$17 <= 12340000 @00003054: \$18 <= 12341234 @00003058: \$19 <= 00001234

@00003060: \*00000018 <= 00001234 @00003064: \*0000001c <= 12340000

### 2、测试期望2

### (1) 测试目的

测试跳转类指令{beq,jal} 测试空指令{nop}

### (2) 测试原理

第一处为不成立的跳转条件,则其以下的 sw 指令会被执行,第二处为成立的跳转条件,其以下的 sw 指令不会被执行,直接跳转到 target 执行其后的 sw 指令。最终查验内存数据比对即可验证跳转类指令的正确性。

### (3) 测试预期结果

@00003004: \$ 0 <= 000003f2 @00003008: \$ 1 <= 00003ecf @0000300c: \$ 2 <= 00008ace @00003014: \$ 3 <= 10110000 @00003018: \$ 4 <= 10118ace @0000301c: \$ 4 <= 1011c99d @00003024: \$ 1 <= 00007d9e @000030302: \$ 5 <= 10113ecf @0000303034: \$ 5 <= 1010c131 @00003034: \$ 31 <= 00003038

@00003048: \*00000000 <= 00007d9e @0000304c: \*00000004 <= 00008ace @00003054: \*00000008 <= 10110000 @0000305c: \*0000000c <= 1011c99d

@00003060: \$ 5 <= 00008ace

@00003064: \*00000010 <= 00008ace

### 3、测试期望3

#### (1) 测试目的

综合测试支持指令集中全部指令。

### (2) 测试原理

#### 原理综合,同前两次测试的原理。

#### (3) 测试预期结果

```
@00003000: $ 1 <= 0000000a
@00003004: $2 \le 00000004
@00003008: $ 3 <= 00000000
@00003010: $ 4 <= 00000000
@00003014: $ 5 <= 00000001
@00003018: $ 6 <= 29ea0000
@00003020: $ 6 <= 29e9fffc
@00003028: *00000000 <= 29e9fffc
@0000302c: $ 3 <= 00000004
@00003030: $ 4 <= 00000001
@00003034: $31 <= 00003038
@00003020: $ 6 <= 29e9fff8
@00003028: *00000004 <= 29e9fff8
@0000302c: $ 3 <= 00000008
@00003030: $ 4 <= 00000002
@00003034: $31 \le 00003038
@00003020: $ 6 <= 29e9fff4
@00003028: *00000008 <= 29e9fff4
@0000302c: $ 3 <= 0000000c
@00003030: $ 4 <= 00000003
@00003034: $31 \le 00003038
@00003020: $ 6 <= 29e9fff0
@00003028: *0000000c <= 29e9fff0
@0000302c: $ 3 <= 00000010
@00003030: $ 4 <= 00000004
@00003034: $31 <= 00003038
@00003020: $ 6 <= 29e9ffec
@00003028: *00000010 <= 29e9ffec
@0000302c: $ 3 \le 00000014
@00003030: $ 4 <= 00000005
@00003034: $31 <= 00003038
@00003020: $ 6 <= 29e9ffe8
@00003028: *00000014 <= 29e9ffe8
@0000302c: $ 3 <= 00000018
@00003030: $ 4 <= 00000006
@00003034: $31 <= 00003038
@00003020: $ 6 <= 29e9ffe4
@00003028: *00000018 <= 29e9ffe4
@0000302c: $ 3 <= 0000001c
@00003030: $ 4 <= 00000007
@00003034: $31 <= 00003038
```

@00003020: \$ 6 <= 29e9ffe0

@00003028: \*0000001c <= 29e9ffe0

@0000302c: \$ 3 <= 00000020
@00003030: \$ 4 <= 00000008
@00003034: \$31 <= 00003038
@00003020: \$ 6 <= 29e9ffdc</pre>

@00003028: \*00000020 <= 29e9ffdc

@0000302c: \$ 3 <= 00000024
@00003030: \$ 4 <= 00000009
@00003034: \$31 <= 00003038
@00003020: \$ 6 <= 29e9ffd8</pre>

@00003028: \*00000024 <= 29e9ffd8

@0000302c: \$ 3 <= 00000028
@00003030: \$ 4 <= 0000000a
@00003034: \$31 <= 00003038
@00003038: \$ 7 <= 29e9fff4</pre>

### 4、测试期望4

#### (1) 测试目的

综合测试支持指令集中全部指令。

### (2) 测试原理

原理综合,同前两次测试的原理。

#### (3) 测试预期结果

@00003000: \$ 1 <= 00002100 @0000300c: \$ 2 <= 00008ace @00003010: \$31 <= 00003014 @0000305c: \$ 3 <= 0000abce @00003060: \$ 4 <= 00008ace @00003064: \$ 4 <= 000069ce @00003018: \$ 5 <= 10920000 @00000301c: \$ 7 <= 109269ce

@00003020:  $*00000000 \le 109269ce$ 

@00003024: \$ 8 <= 00000001 @00003028: \$ 9 <= 00000002 @00003030: \$10 <= 00000001

@00003034: \*00000004 <= 00000001 @00003038: \*00000008 <= 00000002 @00003040: \*0000000c <= 00000001

@00003044: \$31 <= 00003048 @0000306c: \$11 <= 00000001 @00003070: \$12 <= 00000002 @00003080: \$13 <= 00000001

@00003050: \*00000010 <= 000069ce

## 第三章 课后思考

### 1、第一题

根据你的理解,在下面给出的DM的输入示例中,地址信号 addr 位数为什么是[11:2] 而不是[9:0]? 这个 addr 信号又是从哪里来的?

答:addr信号来自ALU模块的ALUOut端口。

因为是按字存储,地址都是4的倍数,地址最低两位缺省为0。

### 2、第二题

在相应的部件中, reset 的优先级比其他控制信号(不包括 clk 信号)都要高, 且相应的设计都是同步复位。清零信号 reset 是针对哪些部件进行清零复位操作? 这些部件为什么需要清零?

答:reset 对 PC、DM、GRF 部件进行清零复位操作。

清零复位是为了模拟微处理器每次开机重启是的状态,指令从首地址开始,内 存和寄存器堆清零。

### 3、第三题

列举出用 Verilog 语言设计控制器的几种编码方式 (至少三种), 并给出代码示例.

答:

① (推荐)采用系统级描述方式。

例

```
41 // And Gate
        assign addu = ((OpCode == 6'b0) & (Func == 6'b100001));
        assign subu = ((OpCode == 6'b0) & (Func == 6'b100011));
43
        assign ori = (OpCode == 6'b001101);
44
        assign lui = (OpCode == 6'b001111);
46
        assign lw = (OpCode == 6'b100011);
        assign sw = (OpCode == 6'b101011);
47
       assign beq = (OpCode == 6'b000100);
48
       assign jal = (OpCode == 6'b000011);
49
        assign jr = ((OpCode == 6'b0) & (Func == 6'b001000));
50
51
52 // Or Gate
        assign RegDst = addu | subu;
53
        assign RegWrite = addu | subu | ori | lui | lw | jal;
54
       assign ALUSrc = ori | lui | lw | sw;
55
56
       assign MemWrite = sw;
57
       assign MemToReg = lw;
       assign EXTOp[1] = lui;
58
       assign EXTOp[0] = lw | sw | beq;
59
60
       assign ALUOp[2] = 0;
       assign ALUOp[1] = ori;
61
       assign ALUOp[0] = subu;
62
       assign if beq = beq;
      assign if jal = jal;
64
       assign if_jr = jr;
65
66
```

② 采用门级描述方式。

例略。

③ 采用 case 语句编码方式。

例略。

### 4、第四题

根据你所列举的编码方式。说明他们的优缺点。

### 答:

- ① 表述简洁,清晰易懂。易于编码时对照指令集进行查验。可扩展性好。
- ② 优点:和与或门阵列——对照,逻辑关系突出。但是代码冗余繁杂,不易编写。
- ③ 对每一条输入的指令进行判断,从而决定了控制器的输出。但是不够直观。

### 5、第五题

C语言是一种弱类型程序设计语言。C语言中不对计算结果溢出进行处理,这意味着 C语言要求程序员必须很清楚计算结果是否会导致溢出。因此,如果仅仅支持 C语言,MIPS 指令的所有计算指令均可以忽略溢出。 请说明为什么在忽略溢出的前提下,addi 与 addiu 是等价的,add 与 addu 是等价的。提示: 阅读《MIPS32® Architecture For Programmers Volume II: The MIPS32® Instruction Set》中相关指令的 Operation部分 。

答:以addi和addiu为例

#### Addi:

#### Operation:

```
\begin{array}{lll} \mathsf{temp} \leftarrow (\mathsf{GPR}[\mathsf{rs}]_{31} \big| \big| \mathsf{GPR}[\mathsf{rs}]_{31..0}) \; + \; \mathsf{sign\_extend}(\mathsf{immediate}) \\ \mathsf{if} \; \; \mathsf{temp}_{32} \neq \mathsf{temp}_{31} \; \mathsf{then} \\ & \; \mathsf{SignalException}(\mathsf{IntegerOverflow}) \\ \mathsf{else} \\ & \; \mathsf{GPR}[\mathsf{rt}] \; \leftarrow \; \mathsf{temp} \\ \mathsf{endif} \end{array}
```

#### Addiu:

### Operation:

```
temp ← GPR[rs] + sign_extend(immediate)
GPR[rt]← temp
```

addi 是将 GPR[rs]的当前第 31 位与相加结果的第 31 位比较 ,如果相等证明没有溢出,那在没有溢出的前提下,GPR[rs]的当前第 31 位与相加结果的第 31 位一定是相等的,所以就是 GPR[rt] ← temp,与 addi 同理。
add 和 addu 同理。

### 6、第六题

根据自己的设计说明单周期处理器的优缺点。

#### 答:优点:

逻辑简单,易于理解

#### 缺点:

(1)单周期需要足够长的周期来完成最慢的指令(lw),即使大部分指令的速度

### 都非常快。

- (2)它需要 3 个加法器,一个用于 ALU,两个用于 PC 的逻辑,而加法器是相对 占用芯片面积的电路,尤其是如果他们的速度比较快。
- (3) 它采用独立的指令存储器和数据存储器,而这在实际系统中是不现实的。大多数计算机有一个单独的大容量存储器来存储指令和数据,并且支持读和写的操作。

### 7、第七题

简要说明 jal、jr 和堆栈的关系。

答:在跳转到指定地址实现子程序调用的同时,需要将返回地址保存到\$ra寄存器,即通常所说的"函数调用的现场保护",以便子程序返回时能够继续调用之前的流程。对于跳转/分支指令,MIPS-CPU将自动保存\$ra;若子程序需要嵌套调用其他子程序,则必须先存储\$ra,通常是压入栈,子程序末尾弹出之前保存的\$ra,然后jr实现跳转到\$ra所指示PC地址.