# Lab5

#### מגישים:

201617032 - חן אילון

גל קשי - 204572861

# שאלה 1

בsrami אחד להוראות: Harvard architecture למעבד יש 2 זכרונות sram בגודל המקורי של sram, אחד להוראות: srami ואחד למידע:

#### יתרונות:

- מופרדת data מאפשר "לחסוך" בתלויות קריאה וכתיבה לזיכרון מפני שכתיבה וקריאה של ata מופרדת מקריאה של מקריאה של מקריאה של ההוראה מהזיכרון האחר. כלומר, חוסך זמן ריצה.
  - יותר בטיחותי מבחינת ניהול זיכרון: כתיבת מידע לא יכולה לדרוס את התוכנית.

#### חסרונות:

- משתמש בפי 2 זיכרון מהארכיטקטורה הקודמת
- צריך לתמוך בכתיבות וקריאות ל2 זכרונות שונים ללא דריסות זיכרון

זוהי החלטה טובה במקרה שלנו כיוון שהמטרה הייתה ביצועים טובים יותר ולא חומרה זולה יותר.

# שאלה 2

## - Structural Hazard

פעולת כתיבה לזיכרון ואחריה קריאה מהזיכרון - נשים לב כי פעולת LD נגשת לזיכרון בשלב
 exec1 ופעולת ST נגשת בשלב ST נגשת בשלב cxec1. כלומר, במימוש
 אחריה פעולת LD, שתיהן ירצו להשתמש במשאב הזיכרון באותו זמן:

| Instruction | 1      | 2      | 3      | 4    | 5     | 6     | 7     |     |
|-------------|--------|--------|--------|------|-------|-------|-------|-----|
| ST          | FETCH0 | FETCH1 | DEC0   | DEC1 | EXEC0 | EXEC1 |       |     |
| LD          |        | FETCH0 | FETCH1 | DEC0 | DEC1  | EXEC0 | EXEC1 | 100 |

#### ריצה מתוקנת תראה כך:

| St. Co. Stewart | 10     | 10/07  | 1500   | - 00 |       | 1900  |       | GUA   |  |
|-----------------|--------|--------|--------|------|-------|-------|-------|-------|--|
| Instruction     | 1      | 2      | 3      | 4    | 5     | 6     | 7     | 8     |  |
| ST              | FETCH0 | FETCH1 | DEC0   | DEC1 | EXEC0 | EXEC1 |       | 13.   |  |
| LD              |        | FETCH0 | FETCH1 | DECO | DEC1  | **    | EXEC0 | EXEC1 |  |

#### - Data Hazard

RAW - כאשר קיימות 2 פעולות ברצף שהראשונה מכניסה מידע לרגיסטר מסויים (פקודת PAW - אריתמטיקה כלשהי או פקודת LD), והשניה משתמשת במידע שנכתב לרגיסטר המסויים.
 לדוגמה -

| Instruction | 1      | 2      | 3      | 4    | 5     | 6     | 7     |    |
|-------------|--------|--------|--------|------|-------|-------|-------|----|
| ADD 2 3 4   | FETCH0 | FETCH1 | DEC0   | DEC1 | EXEC0 | EXEC1 |       |    |
| ADD 5 6 2   |        | FETCH0 | FETCH1 | DEC0 | DEC1  | EXEC0 | EXEC1 | 93 |

# ריצה מתוקנת תראה כך:

| Instruction | 1      | 2      | 3      | 4    | 5     | 6     | 7    | 8     | 9     |
|-------------|--------|--------|--------|------|-------|-------|------|-------|-------|
| ADD 234     | FETCH0 | FETCH1 | DEC0   | DEC1 | EXEC0 | EXEC1 | 4111 | -111  |       |
| ADD 5 6 2   |        | FETCH0 | FETCH1 | DEC0 | **    | **    | DEC1 | EXEC0 | EXEC1 |

### - דוגמה נוספת

| Instruction | 1      | 2      | 3      | 4      | 5     | 6     | 7     | 8     |
|-------------|--------|--------|--------|--------|-------|-------|-------|-------|
| LD 2 0 3    | FETCH0 | FETCH1 | DEC0   | DEC1   | EXEC0 | EXEC1 | -01   |       |
| ADD 5 0 0   |        | FETCH0 | FETCH1 | DEC0   | DEC1  | EXEC0 | EXEC1 |       |
| ST 0 2 4    | -17    | -31    | FETCH0 | FETCH1 | DECO  | DEC1  | EXECO | EXEC1 |

## ריצה מתוקנת תראה כך:

| Instruction | 1      | 2      | 3      | 4      | 5     | 6     | 7     | 8     | 9     |
|-------------|--------|--------|--------|--------|-------|-------|-------|-------|-------|
| LD 2 0 3    | FETCH0 | FETCH1 | DEC0   | DEC1   | EXEC0 | EXEC1 |       |       |       |
| ADD 5 0 0   |        | FETCH0 | FETCH1 | DEC0   | DEC1  | EXEC0 | EXEC1 |       |       |
| ST 0 2 4    |        |        | FETCH0 | FETCH1 | DECO  | **    | DEC1  | EXECO | EXEC1 |

WAR - מצב בו הפעולה הראשונה, שקוראת מרגיסטר מסויים, מתעכבת. והפעולה אחריה,
 שכותבת לאותו רגיסטר, מסיימת קודם. ואז יכול לקרות מצב בו הרגיסטר שיקרא בפעולה
 הראשונה יכיל את המידע שנכתב אליו בפקודה השניה, ולא את המידע המקורי.

### לדוגמה -

| Instruction | 1      | 2      | 3      | 4    | 5     | 6     | 7     | 8    | 9     | 10    |
|-------------|--------|--------|--------|------|-------|-------|-------|------|-------|-------|
| ADD 2 3 4   | FETCH0 | FETCH1 | DE CO  | **   | **    | **    | **    | DEC1 | EXECO | EXEC1 |
| ADD 4 5 6   | 1      | FETCH0 | FETCH1 | DECO | DE C1 | EXEC0 | EXEC1 | is . | 12    | 1     |

## ריצה מתוקנת תראה כך:

| Instruction | 1      | 2      | 3      | 4  | 5  | 6  | 7  | 8    | 9     | 10    | 11    |
|-------------|--------|--------|--------|----|----|----|----|------|-------|-------|-------|
| ADD 2 3 4   | FETCH0 | FETCH1 | DECO   | ** | ** | ** | ** | DEC1 | EXECO | EXEC1 | 411   |
| ADD 456     |        | FETCHO | FETCH1 | ** | ** | ** | ** | DECO | DEC 1 | EXECO | EXEC1 |

WAW - מצב בו הפעולה הראשונה, שכותבת לרגיסטר מסויים, מתעכבת. והפעולה אחריה, שכותבת לאותו רגיסטר, מסיימת קודם. ואז יכול לקרות מצב בו הערך שישמר ברגיסטר אחרי 2 הפעולות יהיה של המידע בפעולה הראשונה, ולא בפעולה השניה, כפי שהיינו מצפים.
 לדוגמה -

| Instruction | 1      | 2      | 3      | 4    | 5     | 6     | 7     |
|-------------|--------|--------|--------|------|-------|-------|-------|
| ADD 2 3 4   | FETCH0 | FETCH1 | DEC0   | DEC1 | EXEC0 | **    | EXEC1 |
| ADD 2 5 6   |        | FETCH0 | FETCH1 | DEC0 | DEC1  | EXEC0 | EXEC1 |

ריצה מתוקנת תראה כך:

| Instruction | 1      | 2      | 3      | 4    | 5     | 6  | 7     | 8     |
|-------------|--------|--------|--------|------|-------|----|-------|-------|
| ADD 2 3 4   | FETCH0 | FETCH1 | DEC0   | DEC1 | EXEC0 | ** | EXEC1 |       |
| ADD 2 5 6   |        | FETCH0 | FETCH1 | DEC0 | DEC1  | ** | EXEC0 | EXEC1 |

## <u>שאלה 3</u>

ההתמודדות עם קפיצות במימוש שלנו תתבצע באופן הבא:

- אנו יודעים שמדובר בברנץ (באמצעות משוון) וחוזים אם צריך לקפוץ. בשלב DEC0
  - :(16-19) JMP DIRECT עבור •
- נחזיק חזאי 2bit של ברנצים. בכל פעם שתתבצע קפיצה נוסיף לו 1 (אלא אם הוא כבר במקסימום), ובכל פעם שלא תתקיים קפיצה נחסיר ממנו 1 (אלא אם הוא כבר אפס). כאשר נצטרך לחזות קפיצה, נסתכל על ערך המונה אם הוא 2 ומעלה נקפוץ, אם הוא 1 ומטה, לא נקפוץ.
  - בשלב DEC1 אנו מיישמים את החיזוי. אם החיזוי הוא not-taken, ממשיכים בביצוע 2 הפעולות שנמשכו. אם החיזוי הוא taken, עושים ל2 הפעולות הללו flush ומביאים את הפעולה בכתובת שבimmediat.
- בסוף שלב EXEC0 יודעים אם הברנץ באמת היה צריך להלקח. לכן, בשלב EXEC1 אם צדקנו
   בחיזוי נמשיך בביצוע. אם טעינו בחיזוי נעשה flush להוראות שהבאנו (3 הוראות במקרה שחזינו not-taken), ונקפוץ להוראה בסף המתאים.
  - :(20) JMP INDIRECT עבור
- לא נשתמש בחזאי, מפני שהקפיצה תמיד מתרחשת. כן נצטרך להשתמש בflush כאשר אנו
   מבינים שההוראה היא אכן קפיצה.

נסתכל על מספר דוגמאות עבורן החיזוי טועה. עבור התוכנית הבאה:

| ADDRESS | Instruction |
|---------|-------------|
| 0       | JNE 0 2 3 8 |
| 1       | ADD 2 0 0   |
| 2       | ADD 3 0 0   |
| 3       | ADD 400     |
| 4       | ADD 5 0 0   |
| 5       | ADD 6 0 0   |
| 6       |             |
| 7       |             |
| 8       | SUB 200     |
| 9       | SUB 3 0 0   |
| 10      | SUB 400     |
| 11      | SUB 5 0 0   |
| 12      | SUB 600     |

עם חיזוי JMP DIRECT עבור

| Instruction | 1      | 2      | 3      | 4      | 5      | 6      | 7      | 8    | 9    | 10    | 11    |
|-------------|--------|--------|--------|--------|--------|--------|--------|------|------|-------|-------|
| JNE 0 2 3 8 | FETCH0 | FETCH1 | DECO   | DEC1   | EXECO  | EXEC1  | 710    |      |      | 0.    | 111   |
| ADD 2 0 0   |        | FETCHO | FETCH1 |        | 1      |        |        |      |      |       |       |
| ADD300      | 111    |        | FETCH0 |        | ALC:   |        |        | 111  |      | 17.5  |       |
| SUB 2 0 0   |        |        |        | FETCH0 | FETCH1 | 1      |        | 1    | İ    | -1]   |       |
| SUB 3 0 0   |        |        |        |        | FETCH0 |        |        |      |      |       |       |
| ADD 2 0 0   | 1      |        |        | 1      |        | FETCH0 | FETCH1 | DECO | DEC1 | EXECO | EXEC1 |

# עם חיזוי not-taken, שנלקח: JMP DIRECT עבור

| Instruction | 1      | 2      | 3      | 4      | 5      | 6      | 7      | 8    | 9    | 10    | 11    |
|-------------|--------|--------|--------|--------|--------|--------|--------|------|------|-------|-------|
| JNE 0 2 3 8 | FETCH0 | FETCH1 | DECO   | DEC1   | EXECO  | EXEC1  |        |      |      |       |       |
| ADD 2 0 0   |        | FETCH0 | FETCH1 | DEC0   | DEC1   |        |        |      |      |       |       |
| ADD300      |        |        | FETCH0 | FETCH1 | DECO   |        |        |      |      |       |       |
| ADD 400     |        | 1      |        | FETCH0 | FETCH1 |        |        |      | 1    |       | 1     |
| ADD 5 0 0   |        |        |        |        | FETCH0 |        |        |      |      |       |       |
| SUB 2 0 0   | 1      |        |        | 1      |        | FETCHO | FETCH1 | DECO | DEC1 | EXECO | EXEC1 |

# <u>שאלה 4</u>

מצ"ב.

# 5 שאלה

הלוגים מצורפים.

ההבדלים היחידים הם בין קבצי הinst\_trace בספירה שונה של הca (בkec או מול dec).

# <u>שאלה 6</u>

# <u>חלק 1</u>

- Mult •
- 32 מספר ההוראות בתוכנית
- 138 Lab4בו Lab2ב מס' מחזורים להשלמה ב-Lab4
  - 53 Lab5ב מס' מחזורים להשלמה ב-53 Lab5
    - $\frac{138}{53} = 2.6$  :Speedup חישובי
      - Fibo ●
    - מספר ההוראות בתוכנית 16
- 4758 Lab4 ובLab2 מס' מחזורים להשלמה בLab2
  - 1296 Lab5a מס' מחזורים להשלמה ב
    - $\frac{4758}{1296} = 3.67$  :Speedup חישובי
      - Example •

- מספר ההוראות בתוכנית 12
- 366 -Lab4בו Lab2ב מס' מחזורים להשלמה ב-2ab וב
  - מס' מחזורים להשלמה ב142 Lab5
    - $\frac{366}{142} = 2.57$  :Speedup חישובי

## - 2 חלק

נחשב את הPI פר תוכנית:

- Mult •
- 32 מספר ההוראות בתוכנית

$$\frac{138}{32} = 4.31$$
 - Lab4בו Lab2ב CPI •

$$\frac{53}{32} = 1.65$$
 - Lab5ב CPI

- Fibo •
- מספר ההוראות בתוכנית 16

$$\frac{4758}{16} = 297.37$$
 - Lab4ב Lab2ב CPI •

$$\frac{1296}{16} = 18 - Lab5$$
 CPI

- Example •

12 - מספר ההוראות בתוכנית • 
$$\frac{366}{12} = 30.5$$
 - Lab4ם Lab2ם CPI •  $\frac{142}{12} = 11.83$  - Lab5ם CPI •

$$\frac{142}{12} = 11.83$$
 - Lab5ב CPI •

למרות שקל לראות שהCPI החדש טוב יותר באופן משמעותי מהקודם, נשים לב כי הCPI החדש אינו 1 כמו שההנהלה ציפתה.

זה מתקבל בעקבות:

- stalls תלויות של מבנה ושל מידע.
- חיזויים לא נכונים של קפיצות. מקרים כאלו יגרמו לflush של מספר הוראות, ולמעשה תעכב את התוכנית לפי מספר הflushים.

### חלק 3

דרכים לשיפור הIPC בדור מתקדם יותר-

- שימוש בbranch prediction יותר מתוחכם (Two Level). לדוג' -
- שימוש בBTB ובהיסטוריית שליחות פר-ברנץ ייתכן כי לכל branch בקוד קיימת התנהגות אופיינית לו. ועל כן יהיה יעיל יותר לאפיין התנהגות עבור קפיצה מסויימת בקוד.
- שמירת יותר ביטים בהיסטורייה (אנו השתמשנו ב2bit predictor). בתוכניות מסובכות יותר ייתכן שיהיה יעיל יותר לשמור היסטוריה יותר גדולה, עם יותר ביטים.

<sup>\*</sup>הערה - מצאנו באג בתוכנית האסמבלי mul מהמעבדות הקודמות. תיקנו אותו והצאנו לוגים שוב.

- :Data Hazard-לטיפול ב Forwarding
- RAW ניתן לעשות שליחה מהירה של המידע בEXECO, (לפי הrite back) ישירות RAW בEXEC1 אחד. כלומר, במקרה של 2 stallים, העיכוב ירד לstall אחד, ובמקרה של stall אחד, לא יהיה אף stall.
  - טיפול בstalls של תלויות מבנה:
- נרצה שיהיו לנו יותר רכיבים שכותבים לזיכרון. ואז לא נצטרך לחכות להתפנות משאב שכזה בפעולות קריאה וכתיבה.
- שיפור נוסף יכול להיות הכפלת החומרה והרצת תוכניות ,או חלקים שלהן, באופן מקבילי. למשל ע"י אלגוריתם טומסולו.

### שאלה 7

על מנת להשתמש ביחידת ה-DMA הוספנו 2 הוראות חדשות ל-IS:

- מכתובת R[src1] מילים מהמקור מילים מילים מילים מילים מילים מעתיק (30) מילים מתובת R[src1] מילים מרובת R[src1]
- 2. (31) POL קובע את הערך של [dst] להיות 1 אם קיימת פעולת DMA פעילה. אחרת, קובעת את הערך להיות 0. באחריות המפתח לבדוק שלא קיימת פעולת DMA פעילה לפני קריאה נוספת ל-DMA, גישה לזכרון שעליו רצה הפעולה, או סיום התוכנית.

נשים לב כי לפקודות לעיל יכולות להיות גם תלויות מבניות עם הזיכרון, וגם תלויות של דאטא (src0, src1, dst).

קוד הבדיקה ממעבדה 2 מספיק טוב גם בבדיקה הזו, כיוון שנבדקות בו תלויות:

#### קוד הבדיקה:

```
// 0: R2 = 200
ADD, 2, 1, 0, 200
                    // 1: R3 = 500
ADD, 3, 1, 0, 500
                    // 2: Copy MEM[R2:R2+100] to MEM[R3:R3+100]
DMA, 3, 1, 2, 100
ADD, 2, 1, 0, 30
                    // 3: R2 = 30
                     // 4: R3 = 1
ADD, 3, 1, 0, 1
ADD, 4, 1, 0, 8
                    // 5: R4 = 8
                    // 6: PC = 14 if R3 == R4
JEQ, 0, 3, 4, 14
                    // 7: R5 = MEM[R2]
     5, 0, 2, 0
                    // 8: R2 = R2 + 1
ADD, 2, 2, 1, 1
                    // 9: R6 = MEM[R2]
     6, 0, 2, 0
LD,
ADD, 6, 6, 5, 0
                    // 10: R6 = R6 + R5
                    // 11: MEM[R2] = R6
    0, 6, 2, 0
                    // 11. MEM[R2] - R0

// 12: R3 = R3 + 1

// 13: PC = 6

// 14: R2 = 1 if DMA is running, else 0

// 15: PC = 14 if R2 != 0
ADD, 3, 3, 1, 1
JEQ, 0, 0, 0, 6
POL, 2, 0, 0, 0
JNE, 0, 2, 0, 14
                    // 16: R2 = 200
ADD, 2, 1, 0, 200
                    // 17: R3 = 500
ADD, 3, 1, 0, 500
                    // 18: R4 = 600
ADD, 4, 1, 0, 600
JEQ, 0, 3, 4, 27
                    // 19: PC = 27 if R3 == R4
                    // 20: R5 = MEM[R2]
LD, 5, 0, 2, 0
LD,
    6, 0, 3, 0
                    // 21: R6 = MEM[R3]
ADD, 2, 2, 1, 1
                    // 22: R2 = R2 + 1
ADD, 3, 3, 1, 1
                    // 23: R3 = R3 + 1
JEQ, 0, 5, 6, 19 // 24: PC = 19 if R5 == R6
ADD, 2, 1, 0, 0
                    // 25: R2 = 0
```

```
HLT, 0, 0, 0, 0  // 26: HALT
ADD, 2, 1, 0, 1  // 27: R2 = 1
HLT, 0, 0, 0, 0  // 28: HALT
```

# - הסבר על כיסוי הבדיקה

בפקודות הראשונות ניתן לראות תלויות דאטא:

```
ADD, 2, 1, 0, 200  // 0: R2 = 200

ADD, 3, 1, 0, 500  // 1: R3 = 500

DMA, 3, 1, 2, 100  // 2: Copy MEM[R2:R2+100] to MEM[R3:R3+100]
```

בפקודה DMA אנו קוראים את התוכן של R2 ושל R3 ולכן נתקל בData Hazard של RAW עבור R2 עבור RAW עבור RAW עבור R3.

בהמשך ניתן לראות שיש Structural Hazard:

```
DMA, 3, 1, 2, 100  // 2: Copy MEM[R2:R2+100] to MEM[R3:R3+100]
ADD, 2, 1, 0, 30  // 3: R2 = 30
ADD, 3, 1, 0, 1  // 4: R3 = 1
ADD, 4, 1, 0, 8  // 5: R4 = 8
JEQ, 0, 3, 4, 14  // 6: PC = 14 if R3 == R4
LD, 5, 0, 2, 0  // 7: R5 = MEM[R2]
```

במהלך שהפקודה DMA מעתיקה 100 תאים, מתרחשות פעולות זיכרון שיוצרות תלויות מבניות.

טיפול - לשאר פקודות הזיכרון יש עדיפות על הDMA, והוא יפנה להן מקום לרוץ וימשיך לרוץ כשיסיימו.

בהמשך ניתן לראות תלות דאטא נוספת:

```
POL, \frac{2}{0}, 0, 0, 0 // 14: R2 = 1 if DMA is running, else 0 JNE, 0, \frac{2}{0}, 0, 14 // 15: PC = 14 if R2 != 0
```

בפקודה JNE אנו צריכים להשתמש במידע שנכתב לR2 בPOL. ולכן יש לנו תלות מבנית מסוג RAW.

# - הסבר שהטסט עובד עפ"י הלוגים

הקוד מבוסס על תוכנית הדוגמה, מכיוון שהיא מכילה מספר קריאות לזכרון. ניתן לראות בקבצי הפלט כי התוכנית ביצעה את הפעולה המקורית שלה (חישוב סכום) במקביל להעתקת הבלוק, וכמו כן גם ההשוואה בסוף התוכנית הצליחה.