# 第八节 算术逻辑单元 (ALU)

ALU (Arithmetic Logic Unit): 用来执行各种算术和逻辑运算。

ALU 的核心是加法器,以下围绕加法器介绍



# ALU 功能描述





# 行波进位 ALU

一个 n 位 ALU 可以由 n 个一位 ALU 串行构成。这种 ALU 称为行波进位 ALU (Ripple-Carry ALU)。

全加逻辑方程: (i=0,1,…n)

Si=ai⊕bi⊕Ci

Ci+l=aibi+(ai ⊕ bi)Ci (延迟为5∆)

上述进位逻辑与下列逻辑等价。

Ci+l=aibi+(ai + bi)Ci (延迟为 3∆)

下面是一个 4 位行波进位 ALU。

4 位行波进位 ALU



和的产生延迟与n成正比。

先行进位 ALU

## (1) 为什么用先行进位方式?

行波进位是串行逐级传递的,整个和的生成受到行波进位的影响。因此,现代计算机采用一种先行进位(Carry look ahead)方式。

### (2)如何产生先行进位?

定义两个辅助函数: Gi=aibi···进位生成 Pi=ai⊕bi···进位传递

通常把实现上述逻辑的电路称为进位生成/传递部件

全加逻辑方程: Si=Pi ⊕Ci Ci+1=Gi+PiCi (i=0,1,...n) 设 n=4,则:

C1=G0+P0C0

C2=G1+P1C1=G1+P1G0+P1P0C0

C3 = G2 + P2C2 = G2 + P2G1 + P2P1G0 + P2P1P0C0

#### C4=G3+P3C3=G3+P3G2+P3P2G1+P3P2P1G0+P3P2P1P0C0

由上式可知:各进位之间无等待,相互独立并同时产生。

通常把实现上述逻辑的电路称为 4 位 CLA 部件

由此,根据Si=Pi⊕Ci,可并行求出各位和。

通常把实现 Si=Pi ⊕ Ci 的电路称为求和部件

CLA 加法器由"进位生成/传递部件"、"CLA 部件"和"求和部件"构成。

# 8 位全先行进位加法器



和的总延迟: 3+2+3=8ty; 进位  $C_8$  的延迟: 3+2=5ty

局部先行进位加法器



多级先行进位加法器

#### (3) 多级先行进位加法器

单级(局部)先行进位加法器的进位生成方式:

"组内并行、组间串行"

所以,单级先行进位加法器虽然比行波加法器延迟时间短,但高位组进位依赖低位组进位,故仍有较长的时间延迟。

通过引入组进位生成/传递函数来实现"组内并行、组间也并行"的进位生成方式。 设 n=4,则:

C1=G0+P0C0

C2=G1+P1C1=G1+P1G0+P1P0C0

C3=G2+P2C2=G2+P2G1+P2P1G0+P2P1P0C0

G3\*=G3+P3C3=G3+P3G2+P3P2G1+P3P2P1G0

### P3\*=P3P2P1P0

把实现上述逻辑的电路称为 4 位 BCLA 部件。

两级先行进位加法器



先行进位 ALU

#### (4) 快速先行进位 ALU

SN74181 是早期国际流行的四位 ALU 芯片,是中规模集成电路。它在原有先行进位加法器的基础上再附加部分线路,实现了按位逻辑运算,因此具有基本的算术运算和逻辑运算功能。

SN74182 是 4 位 BCLA (成组先行进位)芯片。

用 4 个 SN74181 芯片可直接构成 16 位单级先行进位 ALU

用 4 个 SN74181 芯片与 1 个 SN74182 芯片可构成 16 位快速两级先行进位 ALU 用 16 个 SN74181 芯片与 5 个 SN74182 芯片可构成 64 位快速三级先行进位 ALU 一个典型的 4 位中规模 ALU 芯片-SN74181



输入端: Ai 和 Bi 分别为第一和第二操作数, Cn 为低位进位, M 为功能选择线, Si 为操作选择线。

输出端: Fi 为运算结果, $C_{n+4}$ 、P 和 G 为进位, "A=B" 为相等标志

SN74181 正逻辑功能表

| S <sub>3</sub> | S <sub>2</sub> | Sı | S <sub>0</sub> | M=H<br>逻辑运算      | M=I 質术运算          |                   |
|----------------|----------------|----|----------------|------------------|-------------------|-------------------|
|                |                |    |                |                  | C <sub>n</sub> =1 | Č <sub>n</sub> =0 |
| L              | L              | L  | L              | Ā                | A                 | A+1               |
| L              | L              | L  | Н              | A+B              | A+B               | (A+B)加 1          |
| L              | L              | Н  | L              | •B               | A+B               | (A+B)加 1          |
| L              | L              | Н  | Н              | "0"              | 減1                | "0"               |
| L              | Н              | L  | L              | A•B              | A 加(A•B)          | A 加(A•B) 加 1      |
| L              | Н              | L  | Н              | Ē                | (A+B)加(A+B)       | (A*B)加(A+B)加1     |
| L              | Н              | Н  | L              | A⊕B              | A減B減1             | A減B               |
| L              | Н              | Н  | Н              | A•B              | (A+B)減1           | A•B               |
| Н              | L              | L  | L              | X+B              | А ЛО(A•B)         | A 70(A+B) 70 1    |
| Н              | L              | L  | Н              | Ā <del>®</del> B | AhoB              | A ha B ha 1       |
| Н              | L              | Н  | L              | В                | (A+B)加(A+B)       | (A+B)加(A+B) 加;    |
| Н              | L              | Н  | Н              | A•B              | (A*B)减1           | A*B               |
| Н              | Н              | L  | L              | "1"              | A DO A            | A JU A JU 1       |
| Н              | Н              | L  | Н              | A+B              | A 70(A+B)         | A 30(A+B) 30 1    |
| Н              | Н              | Н  | L              | A+B              | A 70(A+B)         | A 70(A+B) 70 1    |
| Н              | Н              | Н  | Н              | A                | A減1               | A                 |

SN74182 芯片的引脚



输入端: Pi 和 Gi 分别为第 i 组的组内进位传递函数和进位生成函数, Cn 为低位进位。

输出端: Cn+4、Cn+8 、Cn+12 为相应组的组内进位, $P^*$ 和  $G^*$ 分别为整个大组的组进位传递函数和进位生成函数。



SN74181 和 SN74182 组成 16 位先行进位加法器



### 数据通路(运算器)

● 数据通路(运算器)的概念

运算器的基本功能是进行数据运算。ALU 是其核心部件。数据通路是指计算机的数据信息从一个部件传输到另一个部件所经过的路径,连同路径上的设备。如:寄存器、暂存器、多路选择器、移位器、加工部件等。

- 一个简单数据通路实例
  - 一个四位数据通路芯片-AM2901A
- 现代计算机所用数据通路(流水线/超标量/...)
- 一个简单数据通路芯片-Am2901A

