

GW2AR シリーズ FPGA 製品 データシート

DS226-2.5J, 2025-05-23

#### 著作権について(2025)

著作権に関する全ての権利は、Guangdong Gowin Semiconductor Corporation に留保されています。

GO♥IN高云及びGowinは、当社により、中国、米国特許商標庁、及びその他の国において登録されています。商標又はサービスマークとして特定されたその他全ての文字やロゴは、それぞれの権利者に帰属しています。何れの団体及び個人も、当社の書面による許可を得ず、本文書の内容の一部もしくは全部を、いかなる視聴覚的、電子的、機械的、複写、録音等の手段によりもしくは形式により、伝搬又は複製をしてはなりません。

#### 免責事項

当社は、GOWINSEMI Terms and Conditions of Sale (GOWINSEMI 取引条件)に規定されている内容を除き、(明示的か又は黙示的かに拘わらず)いかなる保証もせず、また、知的財産権や材料の使用によりあなたのハードウェア、ソフトウェア、データ、又は財産が被った損害についても責任を負いません。当社は、事前の通知なく、いつでも本文書の内容を変更することができます。本文書を参照する何れの団体及び個人も、最新の文書やエラッタ(不具合情報)については、当社に問い合わせる必要があります。

## バージョン履歴

| 日付         | バージョン  | 説明                                                                         |  |  |
|------------|--------|----------------------------------------------------------------------------|--|--|
| 2016/10/20 | 1.00J  | 初版。                                                                        |  |  |
| 2017/03/27 | 1.01J  | <ul><li>● デバイス・オーダー・コードの図面を更新。</li></ul>                                   |  |  |
|            |        | <ul><li>■ 電気特性パラメータの説明を追加。</li><li>■ LQ176 パッケージの説明を追加。</li></ul>          |  |  |
| 2017/05/24 | 1.02J  | ● SDR SDRAM インターフェースの 3.3V レベルの制限に                                         |  |  |
| 2017/05/24 | 1.020  | 関する説明を追加。<br>● DDR SDRAM の説明を追加。                                           |  |  |
| 2017/07/19 | 1.03J  | <ul><li>● DDR SDRAM の説明を追加。</li><li>電気特性のパラメータ及び MSPI を更新。</li></ul>       |  |  |
| 2011/01/10 | 1.000  | ● LQ パッケージのサイズを更新。                                                         |  |  |
| 2017/09/22 | 1.04J  | ● LQ176 パッケージの VCCX と VCCIO2/3/6/7 を 2.5V 電                                |  |  |
| 2047/44/00 | 4.05.1 | 圧へ接続。<br>DSP ブロックの説明を更新。                                                   |  |  |
| 2017/11/08 | 1.05J  | <b>■ 最大ユーザーIO</b> 数の説明を追加。                                                 |  |  |
| 2017/12/08 | 1.06J  | ● IDDR/ODDR の RESET 信号を削除、memory 付き IO イ                                   |  |  |
|            |        | ンターフェースの説明を更新。                                                             |  |  |
|            |        | ● 供給電源電圧の説明を更新。                                                            |  |  |
| 2018/01/05 | 1.07J  | ● 各パッケージで利用可能な PLL をリストし、各パッケージの PLL 電源供給を更新。                              |  |  |
| 2018/04/08 | 1.08J  | 最大ユーザーIO数の説明を修正。                                                           |  |  |
| 2010/04/00 | 1.003  | <ul><li>取パー り 10 級の配列を修正。</li><li>DCS 立ち上がりエッジ及び立ち下がりエッジモードの</li></ul>     |  |  |
| 0040/05/00 | 1.09J  | タイミング図を更新。                                                                 |  |  |
| 2018/05/03 |        | ● Vccx が 2.5V と 3.3V をサポートし、SDR SDRAM と                                    |  |  |
|            |        | DDR SDRAM にそれぞれ 3.3V と 2.5V を供給。                                           |  |  |
| 2018/05/11 | 1.1J   | MODE ピンは GPIO に多重化可能。ユーザーIO 情報を変<br>更。                                     |  |  |
|            |        | <ul><li>◆ PLL 構造のブロック図を更新。</li></ul>                                       |  |  |
| 2018/08/01 | 1.2J   | ● ブランクチップの GPIO のデフォルト状態の説明を追                                              |  |  |
|            |        | 加。                                                                         |  |  |
| 2018/08/30 | 1.3J   | GW2AR-18 デバイス QN88 パッケージ(SDRAM 内蔵)で、<br>VCCIO2/6/7 と VCCX は内部で互いに接続されています。 |  |  |
|            |        | ● GW2AR-18 デバイス QN88P および EQ144P パッケー                                      |  |  |
| 2018/11/12 | 1.4J   | ジ(PSRAM 内蔵)の情報を追加。                                                         |  |  |
|            |        | <ul><li>● デバイス・オーダー・コードを更新。</li></ul>                                      |  |  |
| 2019/01/09 | 1.5J   | メモリのユーザーガイドを更新。                                                            |  |  |
| 0010/01/01 |        | ● 電気特性における周囲温度をジャンクション温度に更                                                 |  |  |
| 2019/04/01 | 1.6J   | 新。<br>● EQ176 パッケージを追加。                                                    |  |  |
|            |        | ● 最大 I/O 数を更新。                                                             |  |  |
| 2019/11/22 | 1.7J   | ● LQ144/EQL144/LQ176/EQ176 パッケージのサイズを                                      |  |  |
| 2019/11/22 | 1.73   | 変更。                                                                        |  |  |
| 2020/02/40 | 101    | <ul><li>■ 遅延モジュールの説明を更新。</li><li>CM2AP 49 のメエリの短むとび容量の焦却な更新。</li></ul>     |  |  |
| 2020/03/10 | 1.8J   | GW2AR-18 のメモリの幅および容量の情報を更新。                                                |  |  |
| 2020/06/19 | 1.8.1J | デバイス・オーダー・コードの図面を更新。                                                       |  |  |
| 2020/08/07 | 1.9J   | QN88PF パッケージと EQ144PF パッケージを追加。                                            |  |  |
| 2021/05/28 | 1.9.1J | PG256S パッケージを追加。                                                           |  |  |

| 日付         | バージョン  | 説明                                                                       |  |  |
|------------|--------|--------------------------------------------------------------------------|--|--|
| 2022/05/25 | 1.9.2J | ● I/O の推奨動作条件を更新。                                                        |  |  |
| 2022/00/20 | 1.0.20 | <ul><li>● 電源のランプレートを変更。</li></ul>                                        |  |  |
|            |        | ● 差動入力スレッショルド VTHD の最大値を更新。                                              |  |  |
| 0000/00/00 |        | ● DC 電流制限に関する注記を追加。                                                      |  |  |
| 2022/09/06 | 2.0J   | ● 「表 3-3 電源のランプレート」を更新。                                                  |  |  |
|            |        | ● 「表 3-8 推奨動作条件内の DC 電気特性」を更新。                                           |  |  |
|            |        | ● 「図 2-1 アーキテクチャの説明図」を更新。                                                |  |  |
| 2022/09/29 | 2.1J   | <ul><li>● PG256S パッケージを削除。</li><li>● 「2.3 コンフィギャラブル機能ユニット」を更新。</li></ul> |  |  |
|            |        | ● 「表 2-1 GW2AR シリーズ FPGA 製品でサポートされ                                       |  |  |
|            |        | る出力 I/O タイプ及び一部のオプション」を更新。                                               |  |  |
| 2022/11/18 | 2.1.1J | ● 「表 3-8 推奨動作条件内の DC 電気特性」を更新。                                           |  |  |
|            |        | ● セクション「3.5.4 バイトイネーブル機能」を削除。                                            |  |  |
|            |        | ● 「表 3-1 絶対最大範囲」を更新。                                                     |  |  |
| 2023/01/12 | 2.1.2J | ● 「表 3-8 推奨動作条件内の DC 電気特性」を更新。                                           |  |  |
|            |        | ● 「表 3-9 静的電流」を更新。                                                       |  |  |
|            |        | ● GW2AR-18 デバイス LQ144 および LQ176 パッケージ                                    |  |  |
| 2023/02/27 | 2.2J   | を削除。                                                                     |  |  |
|            |        | ● Slew Rate の説明を削除。                                                      |  |  |
|            |        | ● ドキュメントの構造を調整。                                                          |  |  |
|            | 2.3J   | ● GPIO のデフォルト状態に関する注記を変更。                                                |  |  |
|            |        | <ul><li>「2.5.2メモリの構成モード」を更新。</li></ul>                                   |  |  |
|            |        | ● I/O ロジックの出力部の説明図と I/O ロジックの入力部                                         |  |  |
|            |        | の説明図を組み合わせて「図 2-5 I/O ロジックの入力と                                           |  |  |
| 2023/10/10 |        | 出力の説明図」に更新。                                                              |  |  |
|            |        | ● セクション「2.5.6 パワーアップ状況」を削除。                                              |  |  |
|            |        | ● 「表 3-3 電源のランプレート」を更新。<br>● 「表 3-8 推奨動作条件内の DC 電気特性」の注記を変               |  |  |
|            |        | ● 「衣 3-0 推奨動作条件内の DC 電気存在」の住記を変<br>更。                                    |  |  |
|            |        | ▼。<br>● 「表 3-18 外部スイッチング特性」を更新。                                          |  |  |
|            |        | <ul><li>「図 4-3 デバイスのパッケージのマーク例」を更新。</li></ul>                            |  |  |
| _          |        | ● 「表 1-1 製品情報一覧」を更新。                                                     |  |  |
|            |        | ● IODELAY モジュールの説明を更新。                                                   |  |  |
|            |        | ● DES モジュールの説明を最適化。                                                      |  |  |
|            |        | ● 「表 3-2 推奨動作条件」にリップルに関する注記を追                                            |  |  |
|            |        | 加。                                                                       |  |  |
| 2025/2/44  | 2.41   | ● 「表 3-13 CFU のタイミングパラメータ」を更新。                                           |  |  |
| 2025/3/14  | 2.4J   | ● 「表 3-14 BSRAM のタイミングパラメータ」を更新。                                         |  |  |
|            |        | ● 「表 3-15 DSP のタイミングパラメータ」を更新。                                           |  |  |
|            |        | ● 「表 3-16 DSP の最大周波数仕様」を追加。                                              |  |  |
|            |        | ● 「表 3-17 Gearbox のタイミングパラメータ」を追加。                                       |  |  |
|            |        | ● デュアル・ポート BSRAM とセミ・デュアル・ポート                                            |  |  |
|            |        | BSRAM の機能説明の注記を追加。                                                       |  |  |
|            |        | ● DDR SDRAM の特徴を更新。                                                      |  |  |
|            | 2.5J   | ● 「表 2-1 GW2AR シリーズ FPGA 製品でサポートされ                                       |  |  |
| 2025/05/23 |        | る出力 I/O タイプ及び一部のオプション」を更新:一部                                             |  |  |
|            |        | の I/O タイプのドライブ強度値を修正。                                                    |  |  |
|            |        | ● 「表 2-2 GW2AR シリーズ FPGA 製品でサポートされ                                       |  |  |
|            |        | る入力 I/O タイプ及び一部のオプション」を更新:一部                                             |  |  |

| 日付 | バージョン | 説明                                                                                                                  |
|----|-------|---------------------------------------------------------------------------------------------------------------------|
|    |       | <ul><li>の I/O タイプの Vccio 値を変更。</li><li> 「3.4.7 PLL のスイッチング特性」を更新。</li><li> 「図 4-3 デバイスのパッケージのマーク例」の注記を更新。</li></ul> |

i

# 目次

| 目   | 欠                    | i   |
|-----|----------------------|-----|
| 図-  | 一覧                   | iv  |
| 表-  | 一覧                   | . v |
| 1 1 | 製品の概要                | . 1 |
|     | 1.1 特徵               |     |
|     | 1.2 製品情報一覧           |     |
| 2   | アーキテクチャ              |     |
| 2   |                      |     |
|     | 2.1 アーキテクチャの概要       |     |
|     | 2.2 Memory           |     |
|     | 2.2.1 SDR SDRAM      | _   |
|     | 2.2.2 DDR SDRAM      |     |
|     | 2.3 コンフィギャラブル機能ユニット  |     |
|     | <b>2.4</b> 入出力ブロック   |     |
|     | 2.4.1 I/O 規格         |     |
|     | 2.4.1 I/O            |     |
|     |                      |     |
|     | 2.4.3 I/O ロジックの動作モード |     |
|     | 2.5 ブロック SRAM        |     |
|     | 2.5.1 概要             |     |
|     | 2.5.2 メモリの構成モード      |     |
|     | 2.5.3 混合データ幅         |     |
|     | 2.5.4 パリティビット機能      |     |
|     | 2.5.5 同期操作           |     |
|     | 2.5.6 BSRAM の動作モード   |     |
|     | 2.5.7 クロックモード        |     |
|     | 2.6 DSP リソース         |     |
|     | 2.6.1 マクロセル          |     |
|     | 2.6.2 DSP 動作モードの構成   | 26  |

ii

|   | 2.7 クロック                          | 27   |
|---|-----------------------------------|------|
|   | 2.7.1 グローバル・クロック                  | 27   |
|   | 2.7.2 位相同期回路                      | 27   |
|   | 2.7.3 高速クロック                      | 28   |
|   | 2.7.4 DDR メモリインターフェースのクロック管理(DQS) | 28   |
|   | 2.8 ロングワイヤ                        | 29   |
|   | 2.9 グローバル・セット/リセット                | 29   |
|   | 2.10 プログラミング・コンフィギュレーション          | 29   |
|   | 2.11 オンチップオシレータ                   | 29   |
| 3 | 電気特性                              | . 31 |
|   | 3.1 動作条件                          | 31   |
|   | 3.1.1 絶対最大範囲                      | 31   |
|   | 3.1.2 推奨動作条件                      | 31   |
|   | 3.1.3 電源のランプレート                   | 32   |
|   | 3.1.4 ホットプラグ特性                    | 32   |
|   | 3.1.5 PoR 特性                      | 32   |
|   | 3.2 ESD                           | 32   |
|   | 3.3 DC 電気特性                       | 33   |
|   | 3.3.1 推奨動作条件内の DC 電気特性            | 33   |
|   | 3.3.2 静的電流                        | 34   |
|   | 3.3.3 I/O の推奨動作条件                 | 34   |
|   | 3.3.4 シングルエンド I/O の DC 電気特性       | 36   |
|   | 3.3.5 差動 I/O の DC 電気特性            | 37   |
|   | 3.4 スイッチング特性                      | 37   |
|   | 3.4.1 CFU のスイッチング特性               | 37   |
|   | 3.4.2 BSRAM のスイッチング特性             | 38   |
|   | 3.4.3 DSP のスイッチング特性               | 38   |
|   | <b>3.4.4 Gearbox</b> のスイッチング特性    | 39   |
|   | 3.4.5 クロックおよび I/O のスイッチング特性       | 39   |
|   | 3.4.6 オンチップオシレータのスイッチング特性         | 40   |
|   | 3.4.7 PLL のスイッチング特性               | 40   |
|   | 3.5 コンフィギュレーション・インターフェースのタイミング仕様  | 41   |
| 4 | デバイス購入情報                          | . 43 |
|   | 4.1 デバイス・オーダー・コード                 | 43   |
|   | 4.2 デバイスパッケージのマーク例                | 44   |
| 5 | 本マニュアルについて                        | . 46 |

| 5.1 | マニュアルの内容           | 46   |
|-----|--------------------|------|
| 5.2 | 関連ドキュメント           | 46   |
| 5.3 | 用語、略語              | 46   |
| 5.4 | テクニカル・サポートとフィードバック | . 48 |

DS226-2.5J iii

# 図一覧

| 図 2-1 アーキテクチャの説明図                                               | 4  |
|-----------------------------------------------------------------|----|
| 図 2-2 CFU 構造の説明図                                                | 9  |
| 図 2-3 IOB 構造の説明図                                                | 10 |
| 図 2-4 GW2AR シリーズ FPGA 製品の I/O Bank の配置図                         | 11 |
| 図 <b>2-5 I/O</b> ロジックの入力と出力の説明図                                 | 16 |
| 図 2-6 IODELAY の説明図                                              | 17 |
| 図 <b>2-7 I/O</b> レジスタの説明図                                       | 18 |
| 図 2-8 IEM の説明図                                                  | 18 |
| 図 2-9 シングル・ポート・モード、セミ・デュアル・ポート・モード、及びデュアル・ポートドにおける Pipeline モード | 23 |
| 図 2-10 独立クロックモード                                                | 24 |
| 図 2-11 読み出し書き込みクロックモード                                          | 25 |
| 図 2-12 シングル・ポート・クロックモード                                         | 25 |
| 図 2-13 GW2AR シリーズ FPGA 製品のクロックリソース                              | 27 |
| 図 2-14 GW2AR シリーズ FPGA 製品の HCLK の説明図                            | 28 |
| 図 <b>4-1</b> デバイス・オーダー・コード - ES                                 | 43 |
| 図 4-2 デバイス・オーダー・コード - Production                                | 44 |
| 図 4-3 デバイスのパッケージのマーク例                                           | 44 |

DS226-2.5J iv

# 表一覧

| 表 1-1 製品情報一覧                                         | 2  |
|------------------------------------------------------|----|
| 表 1-2 各パッケージのメモリ情報                                   | 3  |
| 表 1-3 各パッケージの最大ユーザーI/O 数(True LVDS ペア数)              | 3  |
| 表 2-1 GW2AR シリーズ FPGA 製品でサポートされる出力 I/O タイプ及び一部のオプション | 12 |
| 表 2-2 GW2AR シリーズ FPGA 製品でサポートされる入力 I/O タイプ及び一部のオプション | 14 |
| 表 2-3 ポートの説明                                         | 17 |
| 表 2-4 IODELAY の総遅延時間(参考)                             | 17 |
| 表 2-5 メモリの構成モード一覧                                    | 20 |
| 表 2-6 デュアル・ポートの場合の混合読み出し/書き込みデータ幅                    | 21 |
| 表 2-7 セミ・デュアル・ポートの場合の混合読み出し/書き込みデータ幅                 | 22 |
| 表 2-8 クロックモードと BSRAM モードの組み合わせ                       | 24 |
| 表 2-9 オンチップオシレータの出力周波数オプション                          | 30 |
| 表 3-1 絶対最大範囲                                         | 31 |
| 表 3-2 推奨動作条件                                         | 31 |
| 表 3-3 電源のランプレート                                      | 32 |
| 表 3-4 ホットプラグ特性                                       | 32 |
| 表 3-5 PoR 電圧                                         | 32 |
| 表 3-6 GW2AR ESD - HBM                                | 32 |
| 表 3-7 GW2AR ESD - CDM                                | 33 |
| 表 3-8 推奨動作条件内の DC 電気特性                               | 33 |
| 表 3-9 静的電流                                           | 34 |
| 表 3-10 I/O の推奨動作条件                                   | 34 |
| 表 3-11 シングルエンド I/O の DC 電気特性                         | 36 |
| 表 3-12 差動 I/O の DC 電気特性(LVDS)                        | 37 |
| 表 3-13 CFU のタイミングパラメータ                               | 37 |
| 表 3-14 BSRAM のタイミングパラメータ                             | 38 |
| 表 3-15 DSP のタイミングパラメータ                               | 38 |
| 表 3-16 DSP の最大周波数仕様                                  | 38 |
| 表 3-17 Gearbox のタイミングパラメータ                           | 39 |

| 表 3-18 外部スイッチング特性       | 39 |
|-------------------------|----|
| 表 3-19 オンチップオシレータのパラメータ | 40 |
| 表 3-20 PLL のタイミングパラメータ  | 40 |
| 表 5-1 田語 - 略語           | 46 |

DS226-2.5J Vi

1 製品の概要 1.1 特徴

# 1 製品の概要

Arora ファミリーの 2 シリーズに属する GW2AR FPGA 製品は、GW2A FPGA をもとに大容量のメモリチップを統合したシステムインパッケージ・チップです。また、高性能 DSP リソース、高速 LVDS インターフェース、および豊富な BSRAM リソースなどの組み込みリソースが備わっています。合理化された FPGA アーキテクチャ、55nm プロセス、およびこれらの組み込みリソースを特徴とした GW2AR シリーズ FPGA 製品は高速、低コストのアプリケーションに最適です。

また、GOWIN セミコンダクターは、合成、配置配線、ビットストリームファイルの生成およびダウンロードなどのワンストップサービスをサポートする、自社で研究開発した市場志向の新世代 FPGA ハードウェア開発環境を提供します。

## 1.1 特徴

- 低消費電力
  - 55nm SRAM プロセス
  - コア電圧:1.0V
  - クロックの動的 ON/OFF をサポート
- SDRAM/PSRAM を統合したシステム インパッケージ・チップ
- 複数の I/O 規格をサポート
  - LVCMOS33/25/18/15/12;
     LVTTL33,SSTL33/25/18 I, II,
     SSTL15; HSTL18 I, II, HSTL15
     I; PCI, LVDS25, RSDS,
     LVDS25E, BLVDSE, MLVDSE,
     LVPECLE, RSDSE

- 入力信号のヒステリシス・オプションを提供
- 出力信号のドライブ強度オプションを提供
- 各 I/O に独立した Bus Keeper、 プルアップ/プルダウン抵抗、お よび Open Drain 出力オプション を提供
- ホットプラグをサポート
- GPIO による MIPI D-PHY RX/TX をサポート
  - MIPI CSI-2 および MIPI
    DSI(RX/TX)インターフェースを
    サポート。転送レート(レーンあ
    たり)は最大 1.2Gbps

DS226-2.5J 1(48)

1 製品の概要 1.2 製品情報一覧

- TLVDS と ELVDS の 2 つの IO タ イプを利用可能
- 高性能 DSP ブロック
  - 優れたデジタル信号処理能力
  - 9x9、18x18、36x36ビットの 乗算と54ビットのアキュムレー タをサポート
  - 複数の乗算器のカスケード接続を サポート
  - レジスタのパイプラインとバイパス機能をサポート
  - 前置加算によりフィルタ機能を実現
  - バレルシフタレジスタをサポート
- 豊富な基本論理ユニット
  - 4 入力 LUT(LUT4)
  - シフトレジスタ及び分散メモリを サポート

- 複数のモードの SRAM をサポート
  - デュアル・ポート、シングル・ポート、およびセミ・デュアル・ポート・モードをサポート
- 柔軟な PLL リソース
  - クロックの周波数逓倍、分周、および位相調整を実現
  - グローバル・クロックをサポート
- プログラミング・コンフィギュレー ション・モード
  - JTAG コンフィギュレーション・ モードをサポート
  - 4 つの GowinCONFIG コンフィギュレーション・モード(SSPI、MSPI、CPU、SERIAL)をサポート
  - データストリーム・ファイルの暗 号化及びセキュリティ・ビットの 設定をサポート

## 1.2 製品情報一覧

表 1-1 製品情報一覧

| デバイス                     | GW2AR-18   |
|--------------------------|------------|
| LUT4                     | 20,736     |
| フリップフロップ <b>(FF)</b>     | 15,552     |
| 分散 SRAM(SSRAM)の容量(ビット)   | 40K        |
| ブロック SRAM(BSRAM)の容量(ビット) | 828K       |
| ブロック SRAM(BSRAM)の数(個)    | 46         |
| SDR/DDR SDRAM(ビット)       | 64M / 128M |
| PSRAM(ビット)               | 64M        |
| 乗算器(18 x 18 Multiplier)  | 48         |
| 最大 PLL 数 <sup>[1]</sup>  | 4          |
| I/O Bank 数               | 8          |
| 最大 GPIO 数 <sup>[2]</sup> | 384        |
| コア電圧                     | 1.0V       |

#### 注記:

● 「リサポートされる PLL の数はパッケージによって異なります。ここでは最大値を示します。

DS226-2.5J 2(48)

1 製品の概要 1.2 製品情報一覧

● <sup>[2]</sup>最大 **GPIO** 数は、パッケージの制限なしでデバイスが提供できる **GPIO** の最大数です。特定のパッケージで使用できる最大ユーザーI/O 数については、表 **1-3** を参照してください。

表 1-2 各パッケージのメモリ情報

| パッケージ                                 | デバイス     | Memory タイ<br>プ | 幅(ビッ<br>ト) | 容量           | 利用可能な PLL              |  |
|---------------------------------------|----------|----------------|------------|--------------|------------------------|--|
| EQ144 <sup>[1]</sup>                  | GW2AR-18 | SDR SDRAM      | 32 bits    | 64M bits     | PLLL0/PLLL1/PLLR0/PLLR |  |
| EQ144P <sup>[1]</sup> [2]             | GW2AR-18 | PSRAM          | 16 bits    | 64M bits     |                        |  |
| EQ144PF <sup>[1]</sup> <sup>[2]</sup> | GW2AR-18 | PSRAM          | 16 bits    | 64M bits     | 1                      |  |
| QN88                                  | GW2AR-18 | SDR SDRAM      | 32 bits    | 64M bits     |                        |  |
| QN88P [2]                             | GW2AR-18 | PSRAM          | 16 bits    | 64M bits     | PLLL1/ PLLR1           |  |
| QN88PF [2]                            | GW2AR-18 | PSRAM          | 16 bits    | 64M bits     |                        |  |
| EQ176                                 | GW2AR-18 | DDR SDRAM      | 16 bits    | 128M<br>bits | PLLL1/PLLR0/PLLR1      |  |

#### 注記:

- <sup>[1]</sup> EQ144/EQ144P/EQ144PF パッケージの V<sub>CCPLLL1</sub> と V<sub>CC</sub> は内部で互いに接続されており、詳細については、表 3-2 を参照してください。
- <sup>[2]</sup>「P」は PSRAM を意味し、「F」は QN88P/EQ144P と比較して、QN88PF/EQ144PF がいくつかのピンを調整したことを意味します。

表 1-3 各パッケージの最大ユーザーI/O 数(True LVDS ペア数)

| パッケージ   | ピッチ(mm) | サイズ(mm) | E-pad サイズ (mm) | GW2AR-18 |
|---------|---------|---------|----------------|----------|
| EQ144   | 0.5     | 20 x 20 | 9.74 x 9.74    | 120(35)  |
| EQ144P  | 0.5     | 20 x 20 | 9.74 x 9.74    | 120(35)  |
| EQ144PF | 0.5     | 20 x 20 | 9.74 x 9.74    | 120(35)  |
| QN88    | 0.4     | 10 x 10 | 6.74 x 6.74    | 66(22)   |
| QN88P   | 0.4     | 10 x 10 | 6.74 x 6.74    | 66(22)   |
| QN88PF  | 0.4     | 10 x 10 | 6.74 x 6.74    | 66(22)   |
| EQ176   | 0.4     | 20 x 20 | 6 x 6          | 140(45)  |

#### 注記:

- このマニュアルでは、パッケージタイプを表すために略語が使用されています。詳細については、4.1 デバイス・オーダー・コードを参照してください。
- JTAGSEL\_N と JTAG ピンは、相互に排他的なピンで、JTAGSEL\_N ピンと JTAG 機能の 4 ピン(TCK、TDI、TDO、TMS)を同時に I/O として使用することはできません。この表の数字は、JTAG 機能の 4 ピンを I/O として使用した場合のものです。詳細については、『GW2AR シリーズ FPGA 製品パッケージ及びピンアウト ユーザーガイド(UG229)』を参照してください。

DS226-2.5J 3(48)

# 2アーキテクチャ

## 2.1 アーキテクチャの概要

図 2-1 アーキテクチャの説明図



図 2-1 は、GW2AR シリーズ FPGA 製品のアーキテクチャの説明図です。GW2AR は、GOWIN セミコンダクターGW2AR シリーズ FPGA 製品をもとにメモリチップをさらに統合したシステムインパッケージ・チップ(SIP)です。そのメモリチップの特性及び概要については、2.2 Memoryを参照してください。

GW2AR の内部リソースの数については、表 1-1 を参照してください。デバイスのコアは、IO ブロックに囲まれた論理ブロックの配列です。デバイスには BSRAM、DSP、PLL、及びオンチップオシレータが組み込まれています。

GW2AR シリーズ FPGA 製品の基本的な構成要素は、コンフィギャラブル機能ユニット(CFU)およびコンフィギャラブル論理ユニット(CLU)です。デバイス内で行と列のマトリックスに配置されており、その行数と

DS226-2.5J 4(48)

2アーキテクチャ 2.2 Memory

列数はデバイスの容量によって異なります。詳細については、<u>2.3 コンフ</u>ィギャラブル機能ユニットを参照してください。

GW2AR シリーズ FPGA 製品の I/O リソースは、Bank 単位でデバイスの周辺に配置されています。I/O リソースは複数の規格に対応し、ベーシックモード、SDR モード、汎用 DDR モード、および DDR\_MEM モードをサポートします。詳細については、2.4 入出力ブロックを参照してください。

GW2AR シリーズ FPGA 製品の BSRAM は、デバイスの内部で行に配列されています。BSRAM は、複数の構成モードと動作モードをサポートし、1 BSRAM の容量は 18K ビットです。詳細については、2.5 ブロック SRAM を参照してください。

GW2AR シリーズ FPGA 製品には、デジタル信号処理(DSP)ブロックが組み込まれています。DSP ブロックはデバイス内で行に配列されます。各 DSP ブロックには 2 つのマクロセルがあり、各マクロセルには 2 つの前置加算器(pre-adders)、2 つの 18 ビット乗算器(multipliers)、及び 1 つの 3 入力算術論理演算装置(ALU54)があります。詳細については、2.6 DSP リソースを参照してください。

GW2AR シリーズ FPGA 製品には、PLL リソースがあります。PLL モジュールは、合成可能なクロック周波数を提供しており、パラメータを設定することで、クロックの周波数の調整(逓倍及び分周)、位相の調整、デューティサイクルの調整等の機能を実現できます。さらに、製品には、2.5MHz から 125MHz のクロック周波数をサポートし、MSPI コンフィギュレーション・モードにクロックを提供する構成可能なオンチップオシレータが実装されています。オンチップオシレータは精度±5%の、ユーザーデザイン用のクロックリソースを提供します。詳細については、2.7 クロックおよび 2.11 オンチップオシレータを参照してください。

また、FPGA デバイスには、FPGA 内部のすべてのリソースを接続する、豊富なコンフィギャラブル配線ユニット(CRU、Configurable Routing Unit)があります。コンフィギャラブル機能ユニット(CFU)と IOB 内部には、CFU 内部リソースと IOB 内部のロジックリソースを接続する配線リソースが分布しています。配線リソースは、GOWIN セミコンダクターのGowin ソフトウェアによって自動的に生成されます。また、GW2AR シリーズ FPGA 製品は、豊富な専用クロックリソース、ロングワイヤ・リソース、グローバル・セット/リセット、およびプログラミング/コンフィギュレーション・オプション等を提供しています。詳細については、2.7 クロック、2.8 ロングワイヤ、および 2.9 グローバル・セット/リセットを参照してください。

## 2.2 Memory

GW2AR シリーズ FPGA 製品に統合されたメモリの容量とタイプはパッケージにより異なります。詳細については、1.2 製品情報一覧を参照してください。

DS226-2.5J 5(48)

2アーキテクチャ 2.2 Memory

#### 2.2.1 SDR SDRAM

#### 特徴

● アクセスタイム: 5.4ns/5.4ns

● クロック周波数:166MHz

● データ幅:32 ビット

● 容量:64M ビット

● 同期操作

● 内部パイプライン構造

● 内部は4つのブロックに分割(512K x 32 ビット x 4 Bank)

● プログラマブルモード

- CAS レイテンシ:2または3

- バースト長: 1、2、4、8 バイトまたはフルページ

- バーストタイプ:シーケンシャルモードまたはインターリーブモ ード

- バースト・リード・シングル・ライト(Burst-Read-Single-Write)機能
- バースト停止(Burst stop)機能
- バイトマスク機能
- 自動リフレッシュとセルフリフレッシュ
- 4.096 リフレッシュサイクル/64ms
- 3.3V±0.3V の供給電源電圧[1]
- LVTTL インターフェース

#### 注記:

• [1]デバイスの電源供給については、表 3-2 を参照してください。

#### 概要

GW2AR シリーズ FPGA 製品に統合されている SDR SDRAM は、64M ビットの容量を持つ高速 CMOS 同期ダイナミック RAM チップです。SDR SDRAM の内部には、2,048 行×256 列×32 ビットのメモリアレイで構成される 512Kx32 ビットの BANK が 4 つあります。バースト読み出し/書き込みがサポートされます。必要なのは、バーストモードの開始位置とバースト長を設定するだけです。読み出し/書き込みを行うには、アクティブコマンドが必要です。読み出しまたは書き込みのバースト長は、1 バイト、2 バイト、4 バイト、8 バイト、またはフルページで、これはモードレジスタで設定できます。自動プリチャージ機能は、バーストモードの終わりに開始されます。SDR SDRAM は自動リフレッシュとセルフリフレッシュ機能をサポートします。また、プログラマブルなモードレジスタが提供されているので、ユーザーはシステムパフォーマンスを最適化するために最も適切なモードを選択することができます。

SDR SDRAM の供給電源電圧が 3.3V であるため、SDR SDRAM に接続する BANK の電圧は 3.3V である必要があります。詳細については、表 3-2 を参照してください。

Gowin ソフトウェアの IP Core Generator は、オンチップおよびオフ

DS226-2.5J 6(48)

2アーキテクチャ 2.2 Memory

チップ SDR SDRAM 制御用のコントローラ IP をサポートしています。このコントローラ IP を使用することにより、SDRAM のパワーアップ初期化、アクティベーション、自動リフレッシュなどを実現できます。詳細については、『Gowin SDRAM コントローラ ユーザーガイド(IPUG279)』を参照してください。

#### 2.2.2 DDR SDRAM

#### 特徴

- クロック周波数:250MHz
- データ幅:16 ビット
- 容量:128Mbits
- 差動クロック入力信号: CLK と~CLK
- 双方向 DQS
- 同期操作
- 内部パイプライン構造
- 4 つの BANK があり、各 BANK のサイズは 2M x 16 bits
- プログラマブルモード・レジスタと拡張モード・レジスタ
  - CAS レイテンシ: 2、2.5、3
  - バースト長:2、4、8
  - バーストタイプ:シーケンシャルモードまたはインターリーブモード
- バイトマスク機能
- DM 書き込みの遅延は 0
- 自動リフレッシュとセルフリフレッシュ
- 4,096 リフレッシュサイクル/64ms
- Pre-charge power down および active power down
- 2.5V±0.2V の供給電源電圧<sup>[1]</sup>
- SSTL 2インターフェース

#### 注記:

[1]デバイスの電源供給については、表 3-2 を参照してください。

#### 概要

GW2AR シリーズ FPGA 製品に統合されている SDR SDRAM は、128Mb の容量を持つ高速 CMOS ダブルエッジデータサンプリングの同期 ダイナミック RAM チップです。DDR SDRAM の内部には、4 つの、2M x 16 ビットの BANK があります。すべての入力はクロックの立ち上がりエッジを基準とし、クロックの立ち上がりエッジと立ち下がりエッジでデータを読み出します。バースト読み出し/書き込みがサポートされます。必要なのは、バーストモードの開始位置とバースト長を設定するだけです。パワーアップ後、読み出し/書き込みには、アクティブコマンドが必要です。バースト長 2、4、8 の読み出し/書き込みをサポートします。自動プリチャージ機能は、バーストモードの終わりに開始されます。DDR SDRAM は自動リフレッシュおよびセルフリフレッシュ機能を提供します。さらに、プログラマブルモード・レジスタと拡張モード・レジスタを

DS226-2.5J 7(48)

使用することにより、ユーザーはパフォーマンスを最大化するために最適なモードを選択できます。

DDR SDRAM の供給電源電圧が 2.5V であるため、DDR SDRAM に接続する BANK の電圧は 2.5V である必要があります。詳細については、表 3-2 を参照してください。

Gowin ソフトウェアの IP Core Generator は、オンチップおよびオフチップ DDR SDRAM 制御用のコントローラ IP をサポートしています。このコントローラ IP を使用することにより、DDR のパワーアップ初期化、読み出しキャリブレーション、自動リフレッシュなどを実現できます。詳細については、『Gowin DDR Memory Interface IP ユーザーガイド (IPUG507)』を参照してください。

#### **2.2.3 PSRAM**

#### 特徴

- クロック周波数は 166MHz
- ダブル・データ・レート(Double Data Rate、DDR)
- データ幅:16 ビット
- 読み出し書き込データストローブ(Read Write Data Strobe、RWDS)
- 温度補償リフレッシュ
- パーシャル・アレイ・セルフ・リフレッシュ(Partial Array Self Refresh、PASR)
- ハイブリッド・スリープ・モード
- ディープパワーダウン(DPD、Deep power-down)
- ドライブ強度:35、50、100、及び200Ω
- バーストアクセス
- 16/32/64/128 バイトのバースアクセス
- ステータス/制御レジスタ
- 供給電源電圧:1.8V<sup>[1]</sup>

#### 注記:

[1]デバイスの電源供給については、表 3-2 を参照してください。

PSRAM インターフェースの供給電源電圧が 1.8V であるため、 PSRAM に接続する BANK 電圧は 1.8V である必要があります。詳細については、表 3-2 を参照してください。

Gowin ソフトウェアの IP Core Generator は、オンチップおよびオフチップ PSRAM SDRAM 制御用のコントローラ IP をサポートしています。このコントローラ IP を使用することにより、PSRAM のパワーアップ初期化、読み出しキャリブレーションなどを実現できます。詳細については、『Gowin HyperRAM & PSRAM Memory Interface IP ユーザーガイド (IPUG525)』を参照してください。

## 2.3 コンフィギャラブル機能ユニット

コンフィギャラブル機能ユニット(CFU)とコンフィギャラブル論理ユニット(CLU)は、Gowin FPGA 製品のコアを構成する 2 つの基本構成要素

DS226-2.5J 8(48)

です。各基本構成要素は、4 つのコンフィギャラブル論理セクション (CLS)と対応するコンフィギャラブル配線ユニット(CRU)で構成されます。その中で、3 つの CLS にはそれぞれ 2 つの 4 入力ルックアップテーブル(LUT)と 2 つのレジスタ(REG)が含まれ、もう 1 つの CLS には 2 つの 4 入力 LUT のみが含まれます(図 2-2)。

CLU 内の CLS は、LUT、ALU、および ROM として構成することができ、SRAM として構成することはできません。 CFU 内の CLS は、アプリケーションシナリオに応じて、LUT、ALU、SRAM、および ROM として構成することができます。

CFU の詳細については、『Gowin コンフィギャラブル機能ユニット (CFU)ユーザーガイド(UG288)』を参照してください。

#### 図 2-2 CFU 構造の説明図



#### 注記:

SREG を実装するには専用のパッチが必要です。詳細は、Gowin のテクニカル・サポートにお問い合わせください。

DS226-2.5J 9(48)

## 2.4 入出力ブロック

GW2AR シリーズ FPGA 製品の入出力ブロック(IOB)には、主に I/O Buffer、I/O ロジック、及び対応するコンフィギャラブル配線ユニットが含まれています。下図に示すように、各 IOB には、差動ペアまたは 2 のシングルエンド入出力として使用できる、2 つのピン(A 及び B)があります。

#### 図 2-3 IOB 構造の説明図



GW2AR シリーズ FPGA 製品の IOB の特徴:

- Bank 毎に供給される Vccio。
- LVCMOS、PCI、LVTTL、LVDS、SSTL、及び HSTL 等複数の規格を サポート。
- 入力信号のヒステリシス・オプションを提供。
- 出力信号のドライブ強度オプションを提供。
- 各 I/O に独立した Bus Keeper、プルアップ/プルダウン抵抗、および Open Drain 出力オプションを提供。
- ホットプラグをサポート。
- I/O ロジックはベーシックモード、SDR モード、及び DDR モード等 のモードをサポート。

2.4.1~ 2.4.3 では、I/O 規格、I/O ロジック、I/O ロジックの動作モードが解説されています。入出力ブロックの詳細については、『Gowin プログラマブル汎用 IO(GPIO)ユーザーガイド(UG289)』を参照してくだできます。

DS226-2.5J 10(48)

## 2.4.1 I/O 規格

GW2AR シリーズ FPGA 製品には、8 つの I/O Bank があります(図 2-4)。各 Bank には独立した I/O 電源 Vccio があります。Vccio は 3.3V、2.5V、1.8V、1.5V、または 1.2V に設定できます。

SDR SDRAM の補助電圧  $V_{CCX}$  と I/O BANK 電圧  $V_{CCIO}$  は 3.3V である必要があります。詳細については、2.2.1 SDR SDRAM を参照してください。

DDR SDRAM の補助電圧  $V_{CCX}$  と I/O BANK 電圧  $V_{CCIO}$  は 2.5V である必要があります。詳細については、 $\underline{2.2.2\ DDR\ SDRAM}$  を参照してください。

SSTL、HSTL などの入力規格をサポートするために、各 Bank には 1 つの独立したリファレンス電圧( $V_{REF}$ )があります。ユーザーは Bank 内部のリファレンス電圧( $0.5*V_{CCIO}$ )に相当)を使用するか、外部のリファレンス電圧(Bank 内の何れか 1 つの I/O ピンを外部  $V_{REF}$  入力として使用)を使用できます。 2.5V または 3.3V の  $V_{CCX}$  供給電源電圧がサポートされます。

#### 図 2-4 GW2AR シリーズ FPGA 製品の I/O Bank の配置図



GW2AR シリーズ FPGA 製品でサポートされるオンチップ終端抵抗 (シングルエンド抵抗および差動抵抗)は、Bank により異なります。シングルエンド抵抗の設定は SSTL/HSTL 入出力に使用され、Bank2/3/6/7 でサポートされます。差動抵抗の設定は LVDS 入力に使用され、Bank0/1 でのみサポートされます。Bank0/1 は、 $100\Omega$ の差動終端抵抗をサポートします。詳しくは、『Gowin プログラマブル汎用 IO(GPIO)ユーザーガイド (UG289)』を参照してください。

#### 注記:

コンフィギュレーション中、デバイスのすべての GPIO は内部の弱いプルアップでハイインピーダンスの状態であり、コンフィギュレーション後、I/O の状態はユーザーデザインおよび制約によって決定されます。コンフィギュレーション関連 I/O の状態はコンフィギュレーション・モードにより異なります。

DS226-2.5J 11(48)

各 I/O 入出力規格の Vccio 要件は、表 2-1 および表 2-2 に示す通りです。

表 2-1 GW2AR シリーズ FPGA 製品でサポートされる出力 I/O タイプ及び一部のオプション

| 出力規格      | シングルエンド/<br>差動 | Bank Vccio(V) | ドライブ強度(mA)   | 典型的なアプリケ<br>ーション                   |
|-----------|----------------|---------------|--------------|------------------------------------|
| LVTTL33   | シングルエンド        | 3.3           | 4/8/12/16/24 | 汎用インターフェース                         |
| LVCMOS33  | シングルエンド        | 3.3           | 4/8/12/16/24 | 汎用インターフェ<br>ース                     |
| LVCMOS25  | シングルエンド        | 2.5           | 4/8/12/16    | 汎用インターフェ<br>ース                     |
| LVCMOS18  | シングルエンド        | 1.8           | 4/8/12       | 汎用インターフェ<br>ース                     |
| LVCMOS15  | シングルエンド        | 1.5           | 4/8          | 汎用インターフェ<br>ース                     |
| LVCMOS12  | シングルエンド        | 1.2           | 4/8          | 汎用インターフェ<br>ース                     |
| SSTL25_I  | シングルエンド        | 2.5           | 8            | メモリインターフ<br>ェース                    |
| SSTL25_II | シングルエンド        | 2.5           | 8            | メモリインターフェース                        |
| SSTL33_I  | シングルエンド        | 3.3           | 8            | メモリインターフェース                        |
| SSTL33_II | シングルエンド        | 3.3           | 8            | メモリインターフ<br>ェース                    |
| SSTL18_I  | シングルエンド        | 1.8           | 8            | メモリインターフェース                        |
| SSTL18_II | シングルエンド        | 1.8           | 8            | メモリインターフ<br>ェース                    |
| SSTL15    | シングルエンド        | 1.5           | 8            | メモリインターフェース                        |
| HSTL18_I  | シングルエンド        | 1.8           | 8            | メモリインターフェース                        |
| HSTL18_II | シングルエンド        | 1.8           | 8            | メモリインターフェース                        |
| HSTL15_I  | シングルエンド        | 1.5           | 8            | メモリインターフェース                        |
| PCI33     | シングルエンド        | 3.3           | 4/8          | PC と組み込みシス<br>テム                   |
| LVPECL33E | 差動             | 3.3           | 16           | 高速データ転送                            |
| MLVDS25E  | 差動             | 2.5           | 16           | LCD タイミングド<br>ライバーと列ドラ<br>イバーのインター |
| BLVDS25E  | 差動             | 2.5           | 16           | フェース<br>マルチポイント高<br>速データ転送         |

DS226-2.5J 12(48)

| 出力規格       | シングルエンド/<br>差動 | Bank V <sub>CCIO</sub> (V) | ドライブ強度(mA)     | 典型的なアプリケ<br>ーション                           |
|------------|----------------|----------------------------|----------------|--------------------------------------------|
| RSDS25E    | 差動             | 2.5                        | 8              | ポイントツーポイ<br>ントの高速データ<br>転送                 |
| LVDS25E    | 差動             | 2.5                        | 8              | ポイントツーポイ<br>ントの高速データ<br>転送                 |
| LVDS25     | 差動(TLVDS)      | 2.5/3.3                    | 1.25/2/2.5/3.5 | ポイントツーポイ<br>ントの高速データ<br>転送                 |
| RSDS       | 差動(TLVDS)      | 2.5/3.3                    | 1.25/2/2.5/3.5 | ポイントツーポイ<br>ントの高速データ<br>転送                 |
| MINILVDS   | 差動(TLVDS)      | 2.5/3.3                    | 1.25/2/2.5/3.5 | LCD タイミングド<br>ライバーと列ドラ<br>イバーのインター<br>フェース |
| PPLVDS     | 差動(TLVDS)      | 2.5/3.3                    | 1.25/2/2.5/3.5 | LCD 行/列ドライバ                                |
| SSTL15D    | 差動             | 1.5                        | 8              | メモリインターフ<br>ェース                            |
| SSTL25D_I  | 差動             | 2.5                        | 8              | メモリインターフェース                                |
| SSTL25D_II | 差動             | 2.5                        | 8              | メモリインターフ<br>ェース                            |
| SSTL33D_I  | 差動             | 3.3                        | 8              | メモリインターフェース                                |
| SSTL33D_II | 差動             | 3.3                        | 8              | メモリインターフェース                                |
| SSTL18D_I  | 差動             | 1.8                        | 8              | メモリインターフェース                                |
| SSTL18D_II | 差動             | 1.8                        | 8              | メモリインターフェース                                |
| HSTL18D_I  | 差動             | 1.8                        | 8              | メモリインターフェース                                |
| HSTL18D_II | 差動             | 1.8                        | 8              | メモリインターフェース                                |
| HSTL15D_I  | 差動             | 1.5                        | 8              | メモリインターフェース                                |
| LVCMOS12D  | 差動             | 1.2                        | 4/8            | エーへ<br>汎用インターフェ<br>ース                      |
| LVCMOS15D  | 差動             | 1.5                        | 4/8            | 汎用インターフェ<br>ース                             |
| LVCMOS18D  | 差動             | 1.8                        | 4/8/12         | 汎用インターフェ<br>ース                             |
| LVCMOS25D  | 差動             | 2.5                        | 4/8/12/16      | 汎用インターフェ<br>ース                             |
| LVCMOS33D  | 差動             | 3.3                        | 4/8/12/16/24   | 汎用インターフェ<br>ース                             |

DS226-2.5J 13(48)

表 2-2 GW2AR シリーズ FPGA 製品でサポートされる入力 I/O タイプ及び一部のオプション

| ノション         |                    |               | –                            |                       |
|--------------|--------------------|---------------|------------------------------|-----------------------|
| 入力規格         | シングル<br>エンド/差<br>動 | Bank Vccio(V) | ヒステリシス・オ<br>プションをサポ<br>ートするか | V <sub>REF</sub> が必要か |
| LVTTL33      | シングル<br>エンド        | 3.3           | Yes                          | No                    |
| LVCMOS33     | シングルエンド            | 3.3           | Yes                          | No                    |
| LVCMOS25     | シングルエンド            | 2.5           | Yes                          | No                    |
| LVCMOS18     | シングルエンド            | 1.8           | Yes                          | No                    |
| LVCMOS15     | シングルエンド            | 1.5           | Yes                          | No                    |
| LVCMOS12     | シングルエンド            | 1.2           | Yes                          | No                    |
| SSTL15       | シングルエンド            | 1.5           | No                           | Yes                   |
| SSTL25_I     | シングルエンド            | 2.5           | No                           | Yes                   |
| SSTL25_II    | シングルエンド            | 2.5           | No                           | Yes                   |
| SSTL33_I     | シングルエンド            | 3.3           | No                           | Yes                   |
| SSTL33_II    | シングル<br>エンド        | 3.3           | No                           | Yes                   |
| SSTL18_I     | シングルエンド            | 1.8           | No                           | Yes                   |
| SSTL18_II    | シングルエンド            | 1.8           | No                           | Yes                   |
| HSTL18_I     | シングルエンド            | 1.8           | No                           | Yes                   |
| HSTL18_II    | シングルエンド            | 1.8           | No                           | Yes                   |
| HSTL15_I     | シングルエンド            | 1.5           | No                           | Yes                   |
| PCI33        | シングルエンド            | 3.3           | Yes                          | No                    |
| LVCMOS33OD25 | シングルエンド            | 2.5           | No                           | No                    |
| LVCMOS33OD18 | シングルエンド            | 1.8           | No                           | No                    |
| LVCMOS33OD15 | シングルエンド            | 1.5           | No                           | No                    |
| LVCMOS25OD18 | シングルエンド            | 1.8           | No                           | No                    |
| LVCMOS250D15 | シングルエンド            | 1.5           | No                           | No                    |

DS226-2.5J 14(48)

|              | シングル        |                            | ヒステリシス・オ     |                       |
|--------------|-------------|----------------------------|--------------|-----------------------|
| 入力規格         |             | Bank V <sub>CCIO</sub> (V) | プションをサポートするか | V <sub>REF</sub> が必要か |
| LVCMOS18OD15 | シングルエンド     | 1.5                        | No           | No                    |
| LVCMOS150D12 | シングル        | 1.2                        | No           | No                    |
|              | エンドシングル     |                            |              |                       |
| LVCMOS25UD33 | エンド         | 3.3                        | No           | No                    |
| LVCMOS18UD25 | シングルエンド     | 2.5                        | No           | No                    |
| LVCMOS18UD33 | シングルエンド     | 3.3                        | No           | No                    |
| LVCMOS15UD18 | シングルエンド     | 1.8                        | No           | No                    |
| LVCMOS15UD25 | シングル<br>エンド | 2.5                        | No           | No                    |
| LVCMOS15UD33 | シングルエンド     | 3.3                        | No           | No                    |
| LVCMOS12UD15 | シングルエンド     | 1.5                        | No           | No                    |
| LVCMOS12UD18 | シングルエンド     | 1.8                        | No           | No                    |
| LVCMOS12UD25 | シングルエンド     | 2.5                        | No           | No                    |
| LVCMOS12UD33 | シングルエンド     | 3.3                        | No           | No                    |
| LVDS25       | 差動          | 2.5/3.3                    | No           | No                    |
| RSDS         | 差動          | 2.5/3.3                    | No           | No                    |
| MINILVDS     | 差動          | 2.5/3.3                    | No           | No                    |
| PPLVDS       | 差動          | 2.5/3.3                    | No           | No                    |
| LVDS25E      | 差動          | 2.5/3.3                    | No           | No                    |
| MLVDS25E     | 差動          | 2.5/3.3                    | No           | No                    |
| BLVDS25E     | 差動          | 2.5/3.3                    | No           | No                    |
| RSDS25E      | 差動          | 2.5/3.3                    | No           | No                    |
| LVPECL33E    | 差動          | 3.3                        | No           | No                    |
| SSTL15D      | 差動          | 1.5                        | No           | No                    |
| SSTL25D_I    | 差動          | 2.5                        | No           | No                    |
| SSTL25D_II   | 差動          | 2.5                        | No           | No                    |
| SSTL33D_I    | 差動          | 3.3                        | No           | No                    |
| SSTL33D_II   | 差動          | 3.3                        | No           | No                    |
| SSTL18D_I    | 差動          | 1.8                        | No           | No                    |
| SSTL18D_II   | 差動          | 1.8                        | No           | No                    |
| HSTL18D_I    | 差動          | 1.8                        | No           | No                    |
| HSTL18D_II   | 差動          | 1.8                        | No           | No                    |

DS226-2.5J 15(48)

| 入力規格      | シングル<br>エンド/差<br>動 | Bank V <sub>CCIO</sub> (V) | ヒステリシス・オ<br>プションをサポ<br>ートするか | V <sub>REF</sub> が必要か |
|-----------|--------------------|----------------------------|------------------------------|-----------------------|
| HSTL15D_I | 差動                 | 1.5                        | No                           | No                    |
| LVCMOS12D | 差動                 | 1.2                        | No                           | No                    |
| LVCMOS15D | 差動                 | 1.5                        | No                           | No                    |
| LVCMOS18D | 差動                 | 1.8                        | No                           | No                    |
| LVCMOS25D | 差動                 | 2.5                        | No                           | No                    |
| LVCMOS33D | 差動                 | 3.3                        | No                           | No                    |

## 2.4.2 I/O ロジック

GW2AR シリーズ FPGA 製品の I/O ロジックの入力と出力を図 2-5 に示します。

## 図 2-5 I/O ロジックの入力と出力の説明図



DS226-2.5J 16(48)

| 表 2-3 ポート | の説明 | ł |
|-----------|-----|---|
|-----------|-----|---|

| ポート名              | I/O | 説明                                                                                      |
|-------------------|-----|-----------------------------------------------------------------------------------------|
| CI <sup>[1]</sup> | 入力  | GCLK 入力信号。<br>GCLK 入力信号の数については、<br>『GW2AR-18 デバイス Pinout( <u>UG115</u> )』<br>を参照してください。 |
| DI                | 入力  | IO ポートの低速入力信号。Fabric に直接<br>入力されます。                                                     |
| Q                 | 出力  | SDR モジュールの IREG 出力信号。                                                                   |
| Q0-Qn-1           | 出力  | DDR モジュールの IDES の出力信号。                                                                  |

#### 注記:

[1] CI を GCLK 信号の入力として使用する場合、DI、Q、および  $Q_0$ - $Q_{n-1}$  を I/O の入出力に使用することはできません。

GW2AR シリーズ FPGA 製品の I/O ロジックの各コンポーネントの説明は以下の通りです。

#### 遅延モジュール

遅延モジュール(IODELAY)を図 2-6 に示します。GW2AR シリーズ FPGA 製品の各 I/O には IODELAY モジュールが含まれており、ユーザーはこのモジュールを使用して I/O の入出力信号の遅延を調整することができます。ステップあたりの遅延時間は  $T_{dlyunit}$ 、提供できるステップ数は DLYSTEP です。IODELAY の総遅延時間は、 $T_{totdly} = T_{dlyoffset} + T_{dlyunit} * DLYSTEP であり、表 2-4 を参照してください。$ 

表 2-4 IODELAY の総遅延時間(参考)

|                        | 最小値   | 標準値   | 最大値   |
|------------------------|-------|-------|-------|
| T <sub>dlyoffset</sub> | 300ps | 350ps | 400ps |
| $T_{dlyunit}$          | -     | 18ps  | -     |
| DLYSTEP                | 0     | -     | 127   |

#### 図 2-6 IODELAY の説明図



遅延を制御する2つの方法:

- 静的制御。
- 動的制御: IEM と共に動的サンプリングウィンドウの調整に使用されます。ただし、IODELAY を入力と出力に同時に使用することはできません。

DS226-2.5J 17(48)

#### I/O レジスタ

GW2AR シリーズ FPGA 製品の I/O レジスタを図 2-7 に示します。 GW2AR シリーズ FPGA 製品の各 I/O には、プログラマブルな入力レジスタ(IREG)、出力レジスタ(OREG)、およびトライステートレジスタ (TRIREG)があります。

#### 図 2-7 I/O レジスタの説明図



#### 注記:

- **CE** は、アクティブ Low またはアクティブ High にプログラムできます。
- **CLK** は立ち上がりエッジトリガまたは立ち下がりエッジトリガにプログラムできます。
- SR は同期/非同期の SET/RESET または無効(disable)にプログラムできます。
- レジスタは、レジスタ(register)またはラッチ(latch)にプログラムできます。

#### サンプリングモジュール

サンプリングモジュール(IEM)は、データエッジのサンプリングに使用され、汎用 DDR モードで使用されます。図 2-8 に示す通りです。

#### 図 2-8 IEM の説明図



#### デシリアライザ(DES)とクロス・クロック・ドメイン転送モジュール

各入力 I/O ロジックには、I/O リソースのアプリケーションシナリオを豊かにするシンプルなデシリアライザ(DES)モジュールが備わっています。DES 内の入力クロックのクロス・クロック・ドメイン転送(Clock domain transfer)モジュールは、データを外部サンプリングクロック・ドメインから内部の連続動作クロック・ドメインに安全的に転送することを可能にしています。サンプリング用のレジスタ(registers)は複数あります。

クロス・クロック・ドメイン転送モジュールの機能は以下のとおりです:

● データサンプリングの時に、不連続 DQS 信号の代わりに内部連続ク

DS226-2.5J 18(48)

2.5 ブロック **SRAM** 

ロックを使用します。この機能は DDR メモリのインターフェースに 適用されます。

- DDR3 メモリインターフェース規格では、リードレベリング(read leveling)により DQS 信号とデータをアライメントします。
- 汎用 DDR モードでは、DQS.RCLK をサンプリングに使用する場合、 クロス・クロック・ドメイン転送モジュールの使用も必要になります。

各 DQS モジュールは、同じグループのクロス・クロック・ドメイン 転送モジュールに WADDR 信号と RADDR 信号を提供します。

#### シリアライザ(SER)モジュール

各出力 I/O ロジックには、I/O リソースのアプリケーションシナリオを豊かにするシンプルなシリアライザ(SER)モジュールが備わっています。

## 2.4.3 I/O ロジックの動作モード

GW2AR シリーズ FPGA 製品の I/O ロジックは、複数の動作モードをサポートします。各動作モードでは、I/O(または I/O 差動信号ペア)は出力信号、入力信号、INOUT 信号、及びトライステート出力信号(トライステート制御付きの出力信号)に設定できます。

## 2.5 ブロック SRAM

## 2.5.1 概要

GW2AR シリーズ FPGA 製品は、豊富な BSRAM リソースを提供しています。これらのメモリリソースは、FPGA アレイで行として配置されているため、ブロック・スタティック RAM(BSRAM)と呼ばれています。FPGA アレイの各 BSRAM モジュールは、3 つの CFU の位置を占有します。各 BSRAM の最大容量は 18,432 ビット(18K ビット)です。5 つの構成モードを提供します:シングル・ポート・モード(Single Port)、デュアル・ポート・モード(Dual Port)、セミ・デュアル・ポート・モード(Semi Dual Port)、ROM モード、及び内蔵 FIFO モード。

豊富な BSRAM リソースにより、ユーザーの高性能設計が可能になります。BSRAM の機能は下記のとおりです:

- 各モジュールの最大容量は 18.432 ビット
- クロック周波数は最大 380MHz(Read-before-write モードの場合は 230MHz)
- シングル・ポート・モード(Single Port)
- デュアル・ポート・モード(Dual Port)
- セミ・デュアル・ポート・モード(Semi Dual Port)
- パリティビット(Parity Bits)を提供
- ROM モードを提供
- データ幅は1~36 ビット

DS226-2.5J 19(48)

2アーキテクチャ 2.5 ブロック **SRAM** 

- 混合クロック(Mixed Clock Mode)
- 混合データ幅(Mixed Data Width Mode)
- 通常の読み出し/書き込み(Normal Read and Write)
- リードビフォーライト(Read-before-Write)
- ライトスルー(Write-through)
  BSRAM の詳細については、『Gowin BSRAM & SSRAM ユーザーガイド(UG285)』を参照してください。

#### 2.5.2 メモリの構成モード

GW2AR シリーズ FPGA 製品の BSRAM は、表 2-5 に示す通り、複数のデータ幅をサポートします。

| <b>秋 2-3 / エッツ</b> |         |                 |          |
|--------------------|---------|-----------------|----------|
| シングル・ポート・モード       |         | セミ・デュアル・ポート・モード | ROM モード  |
| 16K x 1            | 16K x 1 | 16K x 1         | 16K x 1  |
| 8K x 2             | 8K x 2  | 8K x 2          | 8K x 2   |
| 4K x 4             | 4K x 4  | 4K x 4          | 4K x 4   |
| 2K x 8             | 2K x 8  | 2K x 8          | 2K x 8   |
| 1K x 16            | 1K x 16 | 1K x 16         | 1K x 16  |
| 512 x 32           | -       | 512 x 32        | 512 x 32 |
| 2K x 9             | 2K x 9  | 2K x 9          | 2K x 9   |
| 1K x 18            | 1K x 18 | 1K x 18         | 1K x 18  |
|                    |         |                 |          |

表 2-5 メモリの構成モード一覧

#### シングル・ポート・モード

512 x 36

シングル・ポート BSRAM は、2 つの読み出しモード(Bypass モード、Pipeline モード)と 3 つの書き込みモード(Normal モード、Write-through モード、Read-before-write モード)をサポートします。シングル・ポート・モードでは、クロックエッジで BSRAM に対して読み出しまたは書き込みを行うことができます。書き込みの場合、書き込まれたデータは BSRAM の出力に転送されます。出力レジスタがバイパスされている場合、新しいデータは、同じクロック立ち上がりエッジで現れます。

512 x 36

512 x 36

シングル・ポート・モードの詳細については、『Gowin BSRAM & SSRAM ユーザーガイド( $\underline{\mathsf{UG285}}$ )』を参照してください。

#### デュアル・ポート・モード

デュアル・ポート BSRAM は、2 つの読み出しモード(Bypass モードと Pipeline モード)と 2 つの書き込みモード(Normal モードと Write-through モード)をサポートします。2 つのポートに対して以下の操作を行うことができます:

- 2つのポートに対する同時読み出し
- **2**つのポートに対する同時書き込み

DS226-2.5J 20(48)

2.5 ブロック **SRAM** 

● 任意の1つのポートに対する読み出しおよび書き込み

#### 注記:

同じアドレスに対する同時の読み出しと書き込みは禁止されています。

デュアル・ポート・モードの詳細については、『Gowin BSRAM & SSRAM ユーザーガイド(UG285)』を参照してください。

#### セミ・デュアル・ポート・モード

セミ・デュアル・ポート BSRAM は、2 つの読み出しモード (Bypass モードと Pipeline モード) と 1 つの書き込みモード (Normal モード) をサポートします。セミ・デュアル・ポート BSRAM は、同時 読み出しと書き込みをサポートします。ただし、同じポートによる読み出しと書き込みはサポートされておらず、つまり、ポート A は書き込み専用で、ポート B は読み出し専用です。

#### 注記:

同じアドレスに対する同時の読み出しと書き込みは禁止されています。

セミ・デュアル・ポート・モードの詳細については、『Gowin BSRAM & SSRAM ユーザーガイド( $\underline{\text{UG285}}$ )』を参照してください。

#### ROM モード

BSRAM は、ROM モードに構成可能です。ユーザーは、メモリの初期化ファイルを使用することで、プログラミングポートを介して ROM を初期化することができます。ユーザーは、初期化ファイルに書き込まれる、ROM のコンテンツを提供する必要があります。初期化は、FPGA のコンフィギュレーション際に実行されます。

各 BSRAM は 16K ビットの ROM として構成できます。ROM モードの詳細については、『Gowin BSRAM & SSRAM ユーザーガイド(<u>UG285</u>)』を参照してください。

## 2.5.3 混合データ幅

GW2AR シリーズ FPGA 製品の BSRAM モジュールは、混合データ幅の読み出しと書き込みをサポートします。デュアル・ポート・モードとセミ・デュアル・ポート・モードでは、表 2-6 および表 2-7 に示すように、異なるデータ幅の読み出しと書き込みがサポートされています。

表 2-6 デュアル・ポートの場合の混合読み出し/書き込みデータ幅

| 読み出     | 書き込みポート |        |        |        |         |        |         |
|---------|---------|--------|--------|--------|---------|--------|---------|
| しポート    | 16K x 1 | 8K x 2 | 4K x 4 | 2K x 8 | 1K x 16 | 2K x 9 | 1K x 18 |
| 16K x 1 | *       | *      | *      | *      | *       |        |         |
| 8K x 2  | *       | *      | *      | *      | *       |        |         |
| 4K x 4  | *       | *      | *      | *      | *       |        |         |
| 2K x 8  | *       | *      | *      | *      | *       |        |         |
| 1K x 16 | *       | *      | *      | *      | *       |        |         |

DS226-2.5J 21(48)

2アーキテクチャ 2.5 ブロック **SRAM** 

| 読み出     | 書き込みポート |        |        |        |         |        |         |
|---------|---------|--------|--------|--------|---------|--------|---------|
| しポート    | 16K x 1 | 8K x 2 | 4K x 4 | 2K x 8 | 1K x 16 | 2K x 9 | 1K x 18 |
| 2K x 9  |         |        |        |        |         | *      | *       |
| 1K x 18 |         |        |        |        |         | *      | *       |

#### 注記:

「\*」はサポートされる組み合わせを示します。

表 2-7 セミ・デュアル・ポートの場合の混合読み出し/書き込みデータ幅

| 読み出し     | 書き込みポート |        |        |        |         |        |        |         |          |
|----------|---------|--------|--------|--------|---------|--------|--------|---------|----------|
| ポート      | 16K x 1 | 8K x 2 | 4K x 4 | 2K x 8 | 1K x 16 | 512x32 | 2K x 9 | 1K x 18 | 512 x 36 |
| 16K x 1  | *       | *      | *      | *      | *       | *      |        |         |          |
| 8K x 2   | *       | *      | *      | *      | *       | *      |        |         |          |
| 4K x 4   | *       | *      | *      | *      | *       | *      |        |         |          |
| 2K x 8   | *       | *      | *      | *      | *       | *      |        |         |          |
| 1K x 16  | *       | *      | *      | *      | *       | *      |        |         |          |
| 512 x 32 | *       | *      | *      | *      | *       | *      |        |         |          |
| 2K x 9   |         |        |        |        |         |        | *      | *       | *        |
| 1K x 18  |         |        |        |        |         |        | *      | *       | *        |

#### 注記:

「\*」はサポートされる組み合わせを示します。

### 2.5.4 パリティビット機能

BSRAM はパリティビット機能をサポートします。各バイトの9番目のビットは、パリティビットとして使用するか、データを格納するために使用できます。

## 2.5.5 同期操作

- すべての BSRAM モジュールの入力レジスタは、同期書き込みをサポートします。
- 出力レジスタをパイプラインレジスタとして使用することで、ユーザーデザインのパフォーマンスを向上させることができます。
- 出力レジスタはバイパス可能です。

## 2.5.6 BSRAM の動作モード

BSRAM は、2 つの読み出しモード(バイパス(Bypass)モード、パイプライン(Pipeline)モード)及び3 つの書き込みモード(ノーマル(Normal)モード、ライトスルー(Write-through)モード、リードビフォーライト((Readbefore-write)モード)を含む5 つの動作モードをサポートします。

#### 読み出しモード

BSRAM からデータを読み出すには次の2つのモードがあります。

PIPELINE モード

DS226-2.5J 22(48)

2.5 ブロック **SRAM** 

このモードでは、メモリへの同期書き込み時に出力レジスタが使用されます。このモードは、最大36ビットのデータ幅をサポートします。

#### BYPASS モード

このモードでは、出力レジスタは使用されず、データはメモリ (Memory Array)の出力に保持されます。

図 2-9 シングル・ポート・モード、セミ・デュアル・ポート・モード、及びデュアル・ポート・モードにおける Pipeline モード



#### 書き込みモード

#### NORMAL モード

このモードでは、ポートに対して通常の書き込みが行われ、このポートの出力データは変更しません。書き込まれたデータは読み出しポートに現れません。

#### WRITE-THROUGH モード

このモードでは、ポートに書き込むと、書き込まれたデータはこのポ

DS226-2.5J 23(48)

2.5 ブロック **SRAM** 

#### ートの出力に現れます。

#### READ-BEFORE-WRITE モード

このモードでは、ポートに書き込むと、元のデータはこのポートの出力に現れ、書き込まれたデータは対応するメモリセルに格納されます。

#### 2.5.7 クロックモード

各 BSRAM モードで使用できるクロックモードを表 2-8 に示します。

表 2-8 クロックモードと BSRAM モードの組み合わせ

| クロックモード  | デュアル・ポー | セミ・デュアル・ポート・ | シングル・ポート・ |
|----------|---------|--------------|-----------|
|          | ト・モード   | モード          | モード       |
| 独立クロックモ  | Yes     | No           | No        |
| ード       | 163     | 110          | INO       |
| 読み出し/書き込 |         |              |           |
| みクロックモー  | Yes     | Yes          | No        |
| F        |         |              |           |
| シングル・ポー  |         |              |           |
| ト・クロックモー | No      | No           | Yes       |
| K        |         |              |           |

#### 独立クロックモード

デュアル・ポート・モードにおける独立クロックモードは図 2-10 に示すとおりです。各ポートにはそれぞれ 1 つの独立クロックがあります。 CLKA 信号は、ポート A のすべてのレジスタを制御し、CLKB 信号は、ポート B のすべてのレジスタを制御しています。

#### 図 2-10 独立クロックモード



#### 読み出し書き込みクロックモード

セミ・デュアル・ポート・モードにおける読み出し書き込みクロックモードは図 2-11 に示すとおりです。各ポートにはそれぞれ 1 つのクロックがあります。書き込みクロック(CLKA)信号はポート A の書き込みデータ、書き込みアドレス、及び読み出し/書き込みイネーブル信号を制御しています。読み出しクロック(CLKB)信号は、ポート B の読み出しデー

DS226-2.5J 24(48)

2アーキテクチャ 2.6 DSP リソース

タ、読み出しアドレス、及び読み出しイネーブル信号を制御しています。

#### 図 2-11 読み出し書き込みクロックモード



#### シングル・ポート・クロックモード

シングル・ポート・クロックモードは図 2-12 に示すとおりです。

#### 図 2-12 シングル・ポート・クロックモード



## 2.6 DSP リソース

GW2AR シリーズ FPGA 製品は、豊富な DSP リソースを備えています。GOWIN セミコンダクターの DSP ソリューションは、FIR、FFT 設計などの高性能デジタル信号処理を可能にしています。DSP リソースは、安定したタイミングパフォーマンス、高いリソース使用量、低消費電力等の特長を備えています。

DSP は以下の機能をサポートします:

- 3つの幅の乗算器(9ビット、18ビット、36ビット)
- 54 ビットの ALU
- 複数の乗算器のカスケード接続によるデータ幅の拡大をサポート
- バレルシフタ(Barrel shifter)
- フィードバック信号による適応フィルタリング(Adaptive filtering through signal feedback)
- 正数または素数への丸めオプション付きの計算(Computing with options of rounding to positive number or prime number)
- レジスタ出力及びバイパス出力をサポート

DS226-2.5J 25(48)

2アーキテクチャ 2.6 DSP リソース

## 2.6.1 マクロセル

GW2AR の DSP ブロックは、FPGA アレイで行に配置されています。各 DSP ブロックには 2 つのマクロセルがあり、各マクロセルには 2 つの前置加算器(pre-adder)、2 つの 18 ビット乗算器(multiplier)、及び 1 つの 3 入力算術論理演算装置(ALU)があります。

#### 前置加算器

DSPマクロセルには、前置加算、前置減算、およびシフト機能を実装するための2つの前置加算器があります。

前置加算器はマクロセルの最先端に位置し、2つの入力ポートを備えています:

- パラレル 18 ビット入力 B または SBI。
- パラレル 18 ビット入力 A または SIA。

#### 注記:

各入力ポートは、すべてレジスタモードとバイパスモードをサポートします。

GOWIN セミコンダクターFPGA 製品の前置加算器は、独立したモジュールとして機能でき、9 ビット及び 18 ビットをサポートします。

#### 乗算器

乗算器(multipliers)は前置加算器の後ろに位置し、乗算に使用されます。乗算器は $9 \times 9$ 、 $18 \times 18$ 、 $36 \times 18$ 、または $36 \times 36$  に構成でき、入力ポートと出力ポートはいずれもレジスタモード及びバイパスモードをサポートします。1 つのマクロセルは次の乗算器を形成できます:

- 1つの18 x 36 乗算器。
- 2つの18 x 18 乗算器。
- 4つの9x9乗算器。

#### 注記:

2つのマクロセルは、1つの36 x 36 乗算器を形成できます。

#### 算術論理演算装置

各 DSP マクロセルには、乗算器機能をさらに拡張した 1 つの 54 ビットの ALU54 があります。その入力ポートと出力ポートはレジスタモード及びバイパスモードをサポートします。サポートされる機能は以下のとおりです:

- 乗算器出力データ/0、データ A、およびデータ B の加算/減算
- 乗算器出力データ/0、データ B、およびキャリーC の加算/減算
- データ A、データ B、およびキャリーC の加算/減算

## 2.6.2 DSP 動作モードの構成

- 乗算器モード
- 乗算アキュムレータモード
- 乗算加算アキュムレータモード

DS226-2.5J 26(48)

2アーキテクチャ 2.7 クロック

DSP の詳細については、 $\mathbb{G}$ Gowin DSP ユーザーガイド( $\mathbb{G}$ UG287)』を 参照してください。

## 2.7 クロック

クロックリソースと配線は、FPGA の高性能アプリケーションにとって重要です。GW2AR シリーズ FPGA 製品は、直接にデバイスのあらゆるリソースに接続する専用のグローバル・クロック(GCLK)ネットワークを提供しています。さらに、位相同期回路(PLL)、高速クロック(HCLK)、およびDQS 等のクロックリソースも提供されています。

#### 図 2-13 GW2AR シリーズ FPGA 製品のクロックリソース



## 2.7.1 グローバル・クロック

GCLKは、GW2ARシリーズ FPGA製品内で複数の象限に分布しています。各象限は8つのGCLKネットワークを提供します。GCLKは、クロックソースとして専用のクロック入力ピンまたは汎用配線リソースを使用できます。専用のクロック入力ピンは、より良好なクロック・パフォーマンスを提供します。

## 2.7.2 位相同期回路

位相同期回路(Phase-Locked Loop、PLL)はフィードバック制御回路です。PLL は、外部からのリファレンス・クロック信号に基づいてループ内部の発振信号の周波数と位相を制御します。

GW2AR シリーズ FPGA 製品の PLL モジュールは、合成可能なクロッ

DS226-2.5J 27(48)

2アーキテクチャ 2.7 クロック

ク周波数を提供しており、パラメータを設定することで、クロックの周波数の調整(逓倍及び分周)、位相の調整、デューティサイクルの調整等の機能を実現できます。

## 2.7.3 高速クロック

GW2AR シリーズの FPGA 製品の高速クロック(HCLK)は、I/O の高性能データ転送をサポートし、ソース同期データ転送インターフェースのために設計されたものです(図 2-14)。

### 図 2-14 GW2AR シリーズ FPGA 製品の HCLK の説明図



上図から分かるように、HCLK には 1 つの 8:1 の HCLKMUX モジュールがあります。HCLKMUX は、HCLK クロック信号を任意の Bank から他の任意の Bank に送信できるため、HCLK をより柔軟に使用できるようになります。

#### HCLK の関連モジュール:

- DHCEN: DQCE と同様の機能を備えた動的高速クロックイネーブルモジュール。高速クロック信号を動的に ON/OFF 可能です。
- CLKDIV/CLKDIV2: 高速クロック分周モジュール。各 Bank に 1 つの CLKDIV があります。IO ロジックに使用される、入力クロックと同じ位相の分周クロックを生成します。
- DCS:動的高速クロックセレクタ。
- DLLDLY:専用クロックピン経由で入力されたクロック信号に使用される動的遅延調整モジュール。

# 2.7.4 DDR メモリインターフェースのクロック管理(DQS)

GW2AR シリーズ FPGA 製品の DQS モジュールは、DDR メモリインターフェースのクロッキング要件を満たすために、次の機能を提供しています:

- **DQS** 入力を受信し、波形を整理して 1/4 位相をシフト
- 入力バッファ用の読み出し/書き込みポインタを提供

DS226-2.5J 28(48)

2アーキテクチャ 2.8 ロングワイヤ

- 内部ロジックにデータ有効信号を提供
- DDR 出力クロック信号を提供
- DDR3 書き込み電圧の制御をサポート

様々な IO インターフェースの要件を満たす複数の動作モードがあります。

詳しくは、『Gowin Clock ユーザーガイド(<u>UG286</u>)』を参照してください。

## 2.8 ロングワイヤ

CRU に加えて、GW2AR シリーズ FPGA 製品は、クロック、クロックイネーブル、セット/リセット、またはその他高ファンアウト信号に適用される柔軟で豊富なロングワイヤ・リソースも提供しています。

# 2.9 グローバル・セット/リセット

GW2AR シリーズの FPGA 製品には、コアロジックに直接接続されるグローバル・セット/リセット(GSR)ネットワークが構築されています。グローバル・セット/リセット(GSR)ネットワークは非同期/同期リセットまたは非同期/同期セットに使用できます。CFU と I/O のレジスタは、いずれも個別に構成できます。

# 2.10 プログラミング・コンフィギュレーション

直接 SRAM をコンフィギュレーションする場合、パワーアップする たびに、コンフィギュレーションデータをダウンロードする必要がありま す。また、必要に応じて、コンフィギュレーションデータをオフチップ Flash に格納することも可能です。この場合、パワーアップすると、 FPGA はオフチップ Flash からコンフィギュレーションデータを SRAM に読み込みます。

JTAG 以外にも、GW2AR シリーズの FPGA 製品では GOWIN 独自の GowinCONFIG モード(SSPI、MSPI、SERIAL および CPU)もサポートされています。詳細については、『Gowin FPGA 製品プログラミング・コンフィギュレーション ユーザーガイド(UG290)』を参照してください。

## 2.11 オンチップオシレータ

GW2AR シリーズ FPGA 製品には、MSPI コンフィギュレーション・モードにクロックソースを提供する 1 つのオンチップオシレータが組み込まれています。その出力周波数は表 2-9 に示すとおりです。さらに、オンチップオシレータは、ユーザーデザインにクロックソースを提供することもできます。動作パラメータを設定することにより、最大 64 のクロック周波数を取得できます。出力クロック周波数は、次の式により算出されます。

fout=250MHz/Param.

DS226-2.5J 29(48)

#### 注記:

「Param」は 2~128 の偶数のパラメータです。

### 表 2-9 オンチップオシレータの出力周波数オプション

| モード | 周波数                   | モード | 周波数     | モード | 周波数                   |
|-----|-----------------------|-----|---------|-----|-----------------------|
| 0   | 2.5MHz <sup>[1]</sup> | 8   | 7.8MHz  | 16  | 15.6MHz               |
| 1   | 5.4MHz                | 9   | 8.3MHz  | 17  | 17.9MHz               |
| 2   | 5.7MHz                | 10  | 8.9MHz  | 18  | 21MHz                 |
| 3   | 6.0MHz                | 11  | 9.6MHz  | 19  | 25MHz                 |
| 4   | 6.3MHz                | 12  | 10.4MHz | 20  | 31.3MHz               |
| 5   | 6.6MHz                | 13  | 11.4MHz | 21  | 41.7MHz               |
| 6   | 6.9MHz                | 14  | 12.5MHz | 22  | 62.5MHz               |
| 7   | 7.4MHz                | 15  | 13.9MHz | 23  | 125MHz <sup>[2]</sup> |

#### 注記:

- [1]オンチップオシレータのデフォルトの周波数は 2.5MHz です。
- [2]125MHz は MSPI コンフィギュレーション・モードに適用されません。

DS226-2.5J 30(48)

3 電気特性 3.1 動作条件

# 3電気特性

#### 注記:

推奨される動作条件及び動作範囲内で GOWIN のデバイスを使用することをお勧めします。動作条件及び動作範囲を超えるデータはあくまで参考であり、GOWIN セミコンダクターは、動作条件及び動作範囲を超えた状況における、すべてのデバイスの正常な動作を保証しません。

# 3.1 動作条件

## 3.1.1 絶対最大範囲

表 3-1 絶対最大範囲

| 名称                   | 説明                                 | 最小値   | 最大値    |
|----------------------|------------------------------------|-------|--------|
| Vcc                  | コア電圧                               | -0.5V | 1.1V   |
| VCCPLL               | PLL の供給電源電圧                        | -0.5V | 1.1V   |
| Vccio                | I/O Bank 電圧                        | -0.5V | 3.75V  |
| Vccx                 | 補助電圧                               | -0.5V | 3.75V  |
| -                    | 加えられる <b>I/O</b> 電圧 <sup>[1]</sup> | -0.5V | 3.75V  |
| Storage Temperature  | 保存温度                               | -65℃  | +150°C |
| Junction Temperature | ジャンクション温度                          | -40°C | +125℃  |

#### 注記:

● <sup>[1]</sup> -2V~(V<sub>IHMAX</sub> + 2)V の 20ns 未満のオーバーシュートおよびアンダーシュートは許容されます。

# 3.1.2 推奨動作条件

表 3-2 推奨動作条件

| 名称       | 説明            | 最小値   | 最大値   |
|----------|---------------|-------|-------|
| Vcc      | コア電圧          | 0.95V | 1.05V |
| VCCPLLLx | 左側位相同期回路の電源電圧 | 0.95V | 1.05V |
| VCCPLLRx | 右側位相同期回路の電源電圧 | 0.95V | 1.05V |
| Vcciox   | I/O Bank 電圧   | 1.14V | 3.6V  |

DS226-2.5J 31(48)

3 電気特性 3.2 ESD

| 名称    | 説明                  | 最小値   | 最大値   |
|-------|---------------------|-------|-------|
| Vccx  | 補助電圧                | 2.7V  | 3.6V  |
| Тусом | ジャンクション温度(コマーシャル)   | 0℃    | +85°C |
| TJIND | ジャンクション温度(インダストリアル) | -40°C | +100℃ |

#### 注記:

- Vcc、Vccio、Vccxの許容リップルはそれぞれ 3%、5%、5%です。1)、PLL に Vcc から直接電源が供給されているデバイスの場合、Vcc のリップルが PLL 出力クロックのジッタ特性に影響を与える可能性があります。2)、Vccio のリップルは、最終的に IO バッファの出力波形に伝わる可能性があります。
- 各パッケージの供給電源電圧の詳細については、『GW2AR-18 デバイス Pinout(UG115)』を参照してください。

## 3.1.3 電源のランプレート

#### 表 3-3 電源のランプレート

| 名称                              | 説明                | 最小值            | 標準値 | 最大値           |
|---------------------------------|-------------------|----------------|-----|---------------|
| Vcc Ramp                        | Vcc のランプレート       | 0.1mV/ $\mu$ s | -   | 10mV/ $\mu$ s |
| V <sub>CCIO</sub> /Vccx<br>Ramp | VccioとVccxのランプレート | 0.01mV/ μ s    | -   | 100mV/ μ s    |

#### 注記:

- すべての電源のランプは、単調である必要があります。
- コンフィグレーション前に、すべての電源は、表 3-2 で定義された動作範囲にある必要があります。電源が動作範囲にない場合は、より速いランプレートに調整するか、コンフィギュレーションを遅らせる必要があります。

## 3.1.4 ホットプラグ特性

#### 表 3-4 ホットプラグ特性

|                 | かってい フィンフン は下                                      |                                           |                     |       |
|-----------------|----------------------------------------------------|-------------------------------------------|---------------------|-------|
| 名称              | 説明                                                 | 条件                                        | 1/0 タイプ             | 最大値   |
| I <sub>HS</sub> | 入力または I/O のリーク電流<br>(Input or I/O leakage current) | 0 <v<sub>IN<v<sub>IH(MAX)</v<sub></v<sub> | I/O                 | 150uA |
| I <sub>HS</sub> | 入力または I/O のリーク電流<br>(Input or I/O leakage current) | 0 <v<sub>IN<v<sub>IH(MAX)</v<sub></v<sub> | TDI,TDO,<br>TMS,TCK | 120uA |

## 3.1.5 PoR 特性

#### 表 3-5 PoR 電圧

|         | <b>2</b> 0 0 1 011                |       |       |       |
|---------|-----------------------------------|-------|-------|-------|
| 名称      | 説明                                | 名称    | 最小値   | 最大値   |
| PoR 電圧値 | Power on reset ramp up trip point | VCC   | 0.7V  | 0.88V |
|         |                                   | VCCX  | 2.1V  | 2.6V  |
|         |                                   | VCCIO | 0.85V | 0.98V |

## 3.2 **ESD**

#### 表 3-6 GW2AR ESD - HBM

| X 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 |            |  |  |  |
|-----------------------------------------|------------|--|--|--|
| デバイス                                    | GW2AR-18   |  |  |  |
| EQ144/EQ144P/EQ144PF                    | HBM>1,000V |  |  |  |
| QN88/QN88P/QN88PF                       | HBM>1,000V |  |  |  |

DS226-2.5J 32(48)

| デバイス  | GW2AR-18   |
|-------|------------|
| EQ176 | HBM>1,000V |

### 表 3-7 GW2AR ESD - CDM

| デバイス                 | GW2AR-18 |
|----------------------|----------|
| EQ144/EQ144P/EQ144PF | CDM>500V |
| QN88/QN88P/QN88PF    | CDM>500V |
| EQ176                | CDM>500V |

# 3.3 DC 電気特性

## 3.3.1 推奨動作条件内の DC 電気特性

表 3-8 推奨動作条件内の DC 電気特性

| 名称                               | 説明                                                                   | 条件のDC 電気特性<br>条件                                                               | 最小値      | 標準値   | 最大値                   |
|----------------------------------|----------------------------------------------------------------------|--------------------------------------------------------------------------------|----------|-------|-----------------------|
| 2000                             |                                                                      |                                                                                | 取小胆      | 标毕胆   |                       |
| 11                               | 入力または <b>//O</b> のリ                                                  | Vccio <vin<vih(max)< td=""><td>-</td><td>-</td><td>210µA</td></vin<vih(max)<>  | -        | -     | 210µA                 |
| I <sub>IL</sub> ,I <sub>IH</sub> | ーク電流(Input or I/O<br>leakage)                                        | 0V <v<sub>IN<v<sub>CCIO</v<sub></v<sub>                                        | -        | -     | 10μΑ                  |
| I <sub>PU</sub>                  | I/O のプルアップ電流<br>(I/O Active Pull-up<br>Current)                      | 0 <vin<0.7vccio< td=""><td>-30µA</td><td>-</td><td>-150µA</td></vin<0.7vccio<> | -30µA    | -     | -150µA                |
| I <sub>PD</sub>                  | I/O のプルダウン電流<br>(I/O Active Pull-down<br>Current)                    | VIL(MAX) <vin<vccio< td=""><td>30μΑ</td><td>-</td><td>150µA</td></vin<vccio<>  | 30μΑ     | -     | 150µA                 |
| Івньѕ                            | バスホールド Low 時の持続電流(Bus Hold<br>Low Sustaining<br>Current)             | V <sub>IN</sub> =V <sub>IL</sub> (MAX)                                         | 30µA     | -     | -                     |
| Івннѕ                            | バスホールド High 時<br>の持続電流(Bus Hold<br>High Sustaining<br>Current)       | V <sub>IN</sub> =0.7V <sub>CCIO</sub>                                          | -30µA    | -     | -                     |
| I <sub>BHLO</sub>                | バスホールド Low 時<br>のオーバードライブ<br>電流(Bus Hold Low<br>Overdrive Current)   | 0≪Vin≪Vccio                                                                    | -        | -     | 150µA                 |
| Івнно                            | バスホールド High 時<br>のオーバードライブ<br>電流(Bus Hold High<br>Overdrive Current) | 0≪Vin≪Vccio                                                                    | -        | -     | -150µA                |
| V <sub>ВНТ</sub>                 | バスホールドのトリ<br>ップポイント(Bus<br>Hold Trip Points)                         | -                                                                              | VIL(MAX) | -     | V <sub>IH</sub> (MIN) |
| C1                               | I/O 電気容量(I/O<br>Capacitance)                                         | -                                                                              | -        | 5pF   | 8pF                   |
|                                  | 入力ヒステリシス                                                             | V <sub>CCIO</sub> =3.3V, Hysteresis=L2H <sup>[1],[2]</sup>                     | -        | 240mV | -                     |
| V <sub>HYST</sub>                | (Hysteresis for                                                      | V <sub>CCIO</sub> =2.5V, Hysteresis=L2H                                        | -        | 140mV | -                     |
|                                  | Schmitt Trigger inputs)                                              | V <sub>CCIO</sub> =1.8V, Hysteresis=L2H                                        | -        | 65mV  | -                     |

DS226-2.5J 33(48)

| 名称 | 説明 | 条件                                                         | 最小値 | 標準値   | 最大値 |
|----|----|------------------------------------------------------------|-----|-------|-----|
|    |    | V <sub>CCIO</sub> =1.5V, Hysteresis=L2H                    | -   | 30mV  | -   |
|    |    | V <sub>CCIO</sub> =3.3V, Hysteresis=H2L <sup>[1],[2]</sup> | -   | 200mV | -   |
|    |    | V <sub>CCIO</sub> =2.5V, Hysteresis=H2L                    | -   | 130mV | -   |
|    |    | V <sub>CCIO</sub> =1.8V, Hysteresis=H2L                    | -   | 60mV  | -   |
|    |    | V <sub>CCIO</sub> =1.5V, Hysteresis=H2L                    | -   | 40mV  | -   |
|    |    | V <sub>CCIO</sub> =3.3V,Hysteresis=HIGH <sup>[1],[2]</sup> | •   | 440mV | -   |
|    |    | V <sub>CCIO</sub> =2.5V,Hysteresis=HIGH                    | •   | 270mV | -   |
|    |    | V <sub>CCIO</sub> =1.8V,Hysteresis=HIGH                    | -   | 125mV | -   |
|    |    | V <sub>CCIO</sub> =1.5V,Hysteresis=HIGH                    | -   | 70mV  | -   |

#### 注記:

- 「「Hysteresis=「NONE」,「L2H」,「H2L」,「HIGH」は、Gowin EDA の FloorPlanner ツールで I/O 制約を設定する際の Hysteresis オプションです。その設定方法については、『Gowin 物理制約ユーザーガイド(SUG935)』を参照してください。
- <sup>[2]</sup> L2H (low to high)オプションを有効にすると、V<sub>IH</sub>が V<sub>HYST</sub>の分上がり、H2L(high to low)オプションを有効にすると、V<sub>IL</sub>が V<sub>HYST</sub>の分下がります。HIGH オプションを有効にすると、L2H と H2L オプションの両方を有効にすることになり、すなわち V<sub>HYST</sub>(HIGH)= V<sub>HYST</sub>(L2H) + V<sub>HYST</sub>(H2L)です。その説明図は次のとおりです:



## 3.3.2 静的電流

表 3-9 静的電流

| 名称   | 説明                                            | デバイス     | 標準値  |
|------|-----------------------------------------------|----------|------|
| Icc  | Vcc 電流(Vcc=1V)                                | GW2AR-18 | 70mA |
| Iccx | V <sub>CCX</sub> 電流(V <sub>CCX</sub> =3.3V)   | GW2AR-18 | 15mA |
| Іссю | V <sub>CCIO</sub> 電流(V <sub>CCIO</sub> =3.3V) | GW2AR-18 | <2mA |

#### 注記:

テスト条件:室温、スピードグレード C8/I7。

# 3.3.3 I/O の推奨動作条件

表 3-10 I/O の推奨動作条件

| <b>₹ 5-10 10 0</b> ○ 元 <del> </del> |               |     |       |              |     |     |  |  |  |
|-------------------------------------|---------------|-----|-------|--------------|-----|-----|--|--|--|
| 名称                                  | 出力用の Vccio(V) |     |       | 入力用の Vref(V) |     |     |  |  |  |
| <b>石</b> 柳                          | 最小値           | 標準値 | 最大値   | 最小値          | 標準値 | 最大値 |  |  |  |
| LVTTL33                             | 3.135         | 3.3 | 3.6   | -            | -   | -   |  |  |  |
| LVCMOS33                            | 3.135         | 3.3 | 3.6   | -            | -   | -   |  |  |  |
| LVCMOS25                            | 2.375         | 2.5 | 2.625 | -            | -   | -   |  |  |  |
| LVCMOS18                            | 1.71          | 1.8 | 1.89  | -            | -   | -   |  |  |  |
| LVCMOS15                            | 1.425         | 1.5 | 1.575 | -            | -   | -   |  |  |  |

DS226-2.5J 34(48)

| h Ib       | 出力用の ' | Vccio(V) |       | 入力用の' | VREF(V) |       |
|------------|--------|----------|-------|-------|---------|-------|
| 名称         | 最小値    | 標準値      | 最大値   | 最小値   | 標準値     | 最大値   |
| LVCMOS12   | 1.14   | 1.2      | 1.26  | -     | -       | -     |
| SSTL15     | 1.425  | 1.5      | 1.575 | 0.68  | 0.75    | 0.9   |
| SSTL18_I   | 1.71   | 1.8      | 1.89  | 0.833 | 0.9     | 0.969 |
| SSTL18_II  | 1.71   | 1.8      | 1.89  | 0.833 | 0.9     | 0.969 |
| SSTL25_I   | 2.375  | 2.5      | 2.645 | 1.15  | 1.25    | 1.35  |
| SSTL25_II  | 2.375  | 2.5      | 2.645 | 1.15  | 1.25    | 1.35  |
| SSTL33_I   | 3.135  | 3.3      | 3.6   | 1.3   | 1.5     | 1.7   |
| SSTL33_II  | 3.135  | 3.3      | 3.6   | 1.3   | 1.5     | 1     |
| HSTL18_I   | 1.71   | 1.8      | 1.89  | 0.816 | 0.9     | 1.08  |
| HSTL18_II  | 1.71   | 1.8      | 1.89  | 0.816 | 0.9     | 1.08  |
| HSTL15     | 1.425  | 1.5      | 1.575 | 0.68  | 0.75    | 0.9   |
| PCI33      | 3.135  | 3.3      | 3.6   | -     | -       | -     |
| LVPECL33E  | 3.135  | 3.3      | 3.6   | -     | -       | -     |
| MLVDS25E   | 2.375  | 2.5      | 2.625 | -     | -       | -     |
| BLVDS25E   | 2.375  | 2.5      | 2.625 | -     | -       | -     |
| RSDS25E    | 2.375  | 2.5      | 2.625 | -     | -       | -     |
| LVDS25E    | 2.375  | 2.5      | 2.625 | -     | -       | -     |
| SSTL15D    | 1.425  | 1.5      | 1.575 | -     | -       | -     |
| SSTL18D_I  | 1.71   | 1.8      | 1.89  | -     | -       | -     |
| SSTL18D_II | 1.71   | 1.8      | 1.89  | -     | -       | -     |
| SSTL25D_I  | 2.375  | 2.5      | 2.625 | -     | -       | -     |
| SSTL25D_II | 2.375  | 2.5      | 2.625 | -     | -       | -     |
| SSTL33D_I  | 3.135  | 3.3      | 3.6   | -     | -       | _     |
| SSTL33D_II | 3.135  | 3.3      | 3.6   | -     | -       | -     |
| HSTL15D    | 1.425  | 1.575    | 1.89  | -     | -       | _     |
| HSTL18D_I  | 1.71   | 1.8      | 1.89  | -     | -       | -     |
| HSTL18D_II | 1.71   | 1.8      | 1.89  | -     | -       | -     |

DS226-2.5J 35(48)

# 3.3.4 シングルエンド I/O の DC 電気特性

表 3-11 シングルエンド I/O の DC 電気特性

|                                         | V <sub>IL</sub> | -11 00 / // -            | V <sub>IH</sub>              |       | V <sub>OL</sub> | V <sub>OH</sub>              | lo <sub>L</sub> [1] | I <sub>OH</sub> [1] |
|-----------------------------------------|-----------------|--------------------------|------------------------------|-------|-----------------|------------------------------|---------------------|---------------------|
| 名称                                      | 最小値             | 最大値                      | 最小値                          | 最大値   | (最大値)           | (最小値)                        | (mA)                | (mA)                |
|                                         |                 |                          |                              |       |                 |                              | 4                   | -4                  |
|                                         |                 |                          |                              |       |                 |                              | 8                   | -8                  |
| LVCMOS33                                | -0.3V           | 0.8V                     | 2.0V                         | 3.6V  | 0.4V            | Vccio-0.4V                   | 12                  | -12                 |
| LVTTL33                                 | -0.5 V          | 0.0 V                    | 2.0 V                        | J.0 V |                 |                              | 16                  | -16                 |
|                                         |                 |                          |                              |       | 0.01/           |                              | 24                  | -24                 |
|                                         |                 |                          |                              |       | 0.2V            | V <sub>CCIO</sub> -0.2V      | 0.1                 | -0.1                |
|                                         |                 |                          |                              |       |                 |                              | 8                   | -4<br>-8            |
| LVCMOS25                                | -0.3V           | 0.7V                     | 1.7V                         | 3.6V  | 0.4V            | Vccio-0.4V                   | 12                  | -12                 |
| 2 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 | 0.01            | 0.7 V                    | 1.7 V                        | 0.0 V |                 |                              | 16                  | -16                 |
|                                         |                 |                          |                              |       | 0.2V            | Vccio-0.2V                   | 0.1                 | -0.1                |
|                                         |                 |                          |                              |       |                 |                              | 4                   | -4                  |
|                                         |                 |                          |                              |       | 0.4V            | V <sub>CCIO-</sub> 0.4V      | 8                   | -8                  |
| LVCMOS18                                | -0.3V           | 0.35 x V <sub>CCIO</sub> | 0.65 x V <sub>CCIO</sub>     | 3.6V  |                 |                              | 12                  | -12                 |
|                                         |                 |                          |                              |       | 0.2V            | Vccio-0.2V                   | 0.1                 | -0.1                |
|                                         |                 |                          |                              |       | 0.4V            | Vccio-0.4V                   | 4                   | -4                  |
| LVCMOS15                                | -0.3V           | 0.35 x Vccio             | 0.65 x Vccio                 | 3.6V  |                 |                              | 8                   | -8                  |
|                                         |                 |                          |                              |       | 0.2V            | Vccio-0.2V                   | 0.1                 | -0.1                |
|                                         | 0.01/           |                          |                              | 0.4V  | 0.4V            | Vccio-0.4V                   | 2                   | -2                  |
| LVCMOS12                                | -0.3V           | 0.35 x Vccio             | 0.65 x Vccio                 | 3.6V  | 0.2V            |                              |                     | -4                  |
|                                         |                 |                          |                              |       |                 | Vccio-0.2V                   | 0.1                 | -0.1                |
| PCI33                                   | -0.3V           | 0.3 x Vccio              | 0.5 x Vccio                  | 3.6V  | 0.1 x<br>Vccio  | 0.9 x Vccio                  | 1.5                 | -0.5                |
| SSTL33_I                                | -0.3V           | V <sub>REF</sub> -0.2V   | V <sub>REF</sub> +0.2V       | 3.6V  | 0.7             | V <sub>CCIO</sub> -1.1V      | 8                   | -8                  |
| SSTL25_I                                | -0.3V           | V <sub>REF</sub> -0.18V  | V <sub>REF</sub> +0.18V      | 3.6V  | 0.54V           | V <sub>CCIO</sub> -<br>0.62V | 8                   | -8                  |
| SSTL25_II                               | -0.3V           | V <sub>REF</sub> -0.18V  | V <sub>REF</sub> +0.18V      | 3.6V  | NA              | NA                           | NA                  | NA                  |
| SSTL18_II                               | -0.3V           | V <sub>REF</sub> -0.125V | V <sub>REF</sub> +0.125<br>V | 3.6V  | NA              | NA                           | NA                  | NA                  |
| SSTL18_I                                | -0.3V           | V <sub>REF</sub> -0.125V | V <sub>REF</sub> +0.125<br>V | 3.6V  | 0.40V           | V <sub>CCIO</sub> -<br>0.40V | 8                   | -8                  |
| SSTL15                                  | -0.3V           | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V      | 3.6V  | 0.40V           | V <sub>CCIO</sub> -<br>0.40V | 8                   | -8                  |
| HSTL18_I                                | -0.3V           | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V      | 3.6V  | 0.40V           | V <sub>CCIO</sub> -<br>0.40V | 8                   | -8                  |
| HSTL18_II                               | -0.3V           | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V      | 3.6V  | NA              | NA                           | NA                  | NA                  |
| HSTL15_I                                | -0.3V           | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V      | 3.6V  | 0.40V           | V <sub>CCIO</sub> -<br>0.40V | 8                   | -8                  |
| HSTL15_II                               | -0.3V           | V <sub>REF</sub> -0.1V   | V <sub>REF</sub> + 0.1V      | 3.6V  | NA              | NA                           | NA                  | NA                  |

DS226-2.5J 36(48)

#### 注記:

[1]同じ Bank 内のすべての IO の合計 DC 電流制限(ソース電流とシンク電流を含む): 同じ Bank 内のすべての IO の合計電流は、n\*8mA を超えてはなりません。ここで、n は Bank からボンディングされる IO の数です。

## 3.3.5 差動 I/O の DC 電気特性

表 3-12 差動 I/O の DC 電気特性(LVDS)

| 名称                                 | 説明                                                                         | テスト条件                                                            | 最小値   | 標準<br>値 | 最大値   | 単位 |
|------------------------------------|----------------------------------------------------------------------------|------------------------------------------------------------------|-------|---------|-------|----|
| V <sub>INA</sub> ,V <sub>INB</sub> | 入力電圧(Input Voltage)                                                        | -                                                                | 0     | -       | 2.4   | V  |
| Vсм                                | コモンモード入力電圧(Input<br>Common Mode Voltage)                                   | -                                                                | 0.05  | -       | 2.35  | V  |
| V <sub>THD</sub>                   | 差動入力スレッショルド<br>(Differential Input Threshold)                              | 最小入力スイング                                                         | ±100  | -       | ±600  | mV |
| lin                                | 入力電流(Input Current)                                                        | Power On or Power<br>Off                                         | -     | -       | ±10   | μΑ |
| Vон                                | 出力 High 電圧(Output High<br>Voltage for V <sub>OP</sub> or V <sub>OM</sub> ) | R <sub>T</sub> = 100 Ω                                           | -     | -       | 1.6   | V  |
| VoL                                | 出力 Low 電圧(Output Low<br>Voltage for Vop or Vom)                            | R <sub>T</sub> = 100 Ω                                           | 0.9   | -       | -     | V  |
| Vod                                | 差動出力電圧(Output Voltage Differential)                                        | (V <sub>OP</sub> - V <sub>OM</sub> ), R <sub>T</sub> =100<br>Ω   | 250   | 350     | 450   | mV |
| $\Delta V_{\text{OD}}$             | 差動モード出力電圧の変化<br>(Change in V <sub>OD</sub> Between<br>High and Low)        | -                                                                | -     | -       | 50    | mV |
| Vos                                | コモンモード出力電圧<br>(Output Voltage Offset)                                      | (V <sub>OP</sub> + V <sub>OM</sub> )/2,<br>R <sub>T</sub> =100 Ω | 1.125 | 1.2     | 1.375 | V  |
| ΔVos                               | コモンモード出力電圧の変化<br>(Change in Vos Between High<br>and Low)                   | -                                                                | -     | -       | 50    | mV |
| Is                                 | 短絡電流                                                                       | V <sub>OD</sub> = 0V、出力短絡                                        | -     | -       | 15    | mA |

# 3.4 スイッチング特性

# 3.4.1 CFU のスイッチング特性

表 3-13 CFU のタイミングパラメータ

|              |                     |                                                                   | C9/I8 |      | C8/I7 |      | C7/I6 |      |    |
|--------------|---------------------|-------------------------------------------------------------------|-------|------|-------|------|-------|------|----|
| デバイス         | 名称                  | 説明                                                                | 最 小値  | 最大値  | 最 小値  | 最大値  | 最小値   | 最 大値 | 単位 |
|              | tLUT4_CFU           | LUT4 遅延(LUT4 delay)                                               | 0.27  | 0.40 | 0.31  | 0.46 | 0.39  | 0.58 | ns |
| GW2AR-<br>18 | tsr_cfu             | セット/リセットからレジ<br>スタ出力に至るまでの時間<br>(Set/Reset to Register<br>output) | 0.95  | 0.99 | 1.10  | 1.15 | 1.37  | 1.44 | ns |
|              | t <sub>CO_CFU</sub> | クロックからレジスタ出力<br>に至るまでの時間(Clock to<br>Register output)             | 0.17  | 0.20 | 0.20  | 0.23 | 0.25  | 0.29 | ns |

DS226-2.5J 37(48)

## 3.4.2 BSRAM のスイッチング特性

#### 表 3-14 BSRAM のタイミングパラメータ

|        |              |                              | C9/I8 |      | C8/I7 |      | C7/I6 |      |     |
|--------|--------------|------------------------------|-------|------|-------|------|-------|------|-----|
| デバイス   | 名称           | 説明                           | 最 小   | 最大   | 最小    | 最大   | 最小    | 最大   | 単位  |
|        |              |                              | 値     | 値    | 値     | 値    | 値     | 値    |     |
|        |              | クロックから読み出しアド                 |       |      |       |      |       |      |     |
| t      | toogr popage | レス/データの出力に至る                 | 1.95  | 1.95 | 2.26  | 2.26 | 2.83  | 2.83 | ns  |
|        | tcoad_bsram  | までの時間(Clock to output        | 1.95  | 1.90 |       | 2.20 |       |      |     |
| GW2AR- |              | from read address/data)      |       |      |       |      |       |      |     |
| 18     |              | クロックから出力レジスタ                 |       |      |       |      |       | 0.38 |     |
|        | tooon nonuu  | の出力に至るまでの時間                  | 0.26  | 0.26 | 0.31  | 0.31 | 0.38  |      | ns  |
|        | tcoor_bsram  | (Clock to output from output | 0.20  | 0.20 | 0.31  | 0.31 | 0.38  |      | 113 |
|        |              | register)                    |       |      |       |      |       |      |     |

# 3.4.3 DSP のスイッチング特性

### 表 3-15 DSP のタイミングパラメータ

|              |           | (3-13 D31 V)/-1 CV/                                                                | C9/I8 |      | C8/I7 |      | C7/I6 |      |    |
|--------------|-----------|------------------------------------------------------------------------------------|-------|------|-------|------|-------|------|----|
| デバイス         | 名称        | 説明                                                                                 | 最小値   | 最大値  | 最小値   | 最大値  | 最小値   | 最大値  | 単位 |
| GW2AR-<br>18 | tcoir_dsp | クロックから入力レジスタの出力に至る<br>までの時間(Clock to<br>output from input<br>register)             | 0.20  | 0.22 | 0.24  | 0.25 | 0.30  | 0.32 | ns |
|              | tcopr_dsp | クロックからパイプ<br>ラインレジスタの出<br>力に至るまでの時間<br>(Clock to output from<br>pipeline register) | 0.06  | 0.07 | 0.07  | 0.08 | 0.09  | 0.10 | ns |
|              | tcoor_dsp | クロックから出力レジスタの出力に至る<br>までの時間(Clock to<br>output from output<br>register)            | 0.03  | 0.04 | 0.04  | 0.04 | 0.05  | 0.05 | ns |

#### 表 3-16 DSP の最大周波数仕様

| デバイス     | モード                      | 最大周波数 | 単位    |     |  |  |  |
|----------|--------------------------|-------|-------|-----|--|--|--|
|          | -C - 1                   | C8/I7 | C7/I6 | 半江  |  |  |  |
| GW2AR-18 | 9 x 9 Multiplier         | 275   | 220   | MHz |  |  |  |
|          | 18 x 18 Multiplier       | 275   | 220   | MHz |  |  |  |
|          | 18 x 18 Multiply-Add/sub | 265   | 211   | MHz |  |  |  |

DS226-2.5J 38(48)

## 3.4.4 Gearbox のスイッチング特性

表 3-17 Gearbox のタイミングパラメータ

| デバイス     | 名称                    | 説明                                           | 最大値  | 単位   |
|----------|-----------------------|----------------------------------------------|------|------|
|          | FMAX <sub>IDDR</sub>  | 1:2 Gearbox 入力の場合における<br>IO の最大シリアルレート       | 400  | Mbps |
|          | FMAX <sub>IDES4</sub> | 1:4 Gearbox 入力の場合における<br>IO の最大シリアルレート       | 800  | Mbps |
|          | FMAX <sub>IDES7</sub> | 1:7 Gearbox 入力の場合における<br>IO の最大シリアルレート       | 1000 | Mbps |
| GW2AR-18 | FMAXIDESX             | 1:8/1:10 Gearbox 入力の場合にお<br>ける IO の最大シリアルレート | 1200 | Mbps |
| GWZAR-10 | FMAXoddr              | 2:1 Gearbox 出力の場合における<br>IO の最大シリアルレート       | 400  | Mbps |
|          | FMAX <sub>OSER4</sub> | 4:1 Gearbox 出力の場合における<br>IO の最大シリアルレート       | 800  | Mbps |
|          | FMAX <sub>OSER7</sub> | 7:1 Gearbox 出力の場合における<br>IO の最大シリアルレート       | 1000 | Mbps |
|          | FMAXoserx             | 8:1/10:1 Gearbox 出力の場合における IO の最大シリアルレート     | 1200 | Mbps |

# 3.4.5 クロックおよび I/O のスイッチング特性

表 3-18 外部スイッチング特性

| to the                              | 説明 デバイス                            | ゴバノフ         | C8/I7 |      | C7/I6 | 単位   |    |
|-------------------------------------|------------------------------------|--------------|-------|------|-------|------|----|
| 名称                                  |                                    | プハイス         | 最小値   | 最大値  | 最小値   | 最大値  | 中亚 |
| Pin-LUT-Pin<br>Delay <sup>[1]</sup> | Pin(IOxA) to<br>Pin(IOxB)<br>delay | GW2A(2AR)-18 | -     | 3.83 | -     | 4.59 | ns |
| THCLKdly                            | HCLK tree<br>delay                 | GW2A(2AR)-18 | -     | 0.82 | -     | 0.98 | ns |
| TGCLKdly                            | GCLK tree<br>delay                 | GW2A(2AR)-18 | -     | 1.77 | -     | 2.12 | ns |

#### 注記:

● <sup>[1]</sup>テスト条件: V<sub>CCIO</sub>=3.3V、V<sub>CCX</sub>=3.3V、LVCMOS33、8mA、15pF の負荷。

DS226-2.5J 39(48)

## 3.4.6 オンチップオシレータのスイッチング特性

表 3-19 オンチップオシレータのパラメータ

| 名称              | 説明                                 | 最小値       | 標準値       | 最大値       |
|-----------------|------------------------------------|-----------|-----------|-----------|
|                 | オシレータの出力<br>周波数(0 ~ +85℃ <b>)</b>  | 106.25MHz | 125MHz    | 143.75MHz |
| fmax            | オシレータの出力<br>周 波 数 (-40 ~<br>+100℃) | 100MHz    | 125MHz    | 150MHz    |
| t <sub>DT</sub> | 出力クロックのデ<br>ューティサイクル               | 43%       | 50%       | 57%       |
| topuit          | 出力クロックの周<br>期ジッタ                   | 0.01UIPP  | 0.012UIPP | 0.02UIPP  |

## 3.4.7 PLL のスイッチング特性

### 表 3-20 PLL のタイミングパラメータ

| 名称                              | 3-20 FLE のタイ ミンクバファータ<br>説明                       | GW2AR-18                                |       |       |     |
|---------------------------------|---------------------------------------------------|-----------------------------------------|-------|-------|-----|
|                                 |                                                   | C9/I8                                   | C8/I7 | C7/I6 | 単位  |
| FINMAX                          | Maximum Input Clock Frequency                     | 500                                     | 500   | 400   | MHz |
| FINMIN                          | Minimum Input Clock Frequency                     | 3                                       | 3     | 3     | MHz |
| FPFDMAX                         | Maximum Frequency at the Phase Frequency Detector | 500                                     | 500   | 400   | MHz |
| FPFDMIN                         | Minimum Frequency at the Phase Frequency Detector | 3                                       | 3     | 3     | MHz |
| FINJITTER                       | Maximum Input Clock Period Jitter                 | < 20% of clock input period or 1 ns Max |       |       |     |
| FINDUTY                         | Minimum Allowable Input Duty Cycle:<br>3-49 MHz   | 25                                      | 25    | 25    | %   |
|                                 | Minimum Allowable Input Duty Cycle: 50-199 MHz    | 30                                      | 30    | 30    | %   |
|                                 | Minimum Allowable Input Duty Cycle: 200-399 MHz   | 35                                      | 35    | 35    | %   |
| FVCOMIN                         | Minimum PLL VCO Frequency                         | 500                                     | 500   | 400   | MHz |
| F <sub>V</sub> COMAX            | Maximum PLL VCO Frequency                         | 1250                                    | 1250  | 1000  | MHz |
| Тѕтатрнаоггѕет                  | Static Phase Offset of the PLL Outputs            | +/-50                                   | +/-50 | +/-50 | ps  |
| TJITTER_CCJ_HCLK <sup>[3]</sup> | PLL Output cycle-cycle Jitter Thru<br>HCLK≫100MHz | <300                                    | <300  | <300  | ps  |

DS226-2.5J 40(48)

| 名称                          | 説明                                                 | GW2AR-18                                |         |       |     |
|-----------------------------|----------------------------------------------------|-----------------------------------------|---------|-------|-----|
|                             |                                                    | C9/I8                                   | C8/I7   | C7/I6 | 単位  |
|                             | PLL Output cycle-cycle Jitter Thru<br>HCLK <100MHz | <30                                     | <30     | <30   | mUI |
|                             | PLL Output cycle-cycle Jitter Thru<br>PCLK≫100MHz  | <400                                    | <400    | <400  | ps  |
|                             | PLL Output cycle-cycle Jitter Thru<br>PCLK<100MHz  | <40                                     | <40     | <40   | mUI |
| TJITTER_PJ_PCLK             | PLL Output period Jitter Thru HCLK ≥ 100MHz        | <300                                    | <300    | <300  | ps  |
|                             | PLL Output period Jitter Thru HCLK <100MHz         | <30                                     | <30     | <30   | mUI |
|                             | PLL Output period Jitter Thru PCLK ≥ 100MHz        | <400                                    | <400    | <400  | ps  |
|                             | PLL Output period Jitter Thru PCLK <100MHz         | <40                                     | <40     | <40   | mUI |
| Тоитриту <sup>[1],[4]</sup> | PLL Output Clock Duty Cycle Precision              | <50                                     | <50     | <50   | mUI |
| TLOCKMAX                    | PLL Maximum Lock Time                              | 1                                       | 1       | 1     | ms  |
| FOUTMAX                     | PLL Maximum Output Frequency                       | 625                                     | 625     | 500   | MHz |
| Foutmin <sup>[2]</sup>      | PLL Minimum Output Frequency                       | 3.90625                                 | 3.90625 | 3.125 | MHz |
| Textfdvar                   | External Clock Feedback Variation                  | < 20% of clock input period or 1 ns Max |         |       |     |
| RSTMINPULSE                 | Minimum Reset Pulse Width                          | 10                                      | 10      | 10    | ns  |

#### 注記:

- [1] これらのテスト値は整数分周に基づいています。
- <sup>[2]</sup> カスケードモードでは、複数の分周器を直列に接続することで、より低い出力周 波数を得ることができます。
- <sup>[3]</sup> 出力ジッタは入力ソースに関連しています。これらのテスト値は、低ジッタ水晶 発振器を入力ソースとして使用した場合に基づいています。
- [4] IO 上のデューティサイクルはクロックツリーの影響も受けます。

# 3.5 コンフィギュレーション・インターフェースのタイミン グ仕様

GW2AR シリーズ FPGA 製品は、MSPI、SSPI、CPU、SERIAL を含

DS226-2.5J 41(48)

む GowinCONFIG コンフィギュレーション・モードをサポートしています。詳細については、『Gowin FPGA 製品プログラミング・コンフィギュレーション ユーザーガイド(UG290)』を参照してください。

DS226-2.5J 42(48)

# **4**デバイス購入情報

# 4.1 デバイス・オーダー・コード

#### 注記:

- デバイスのパッケージおよびピン数の詳細については、1.2 製品情報一覧を参照してください。
- 同じスピードグレードの LittleBee ファミリーと Arora ファミリーのデバイスは、異なる速度を持っています。
- Gowin デバイスのスピードグレードは、C8/I7 などの二重ラベルでマークされます。 チップはインダストリアルグレードの規格で選別されたため、インダストリアル・ア プリケーション(I)とコマーシャル・アプリケーション(C)の両方に対応できます。イ ンダストリアルグレードの最高温度は 100℃、コマーシャルグレードの最高温度は 85℃であるため、チップの、コマーシャル・アプリケーションでのスピードグレード が 8 の場合、インダストリアル・アプリケーションでのスピードグレードは 7 にな ります。

#### 図 4-1 デバイス・オーダー・コード - ES



DS226-2.5J 43(48)



# 4.2 デバイスパッケージのマーク例

GOWIN セミコンダクターのチップの表面にデバイス情報が印刷されています(② 4-3)。



## 注記:

• 「「上の右図の一行目と二行目は両方とも「Part Number」(部品番号)です。

DS226-2.5J 44(48)

- [2] Date Code の 5 番目の文字は、デバイスのバージョンを示します。
- 「<sup>3</sup>」パッケージのマークに **Gowin** ロゴが付いているかどうかは、パッケージタイプ、パッケージサイズ、部品番号の長さによって決まります(上記の図はパッケージマークの一例にすぎません)。

DS226-2.5J 45(48)

5本マニュアルについて 5.1マニュアルの内容

# 5本マニュアルについて

## 5.1 マニュアルの内容

本マニュアルは、ユーザーが GOWIN セミコンダクターGW2AR シリーズ FPGA 製品を使いこなせるよう、その特徴、リソース情報、内部構造、電気特性、コンフィギュレーション・インターフェースのタイミング、及びデバイス購入情報について説明しています。

## 5.2 関連ドキュメント

**GOWIN** セミコンダクターのホームページ <u>www.gowinsemi.com/ja</u>から、以下の関連ドキュメントがダウンロード、参考できます:

- GW2AR シリーズ FPGA 製品データシート(<u>DS226</u>)
- Gowin FPGA 製品プログラミング・コンフィギュレーション ユーザーガイド(<u>UG290</u>)
- **GW2AR** シリーズ **FPGA** 製品パッケージ及びピンアウト ユーザーガイド(**UG229**)
- GW2AR-18 デバイス Pinout(<u>UG115</u>)

# 5.3 用語、略語

本マニュアルで使用される用語、略語、及びその意味を表 5-1 に示します。

表 5-1 用語、略語

| 用語、略語 | 正式名称                              | 意味                  |
|-------|-----------------------------------|---------------------|
| ALU   | Arithmetic Logic Unit             | 算術論理演算装置            |
| BSRAM | Block Static Random Access Memory | ブロック SRAM           |
| CFU   | Configurable Function Unit        | コンフィギャラブル機能ユ<br>ニット |

DS226-2.5J 46(42)

5 本マニュアルについて 5.3 用語、略語

| 用語、略語 | 正式名称                                       | 意味                                     |
|-------|--------------------------------------------|----------------------------------------|
| CLS   | Configurable Logic Section                 | コンフィギャラブル論理セ<br>クション                   |
| CRU   | Configurable Routing Unit                  | コンフィギャラブル配線ユ<br>ニット                    |
| CS    | WLCSP(Wafer-Level Chip Scale Package)      | ウェハーレベル CSP                            |
| DCS   | Dynamic Clock Selector                     | ダイナミック・クロック・<br>セレクタ                   |
| DP    | True Dual Port 16K BSRAM                   | 16K のデュアル・ポート<br>BSRAM                 |
| DQCE  | Dynamic Quadrant Clock Enable              | ダイナミック・クォドラン<br>ト・クロック・イネーブル           |
| DSP   | Digital Signal Processing                  | デジタル信号処理                               |
| EQ    | ELQFP(E-pad Low-profile Quad Flat Package) | E-pad ロープロファイル・<br>クワッド・フラット・パッ<br>ケージ |
| FPGA  | Field Programmable Gate Array              | フィールド・プログラマブ<br>ル・ゲート・アレイ              |
| GPIO  | Gowin Programable IO                       | Gowin プログラマブル汎用<br>IO                  |
| IOB   | Input/Output Block                         | 入出力ブロック                                |
| LQ    | LQFP(Low-profile Quad Flat Package)        | ロープロファイル・クワッ<br>ド・フラット・パッケージ           |
| LUT4  | 4-input Look-up Table                      | 4入力ルックアップテーブル                          |
| MG    | MBGA(Micro Ball Grid Array<br>Package)     | マイクロ BGA パッケージ                         |
| PG    | PBGA(Plastic Ball Grid Array Package)      | プラスチック BGA パッケー<br>ジ                   |
| PLL   | Phase-locked Loop                          | 位相同期回路                                 |
| QN    | QFN(Quad Flat No-lead)                     | クワッドフラットノーリー<br>ドパッケージ                 |
| REG   | Register                                   | レジスタ                                   |
| SDP   | Semi Dual Port 16K BSRAM                   | 16Kのセミ・デュアル・ポート BSRAM                  |
| SDRAM | Synchronous Dynamic RAM                    | 同期ダイナミック RAM                           |
| SIP   | System in Package                          | システムインパッケージ                            |
| SP    | Single Port 16K BSRAM                      | 16K のシングル・ポート<br>BSRAM                 |
| SSRAM | Shadow Static Random Access<br>Memory      | 分散 SRAM                                |
| TDM   | Time Division Multiplexing                 | 時分割多重化                                 |
| UG    | UBGA(Ultra Ball Grid Array Package)        | ウルトラ BGA パッケージ                         |

DS226-2.5J 47(48)

# 5.4 テクニカル・サポートとフィードバック

GOWIN セミコンダクターは、包括的な技術サポートをご提供しています。使用に関するご質問、ご意見については、直接弊社までお問い合わせください。

ホームページ: www.gowinsemi.com/ja

E-mail: support@gowinsemi.com

DS226-2.5J 48(48)

