ENSA Marrakech 2024-2025

GE34 TP2

## Conception d'un additionneur et d'un additionneur/soustracteur sur FPGA

1) On veut écrire le code VHDL d'un circuit qui réalise l'addition à 4 bits. Les deux opérandes A et B sont à 4 bits et la somme, sum, est aussi à 4 bits. Il doit y avoir aussi la sortie cout qui indique le dépassement pour les nombres non signés et ovf qui indique l'overflow pour les nombres signés. La conception de l'additionneur doit se faire en structurelle à base de quatre additionneurs à un bit (fig. 1).



- a) Simulation
  - i. Créer un nouveau projet Add\_4bits dans le dossier C:\GE34\TP2\Add 4bits
  - ii. Écrire un fichier VHDL Add\_4bits.vhd qui fournit les fonctionnalités nécessaires de l'additionneur à 4 bits. L'entité du design est la suivante

```
library ieee;
use ieee.std_logic_1164.all;
entity add_4bits is
    port( A, B : in std_logic_vector(3 downto 0);
        sum : out std_logic_vector(3 downto 0);
        cout, ovf : out std_logic);
end add 4bits
```

- iii. Compiler le circuit et utiliser la simulation fonctionnelle pour vérifier le bon fonctionnement de l'additionneur.
- b) Implémentation sur la carte DE1 SOC
  - i. Créer un nouveau projet Add\_4bits\_DE1 dans le dossier C:\GE34\TP2\Add\_4bits\_DE1

ii. Écrire un fichier VHDL Add 4bits DE1 qui fournit les fonctionnalités nécessaires de l'additionneur de bits. Utiliser les switches SW7-4 et SW3-0 pour représenter les inputs A et B, respectivement. affiche la somme. LEDR(9) et LEDR(7) affichent respectivement ovf et cout.

L'entité du design est la suivante : library ieee; use ieee.std logic 1164.all; entity add 4bits DE1 is port( SW : in std logic vector(7 downto 0);

LEDR : out std logic vector(9 downto 0));

end add 4bits DE1;

- Compiler le circuit et le télécharger sur la carte FPGA. Tester le circuit en iii. manipulant les switches et en vérifiant les ledr.
- 2) On veut écrire le code VHDL d'un circuit qui réalise l'addition et la soustraction à 4 bits. Les deux opérandes A, B sont à 4 bits et la somme/soustraction, sum, est aussi à 4bits. Il doit y avoir aussi la sortie cout qui indique le dépassement pour les nombres non signés et ovf qui indique l'overflow pour les nombres signés. La conception de l'additionneur/soustracteur doit se faire en structurelle. Le circuit réalise la soustraction si OP=1 et effectue l'addition si OP=0

L'entité du design est la suivante

```
library ieee;
use ieee.std logic 1164.all;
entity Add Sub 4bits is
       port(A, B
                      : in std logic vector(3 downto 0);
             OP
                      : in std logic;
                      : out std logic vector(3 downto 0);
             Sum
                             : out std logic);
             cout, ovf
end Add Sub 4bits;
```

- c) Simulation
  - i. Créer un nouveau projet Add Sub 4bits dans le dossier C:\GE34\TP2\Add Sub 4bits
  - ii. Écrire un fichier VHDL Add Sub 4bits.vhd qui fournit les fonctionnalités nécessaires de l'additionneur/soustracteur à 4 bits
  - Compiler le circuit et utiliser la simulation fonctionnelle pour vérifier le iii. bon fonctionnement de l'additionneur/soustracteur.
- d) Implémentation sur la carte DE1 SOC
  - Créer un nouveau projet Add sub 4bits DE1 dans 1e dossier C:\GE34\TP2\Add Sub 4bits DE1
  - Add Sub 4bits DE1 ii. Écrire un fichier VHDL qui fournit fonctionnalités nécessaires de l'additionneur/soustracteur de 4 bits. Utiliser

les switches SW7-4 et SW3-0 pour représenter les inputs A et B, respectivement. SW9 précise la valeur de OP. LEDR3-0 affiche la somme. LEDR(9) et LEDR(7) affichent respectivement ovf et cout.

L'entité du design est la suivante :

```
library ieee;
use ieee.std_logic_1164.all;
entity Add_Sub_4bits_DE1 is
```

port( SW: in std\_logic\_vector(7 downto 0);

LEDR: out std logic vector(9 downto 0));

end Add Sub 4bits DE1;

iii. Compiler le circuit et le télécharger sur la carte FPGA. Tester le circuit en manipulant les switches et en vérifiant les ledr.