### Тема №4 "Транзисторно-транзисторные логические элементы"

Схемы, назначение компонентов, принцип работы, определение потенциалов в различных точках схем.

# **Транзисторно-транзисторные логические элементы с простым инвертором**

ЛЭ транзисторно-транзисторной логики (ТТЛ) явились результатом усовершенствования элементов ДТЛ. Их отличительной особенностью является наличие многоэмиттерного транзистора (МЭТ), включенного во входной цепи. В отличии от одноэмиттерных многоэмиттерные n-p-n — транзисторы имеют в базовой области p-типа несколько эмиттерных областей n<sup>+</sup>-типа. В элементах ТТЛ МЭТ включаются на входе и выполняют функцию диодной сборки (рис. 9,а), состоящей из (m+1)-го диодов, где m - число эмиттеров, равное числу входов. Таким образом, МЭТ можно представить в виде совокупности отдельных n-p-n — транзисторов, число которых равно числу эмиттеров (рис. 9,б). Все базовые области этих транзисторов соединены между собой и образуют базовый вывод МЭТ, а объединенные коллекторные области служат коллектором МЭТ. Условное графическое обозначение (УГО) четырехэмиттерного МЭТ показано на рис. 10,в.



#### Рис. 1.

Электронно-дырочный переход (ЭДП), образованный базовой и коллекторной областью МЭТ, можно использовать в качестве одного из диодов смещения, применяемых в ЛЭ ДТЛ с простым инвертором. При этом

схема ЛЭ 2И-НЕ имеет вид рис. 11,а. Если допустить снижение помехоустойчивости, то можно исключить и второй диод смещения (рис. 11,б).



Рис. 2.

При подаче хотя бы на один из входов полученного таким образом ЛЭ ТТЛ напряжения низкого уровня  $U^0$  соответствующий ему эмиттерный переход (или оба) открыт (смещен в прямом направлении). Если бы коллекторный переход МЭТ имел обратное смещение, что соответствовало бы нормальному активному режиму работы транзистора  $VT_1$ , то в коллекторной цепи МЭТ протекал бы коллекторный ток. Однако этого произойти не может, поскольку направление этого тока совпадает с направлением обратного тока базы транзистора  $VT_2$ , не превышающего значения  $I_{K50}$ . Следовательно, при открытом хотя бы одном эмиттерном переходе МЭТ его коллекторный переход также открыт и МЭТ оказывается в режиме насыщения при нулевом токе коллектора, благодаря чему транзистор  $VT_2$  находится в режиме отсечки, т.е. надежно закрыт и  $U_{Bыx} = U_{Balx}^1 \approx +E_{\Pi}$ .

Если на оба входа элемента (см. рис. 11,б) поданы напряжения высокого уровня  $U^1$ , то оба эмиттерных перехода МЭТ закрываются, а ток базы МЭТ через открытый коллекторный переход втекает в базу транзистора  $VT_2$ . МЭТ переходит в активный инверсный режим работы, а транзистор  $VT_2$  — в режим насыщения, который обеспечивается выбором нужных значений сопротивлений резисторов R1 и  $R_K$ . На выходе элемента формируется напряжение низкого уровня  $U_{вых} = U^0 = U_{K Энас2} \approx 0,1 \dots 0,3$  В.

ЛЭ ТТЛ с простым инвертором целесообразно использовать в тех случаях, когда не требуется высокая помехоустойчивость и повышенная нагрузочная способность.

# Транзисторно-транзисторные логические элементы со сложным инвертором

Из-за недостатков, присущих простому инвертору, большинство ЛЭ ТТЛ малой и средней степени интеграции строятся по схеме со сложным инвертором. Схема, показанная на рис. 12,а, состоит из входной части, реализующей логическую функцию 2И и выполненной на элементах VT<sub>1</sub> (МЭТ) и резисторе R1, и сложного инвертора (VT<sub>2</sub> ... VT<sub>4</sub>, R2, R4). Диоды VD<sub>1</sub> и VD<sub>2</sub> называются демпфирующими или антизвонными. Они заперты для входных сигналов положительной полярности и открываются только при поступлении на входы отрицательных напряжений, ограничивая уровень отрицательных помех до уровня падения напряжения на открытом диоде, предотвращая тем самым ложное срабатывание ЛЭ.



Рис. 3.

Рассмотрим передаточную характеристику (ПХ) ЛЭ, показанную на рис. 12,6. На один из входов (например  $x_2$ ) подадим напряжение высокого уровня  $U^1$ , а на втором ( $x_1$ ) будем плавно изменять напряжение  $U_{\rm Bx}$  от 0 до  $U^1$ . При  $U_{\rm Bx}=0$  транзисторы  $VT_2$  и  $VT_4$  закрыты, а  $VT_3$  и  $VD_3$  открыты и

$$U_{\text{вых}}^1 = E_{\pi} - I_{\text{Б3}} R2 - U_{\text{БЭо3}} - U_{\text{До3}}.$$

При повышении напряжении  $U_{\text{вх}}$  до значения  $U_{\text{вх.от2}}$  ( $\approx$  0,6 B) эмиттерный переход  $VT_2$  окажется на грани отпирания:

$$U_{\text{B}\ni 2} = U_{\text{Bx.or2}} + U_{\text{K}\ni \text{Hac1}} \approx U_{\text{B}\ni 3}.$$

При дальнейшем увеличении входного напряжения транзистор  $VT_2$  открывается, и его коллекторный  $I_{K2}$  и эмиттерный  $I_{32}$  токи увеличиваются с ростом  $U_{Bx}$ . Пока напряжение  $U_{R3} = I_{32}$   $R3 < U_{5334} \approx 0,6$  В, транзистор  $VT_4$  остается закрытым. В то же время увеличивающийся коллекторный ток  $I_{K2}$  вызывает рост напряжения на резисторе R2, что вызывает снижение высокого уровня выходного напряжения. На  $\Pi X$  образуется спад.

Когда напряжение  $U_{\text{вх}}$  достигнет значения  $U^0_{\text{пор}}$ , начинает отпираться транзистор  $VT_4$ , крутизна спада выходного напряжения резко увеличивается и ЛЭ переключается из состояния 1 в состояние 0. При  $U_{\text{вх}} = U^1_{\text{пор}}$  транзистор  $VT_4$  переходит в режим насыщения, а  $VT_1$  — в активный инверсный режим работы.

Недостатком ЛЭ, схема которого дана на рис. 12,а, является его низкая помехоустойчивость. Любая помеха напряжением от  $U_{\text{вх.от2}}$  до  $U_{\text{пор}}^0$ , накладывающаяся на входное напряжение  $U_{\text{вх}}^0$ , наложится и на выходное напряжение  $U_{\text{вых}}^1$  в инвертированном виде с коэффициентом передачи  $K_{\Pi}$ =R2/R3. Поэтому в более поздних разработках ЛЭ ТТЛ резистор R3 заменен цепочкой, состоящей из элементов VT<sub>5</sub>, R3′, R3″ (рис. 13).



Рис. 4.

Принцип действия этой цепочки заключается в следующем. При закрытых транзисторах  $VT_2$  и  $VT_4$  транзистор  $VT_5$  также закрыт, и эмиттерный переход  $VT_4$  шунтируется большим суммарным сопротивлением корректирующей цепочки  $VT_5$ ,  $R3^{'}$ ,  $R3^{''}$ . Таким образом, последовательно с эмиттерным переходом транзистора  $VT_2$  оказывается включен эмиттерный переход транзистора  $VT_4$ , шунтируемый значительно большим суммарным сопротивлением корректирующей цепочки. Отпирание транзистора  $VT_2$  в такой схеме возможно лишь в том случае, если потенциал базы  $VT_2$  превысит значение, превышающее сумму двух пороговых напряжений отпирания транзисторов ( $\approx 1,2$  В). При отпирании транзистора  $VT_2$  большая часть его эмиттерного тока будет втекать в базу транзистора  $VT_4$ , форсируя его отпирание и переход в режим насыщения, после чего в режим насыщения перейдет и транзистор  $VT_5$ .

Помимо коррекции ПХ (устранение спада) корректирующая цепочка  $VT_5$ ,  $R3^{'}$ ,  $R3^{''}$ , отбирая часть эмиттерного тока транзистора  $VT_2$ , уменьшает степень насыщения транзистора  $VT_4$ , повышая тем самым быстродействие ЛЭ.

Нагрузочная способность ЛЭ ТТЛ зависит от входных токов нагрузочных элементов. Если в качестве нагрузки используются такие же ЛЭ

ТТЛ, то нагрузочная способность будет зависеть от токов эмиттеров МЭТ. Эти токи определяются сопротивлением резистора R1: чем больше R1, тем меньше токи  $I_9$  МЭТ и тем выше нагрузочная способность. Но от R1 зависят также и токи баз транзисторов  $VT_2$  и  $VT_4$  нагружаемого ЛЭ: с увеличением сопротивления R1 они уменьшаются, что вызывает в конечном итоге уменьшение эмиттерного тока  $VT_4$  и, следовательно, уменьшение  $K_{pas}$ .

Током базы  $VT_4$  является эмиттерный ток транзистора  $VT_2$ , поэтому в ЛЭ со сложным инвертором сопротивление резистора R1 можно сделать значительно больше по сравнению с его значением в ЛЭ с простым инвертором, что приводит к уменьшению входных токов. Повышенная нагрузочная способность ЛЭ со сложным инвертором обусловлена также низким выходным сопротивлением схемы как в режиме логического нуля, так и в режиме логической единицы: малым выходным сопротивлением насыщенного транзистора  $VT_4$  (при закрытом  $VT_3$ ) и малым выходным сопротивлением эмиттерного повторителя (при закрытом  $VT_4$ ).

### Транзисторно-транзисторные логические элементы с диодами Шоттки

К настоящему времени разработано большое количество модификаций ЛЭ ТТЛ, связанных с повышением нагрузочной способности, уменьшением задержек распространения сигналов, обеспечением возможности объединения выходов ЛЭ, уменьшением потребляемой мощности, расширением выполняемых функций, увеличением помехоустойчивости и т. п.

В ЛЭ ТТЛ большинство транзисторов (особенно VT<sub>2</sub> и VT<sub>4</sub>) при переключениях вводятся в режим глубокого насыщения, что приводит к увеличению времени задержки (т.е. снижению быстродействия) за счет времени рассасывания неосновных носителей и к завышенной потребляемой мощности. Применение вместо обычных диодов и транзисторов диодов и транзисторов Шоттки (ЛЭ ТТЛШ) исключает насыщение транзисторов и позволяет сократить время задержки распространения сигнала до 3...5 нс.



Рис. 5.

Электрическая схема и принцип работы ЛЭ ТТЛШ, приведенного на рис. 14, аналогичны ТТЛ-элементу показанному на рис. 13. Инвертор на транзисторе VT<sub>7</sub> позволяет перевести ЛЭ в высокоимпедансное состояние при подаче на вход  $x_3$  напряжения высокого уровня. При этом транзистор VT<sub>7</sub> входит в режим насыщения, а потенциал коллектора VT<sub>2</sub> снижается до уровня  $U_{K2} = U_{K3\text{нас}} \approx 0.2\text{B}$ , в результате чего транзисторы VT<sub>5</sub> и VT<sub>3</sub> оказываются запертыми. Транзистор VT<sub>4</sub> также будет закрыт, поскольку даже в случае  $x_1 = x_2 = U^1$  коллекторный ток транзистора VT<sub>1</sub> будет протекать не через эмиттерный, а через коллекторный переход транзистора VT<sub>2</sub> и насыщенный транзистор VT<sub>7</sub>.

В приведенной схеме только транзистор  $VT_3$  формируется без барьера Шоттки, т.к. он не работает в режиме насыщения. Это обеспечивается введением в выходной каскад резистора R6, через который отводится часть эмиттерного тока транзистора  $VT_5$ .

Использование барьера Шоттки в многоэмиттерном транзисторе  $VT_1$  способствует уменьшению инверсного коэффициента передачи тока базы  $\beta_i$  и, следовательно, эмиттерных токов МЭТ при его работе в активном инверсном режиме, что приводит к увеличению нагрузочной способности элемента в состоянии «выключено» ( $U_{\text{вых}} = U^1$ ).