# Prova Finale (Progetto di Reti Logiche)

## Professor Palermo Gianluca

| Cognome e nome  | Matricola | Codice persona |
|-----------------|-----------|----------------|
| Rossi Christian | 955333    | 10736464       |
| Rampone Matteo  | 935349    | 10702030       |

# **Sommario**

| Introduzione                              | 2 |
|-------------------------------------------|---|
| Scopo del progetto                        | 2 |
| Specifiche                                |   |
| Înterfaccia                               |   |
| Architettura                              | 4 |
| Descrizione della macchina a stati finiti | 4 |
| Descrizione degli stati della FSM         | 4 |
| READ_CHAN                                 | 5 |
| READ_MEM_ADDR                             |   |
| ASK_MEM                                   |   |
| WAIT_MEM                                  |   |
| READ_MEM                                  |   |
| SET_OUTPUT_CHAN                           |   |
| PUSH_OUTPUT                               |   |
| RESET_OUTPUT                              |   |
| Risultati ottenuti                        | 6 |
| Analisi dei Test Bench                    |   |
| Individuazione delle criticità            |   |
| Test Bench #3                             |   |
| Test Bench #5                             | 7 |
| Conclusioni                               | 8 |
| Risoluzione delle criticità               | 8 |
| Ottimizzazione                            | 8 |
| Risultati della sintesi                   | 8 |

## **Introduzione**

## Scopo del progetto

Lo scopo del progetto è creare una macchina in grado di leggere una sequenza di bit in ingresso, interpretarla come indice di un canale assieme a un indirizzo di memoria e esporre il dato salvato in memoria sul canale specificato.

### **Specifiche**

Quando viene attivato il segnale di start: il componente dovrà leggere due bit che indicano il canale su cui mandare il dato in memoria. Dopodiché leggerà un numero di bit variabile (massimo sedici) da interpretare come indirizzo di memoria da cui recuperare il dato in lettura. Successivamente alla lettura del dato dalla memoria esso verrà esposto sul canale di uscita selezionato in precedenza rivelando eventuali valori passati precedentemente esposti sui canali rimanenti.

#### Interfaccia

L'interfaccia del componente dovrà essere la seguente:

```
ENTITY project reti logiche IS
PORT (
     i clk: IN STD LOGIC;
     i_rst : IN STD_LOGIC;
     i start: IN STD LOGIC;
     i w: IN STD LOGIC;
     o_z0: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
     o_z1: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
     o_z2: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
     o_z3: OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
     o done: OUT STD LOGIC;
     o_mem_addr: OUT STD_LOGIC_VECTOR(15 DOWNTO 0);
     i mem data: IN STD LOGIC VECTOR(7 DOWNTO 0);
     o mem we: OUT STD LOGIC;
     o mem en: OUT STD LOGIC
);
END project_reti_logiche;
```

### Nello specifico:

```
    i_clk
        è il segnale di CLOCK in ingresso generato dal Test
Bench.
        i_rst
        è il segnale di RESET che inizializza la macchina
        pronta per ricevere il primo segnale di START.
        è il segnale di START generato dal Test Bench.
```

*i\_w* è il segnale W precedentemente descritto e generato dal Test Bench.

o\_z0, o\_z1, o\_z2, o\_z3 sono i quattro canali di uscita.

*o\_done* è il segnale di uscita che comunica la fine dell'elaborazione.

o\_mem\_addr è il segnale (vettore) di uscita che manda l'indirizzo alla memoria.

*i\_mem\_data* è il segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura.

o\_mem\_en è il segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura).

o\_mem\_we è il segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poter scriverci. Per leggere da memoria esso deve essere 0.

## **Architettura**

### Descrizione della macchina a stati finiti

Come da specifica, il componente riceve un segnale di RESET tutte le volte che viene inizializzato.

Nel momento in cui il segnale di START viene settato a 1 vengono letti i 2 bit del canale di uscita e i successivi bit di memoria.

Appena START torna a 0 viene conclusa la lettura dell'indirizzo di memoria e si passa alla lettura del dato in memoria.

Una volta che il dato è stato salvato nel canale corretto viene settato a 1 il segnale di DONE e vengono mostrati i valori effettivi dei canali di uscita.

Al ciclo di clock successivo il segnale di DONE torna a 0 ed è possibile leggere un nuovo dato oppure effettuare un RESET.

N.B.: Il componente ammette segnali di reset asincroni.

### Descrizione degli stati della FSM



#### READ\_CHAN

È lo stato iniziale e di reset del componente. In questo stato il componente attende il segnale *i\_start* ad alto e, successivamente, immagazzina in un registro la sequenza di 2 bit che caratterizza il canale di uscita della macchina.

Una volta letti i 2 bit di canale il componente passa allo stato di READ\_MEM\_ADDR.

#### READ\_MEM\_ADDR

In questo stato il componente legge una stringa di bit da *i\_w*, che rappresenta l'indirizzo di memoria da cui recuperare il dato, fino a che il segnale *i\_start* è alto.

Quando il segnale di *i\_start* torna a basso, la macchina passa allo stato ASK MEM.

#### ASK\_MEM

In questo stato il componente si interfaccia con il modulo di memoria settando *o\_mem\_en* ad alto. Il segnale *o\_mem\_addr* riporta l'indirizzo memorizzato allo stato precedente.

A questo punto il componente passa allo stato di WAIT\_MEM.

#### WAIT\_MEM

In questo stato viene attesa per un ciclo di clock l'elaborazione del dato in uscita dalla memoria. Viene inoltre resettato a basso il segnale *o\_mem\_en*.

Allo scadere del ciclo di clock il componente passa allo stato di READ\_MEM.

#### READ\_MEM

In questo stato il componente memorizza il valore in uscita dal modulo di memoria e effettua una transizione allo stato di SET\_OUTPUT\_CHAN.

#### SET\_OUTPUT\_CHAN

In questo stato il componente aggiorna il valore effettivo del canale scelto nello stato READ\_CHAN. Dopodiché' viene effettuata una transizione allo stato PUSH\_OUTPUT.

#### **PUSH OUTPUT**

In questo stato vengono propagati i valori effettivi dei segnali sui canali in uscita  $o_z X$  e viene impostato ad alto il segnale  $o_z done$ .

Viene poi effettuata una transizione a RESET\_OUTPUT.

#### RESET\_OUTPUT

In questo stato vengono resettati i segnali dei canali in uscita  $o_z X$  e viene impostato a basso il segnale  $o_z done$ .

Viene poi effettuata una transizione a READ\_CHAN.

## Risultati ottenuti

#### Analisi dei Test Bench

Tutti i test bench forniti dal docente passano lo step di simulazione. Abbiamo convenuto che, tra i vari test forniti, i più sofisticati e meritevoli di una analisi approfondita fossero il test bench due ed il test bench cinque.

#### Individuazione delle criticità

Le criticità fondamentali che su cui ci siamo concentrati durante lo sviluppo di questo progetto sono state:

- La lettura e interpretazione dell'indirizzo di memoria da cui recuperare i dati in RAM.
- La gestione della funzione di reset nel modulo.
- La permanenza dei dati letti su canali non selezionati.

#### Test Bench #3



Time: 58.203.737 ps

Questo test valuta le performance del modulo sotto due punti di vista:

- Usando lunghezze "utili" di *i\_w* diverse viene verificato che il modulo sintetizzato costruisce e interpreta correttamente l'indirizzo di memoria da cui leggere i dati.
- Vengono usati vari canali di uscita, con alcune ripetizioni. Si verifica così che sia la permanenza dei dati precedentemente letti che la sovrascrizione di un canale precedentemente usato funzionano correttamente.

### **Test Bench #5**



Time: 62.603.737 ps

Questo test valuta le performance del modulo sotto un punto di vista aggiuntivo rispetto a quelli visti in precedenza:

• In questo test bench viene inviato un segnale di reset al modulo. Viene così appurato che la funzione di reset sintetizzata riporta il modulo a uno stato "pulito" senza problemi.

## **Conclusioni**

#### Risoluzione delle criticità

Rispetto alle criticità evidenziate nella sezione precedente, le soluzioni applicate sono state:

- L'aggiunta di uno stato di "wait" per mitigare il tempo di accesso ai dati nella RAM, stimabile a 2 ns.
- Un segnale di reset processato in modo asincrono che resetti tutti i segnali interni al modulo
- L'utilizzo di segnali intermedi e un meccanismo di accoppiamento e disaccoppiamento tra il dato letto e il valore riportato in uscita.

#### Ottimizzazione

A nostro avviso il modulo presenta un sufficiente grado di ottimizzazione. Date le strutture dati usate non sembra possibile una ulteriore crasi degli stati della macchina. Notiamo tuttavia che sarebbe possibile condensare lo stato READ\_CHAN con READ\_MEM\_ADDR a patto di usare una struttura dati diversa, ma per idiomaticità e chiarezza degli stati abbiamo preferito tenerli separati.

#### Risultati della sintesi

Su tutti i test bench forniti, il componente sintetizzato supera correttamente le tre tipologie di simulazione possibili:

- Behavioural.
- Post-Synthesis Functional.
- Post-Synthesis Timing.