

מרכז מחקר למערכות VLSI הפקולטות להנדסת חשמל ומדעי המחשב

# VLSI – המעבדה ל

### מעבדה 2, 3

## ארכיטקטורת VLSI להאצת מערכת לומדת ממומשת ב- SystemVerilog

### <u>מהדורה חדשה - הערות נא לשלוח ל-goel@ee</u>

כל הערה תתקבל בברכה! 11: 57 04/08/2022 - עדכון אחרון נכתב עייי גואל סמואל עודכן עייי מיכאל שלפמן

https://vlsi.eelabs.technion.ac.il/
מסמך זה כתוב בלשון זכר ע"מ להקל על הכתיבה אך מתייחס לנשים ולגברים כאחד.
עמכם הסליחה .

הטכניון - מכון טכנולוגי לישראל. הפקולטה להנדסת חשמל.



### הנחיות בטיחות לסטודנטים במעבדות לאלקטרוניקה

#### כללי:

תמצית הנחיות בטיחות מובאת לידיעת הסטודנטים כאמצעי למניעת תאונות בעת ביצוע ניסויים ופעילות במעבדות לאלקטרוניקה של הפקולטה להנדסת חשמל. מטרתן להפנות תשומת לב לסיכונים הכרוכים בפעילויות המעבדה, כדי למנוע סבל לאדם ונזק לציוד.

אנא קיראו הנחיות אלו בעיון ופעלו בהתאם להן.

#### מסגרת הבטיחות במעבדה:

- אין לקיים ניסויים במעבדה ללא קבלת ציון עובר בקורס הבטיחות. •
- לפני התחלת הניסויים יש להתייצב בפני מדריך הניסוי לקבלת הנחיות בטיחותותדריך ראשוני...
  - אין לקיים ניסויים במעבדה ללא השגחת מדריך.
- מדריך הניסוי אחראי להסדרים בתחום פעילותכם במעבדה; הטו אוזן קשבת להוראותיו ונהגו על פיהן..

#### צשו ואל תעשו:

- יש לידע את המדריך על מצב מסוכן וליקויים במעבדה או בסביבתה הקרובה.
- לא תיעשה במזיד ובלי סיבה סבירה פעולה העלולה לסכן את הנוכחים. במעבדה..
  - . אסור להשתמש לרעה בכל אמצעי או התקן שסופק או הותקן במעבדה.
- היאבקות, קטטה והשתטות אסורים. מעשי קונדס מעוררים לפעמים צחוק אך הם עלולים לגרום לתאונה.

- אין להשתמש בתוך המעבדה בסמים או במשקאות אלכוהוליים, או להיות תחת השפעתם..
  - אין לעשן במעבדה ואין להכניס דברי מאכל או משקה. 🔸
  - . יש לכבות מכשירי טלפון ניידים לפני הכניסה למעבדה.
  - בסיום הפעולות יש להשאיר את השולחן נקי ומסודר...

#### בטיחות חשמל:

- מדריך הניסוי עבר הכשרה בבטיחות חשמל והינו בעל תעודת חשמלאי בדרגה. מדריך הניסוי עבר הכשרה בבטיחות חשמל והינו בעל תעודת חשמלאי בדרגה הנדרשת. היעזרו בו ובגורמים מקצועיים אחרים במעבדה, בעת חירום.
- בשולחנות המעבדה מותקנים בתי תקע (יישקעיםיי) אשר ציוד המעבדה מוזןמהם. אין להפעיל ציוד המוזן מבית תקע פגום.
- אין להשתמש בציוד המוזן דרך פתילים ("כבלים גמישים") אשר הבידוד שלהם
   פגום או אשר התקע שלהם אינו מחוזק כראוי.
- אסור לתקן או לפרק ציוד חשמלי כולל החלפת נתיכים המותקנים בתוך
   הציוד; יש להשאיר זאת לטפול הגורם המוסמד.
- אין לגעת בלוח החשמל המרכזי, אלא בעת חירום וזאת לצורך ניתוק המפסק הראשי..

#### בטיחות אש, החייאה ועזרה ראשונה:

- מדריך הניסוי עבר הכשרה בבטיחות אש, החייאה ועזרה ראשונה. העזרו בו בגורמים מקצועיים אחרים במעבדה, בעת חירום...
  - במעבדה ממוקם מטף כיבוי אש ותיק עזרה ראשונה, זהו את מקומו.
- אין להפעיל את המטפים ואין להשתמש בציוד העזרה הראשונה, אלא בעת חירום ובמידה והמדריך וגורמים מקצועיים אחרים במעבדה אינם יכולים לפעול...

#### יציאות חירום:

- .במעבדה ישנה פתח יציאה אחת והיא משמשת כפתח היציאה גם בשעת חירום.
  - בארוע חירום הדורש פינוי, כגון שריפה, יש להתפנות מיד מהמעבדה...

#### דיווח בעת אירוע חירום:

- יש לדווח **מידית** למדריך ולצוות המעבדה. •
- לפי הוראת קצין הביטחון, או כאשר אין יכולת לדווח לקצין הביטחון, יש לדווח, לפי הצורך; משטרה 7-100, מגן דוד אדום 7-101, מכבי אש 7-102 לדווח, לפי הצורך; משטרה ו/או ביטחון אחרים. בנוסף לכך יש לדווח ליחידת סגן המנמייפ לעניני בטיחות; 3033, 7-2146/7.
  - בהמשך, יש לדווח לאחראי משק ותחזוקה; 4776, 479-052.
- לסיום, יש לדווח לאחראי האקדמי; 4661 , לעוזר למנהל; 4678, לאחראי
   ההנדסי; 4668,4671 ולאחראי האדמיניסטרטיבי; 3276...

### תוכן העניינים

| 2           | הנחיות בטיחות לסטודנטים במעבדות לאלקטרוניקה                                                                          |
|-------------|----------------------------------------------------------------------------------------------------------------------|
| 2           | בללי:                                                                                                                |
| 2           | מסגרת הבטיחות במעבדה:                                                                                                |
| 2           | עשו ואל תעשו:                                                                                                        |
|             | בטיחות חשמל:                                                                                                         |
|             | בטיחות אש, החייאה ועזרה ראשונה:                                                                                      |
|             | יציאות חירום:                                                                                                        |
|             | דיווח בעת אירוע חירום:                                                                                               |
|             | ריווי <i>בעוב</i> או ועוני |
|             | פרק 1: מבוא קצר לשפת SystemVerilog                                                                                   |
|             | שו קבר ל שפוד System verling ו ביבוא קבר ( הצבה                                                                      |
|             | אינטפוס אציה – mstanuauon (הצבה) בהיבת testbench בתיבת                                                               |
|             |                                                                                                                      |
|             | משפט initial משפט                                                                                                    |
|             | דוגמא של מודול וה- testbench שלו                                                                                     |
|             | פרק 2 : הכנה                                                                                                         |
|             | תכנון הארכיטקטורה                                                                                                    |
|             | דו"ח מכין לניסוי מס' 1                                                                                               |
|             | דו"ח מכין לניסוי מס' 2                                                                                               |
|             | מימוש הבקר                                                                                                           |
|             | קוד למימוש מכונת המצבים                                                                                              |
| 38.         | בהמשך נכין קובץ לבדיקת המכונה.                                                                                       |
|             | בדיקת המערכת השלמה                                                                                                   |
|             | הוספת זיכרונות ה- SRAM                                                                                               |
|             | פרק 3 : ביצוע הניסויפרק 7: ביצוע הניסוי                                                                              |
|             | הערות כלליות לעריכת הדוח:                                                                                            |
| <b>45</b> . | ביצוע ניסוי מס' 1                                                                                                    |
|             | 1. מימוש נוירון הקונבולוציה                                                                                          |
|             | 2. מימוש נוירון ה-FC                                                                                                 |
|             | 3. מימוש יחידת ה- Pooling                                                                                            |
|             |                                                                                                                      |
| 49.         | ביצוע ניסוי מס' 2                                                                                                    |
|             | ו. סימולציה של הבקר בעזרת 1op1                                                                                       |
|             | 2. טימועציה של הבקו היהידות ההיכוחן : Top2.sv                                                                        |
| J1          | ל. הוספת נוקדמם של שלב הקונבולוביה (10p3) :                                                                          |
|             |                                                                                                                      |
| 54          | 5. הוספת יחידות ה- Top5) FC:                                                                                         |

#### הקדמה

חוברת זו מהווה תדריך והכנה לניסוי <u>ייתכנון ארכיטקטורה למערכת לומדת ממומשת SystemVerilogיי</u> במעבדה ל- VLSI. הניסוי מתבצע על גבי תחנות Cadence ותוכנות VLSI.

מטרת הניסוי: עם התקדמות הטכנולוגיה והדרישה לעבודה במהירויות גבוהות, קיימות אפליקציות רבות שדורשות ביצועים של זמן אמת. לעתים קרובות, הרצת האלגוריתם על מחשב כללי אינו מאפשר עבודה בזמן אמת. פתרון אפשרי הוא להיעזר במאיצים כגון GPU או GPGPU. יש מקרים רבים שגם פתרון זה אינו מספיק. במקרים אלה, הדרך לשיפור הביצועים (תדר עבודה, צריכת הספק, שטח או כל פרמטר אחר) היא לתכנן ולממש רכיב VLSI ייעודי להרצת האלגוריתם בחומרה. רכיב מסוג זה יכול לשפר זמן ריצה בשלושה סדרי גודל!

הניסוי מתמקד בתכנון חומרה (מאיץ ייעודי) למערכת לומדת. הסטודנט ייחשף לארכיטקטורות השונות ולשיקולים השונים במימוש המאיץ. בסופו של דבר תמומש הארכיטקטורה המתאימה ביותר. היעדים העיקריים של הניסוי הם:

- 1. התנסות בהבנת ה- trade-offs בתהליך פיתוח ASIC כלומר מעגל VLSI ייעודי עבור אלגוריתם נתון.
  - 2. העמקת הידע בשפת SystemVerilog.
  - 3. התנסות בכלים לפיתוח מעגלי VLSI של חברת Cadence.

#### מבנה הניסוי:

הניסוי מורכב מ- 2 פגישות. כל פגישה אורכה ארבע שעות. לפני כל ניסוי יש להכין דו״ח מכין בפורמט pdf, יש לצור קובץ ZIP (לא RAR) המכיל את דו״ח המכין ואת קיבצי הקוד שהכנת ולהעלות אותו ל- LabAmin לפני תחילת הניסוי. ב- LabAmin תוכל למצוא תבניות עבור כל הקבצים שעליך להכין.

#### : חלק אי

- 1. הכרה של המבנה הכללי של מערכת לומדת.
- 2. תכנון, מימוש וסימולציה של נוירונים שונים בשפת SystemVerilog.
  - .3 התנסות בעבודה עם זיכרון SRAM.

#### חלק בי :

- .1 הבנת ה- trade-offs הרבים בתכנון ארכיטקטורת
  - 2. תכנון, מימוש וסימולציה של בקר כמכונת מצבים.
  - 3. תכנון, מימוש וסימולציה מערכת לומדת לזיהוי צורות.

#### : דרישות הניסוי

- קריאת חוברת הניסוי בעיון.
- הגשת דוייח הכנה לניסוי + קוד לפי שאלות מפרק דוייח הכנה.
  - בוחו הכנה לניסוי.
  - ביצוע הניסוי על תחנת עבודה.
  - הגשת דו״ח סיכום שבועיים לאחר ביצוע חלק ב׳ של הניסוי.

#### דרישות דו״ח סיכום:

#### : הגשת

- דו״ח מכין לשני חלקי הניסוי.
- דוייח סופי לשני החלקים עם תשובות לכל השאלות שנשאלות במהלך הניסוי.

"הסטודנט מתבקש למלא את טופס המשוב האלקטרוני הנמצא בקישור "<u>http://www2.ee.technion.ac.il/Labs/EELabs</u>", הטופס ממולא באופן אנונימי. אנו זקוקים לתגובותיכם על מנת לתקן ולשפר כמו גם לשבח" .

#### רקע

שפות תיאור החומרה (HDL-Hardware Description Language) למיניהן דוגמת שפות תיאור החומרה (SystemVerilog ו-Verilog פותחו על מנת לעזור למתכנתים לוגיים ליצור ולממש מעגלים במהירות.

כאמור שפת SystemVerilog היא שפה לתיאור חומרה שבעזרתה ניתן לתכנן, לממש ולבצע סימולציה של מערכות מורכבות. במגבלות מסוימות ניתן להפוך מימוש SystemVerilog למעגל חשמלי באמצעות כלי סינתזה. שפת SystemVerilog מאפשרת מימוש ברמת הפשטה גבוהה יותר לעומת Verilog. מבנים ופקודות כגון טיפוסי always חדשים מערכים, משפטי (logic, int) מאפשרים מימוש בקוד יותר קומפקטי. בשפה גם ממשקים (always\_ff, always\_comb) מאפירים לשפות נוספות כגון SystemC ,C++,C ועודי.

#### פרק 1 : מבוא קצר לשפת SystemVerilog

בפרק זה נתאר רק את תכונות השפה שדרושות לביצוע הניסוי. המטרה העיקרית של העבודה עם שפת **HDL** היא מימוש התכנון וסביבת הסימולציה. הסברים נוספים ניתן למצוא ב-

https://vlsi.eelabs.technion.ac.il/wpcontent/uploads/sites/18/2018/05/System-Verilog.pdf



איור מסי 1

בשפת SystemVerilog תכנון רכיב (מודול) ממומש באמצעות משפט SystemVerilog תכנון רכיב באופו הבא :

המודול מכיל את הגדרת הממשק (כניסות ויציאות), הגדרת משתנים ואת תיאור ההתנהגות הלוגית של הרכיב. ה- testbench (איור 1) הוא רכיב עזר ללא כניסות ויציאות המדמה את העולם החיצון של הרכיב הנבדק המהווה תת-רכיב שלו. לכן הוא מכיל הצבה של רכיב התכנון עצמו וקוד של הרכיב הנבדק המהווה תת-ניסה עבור התכנון. הסברים מפורטים יובאו בהמשך. לעתים (גם בניסוי זה) ליחידה stimuli בלבד קוראים testbench.

#### (הצבה) instantiation– אינסטנסיאציה

אינסטנסיאציה היא הצבת עותק של מודול קיים וחיבורו ללוגיקה הנוספת במודול. לדוגמא שער אינסטנסיאציה בנוי משער **nand** ומשער not ומשער אינסטנסיאציה:

#### nand nand\_U1 (.out(w), .in1(p), .in2(q));

המשפט הנייל יוצר עותק של יחידה מסוג nand\_U1 בשם nand ומחבר את הכניסות והיציאות שלו (out,in1,in2) לקווים של היחידה המכילה אותו (w,p,q). התוספת U1 הינה קיצור של Unit-1 כיוון שעקרונית ניתן להציב יותר ממודול אחד מאותו סוג בתוך מודול אחר. לא חובה לציין את שמות הכניסות והיציאות של ה- nand, לדוגמא:

#### nand nand\_U1 (w,p,q);

במקרה זה החיבור יתבצע לפי סדר רישום האותות, כלומר  $\mathbf{w}$  יחובר לכניסה או ליציאה הראשונה במקרה זה החיבור יתבצע לפי שמופיע באיור הבא :



איור מסי 2

אם במודול שבו מבצעים את האינסטנציאציה מופיעים סיגנלים בשמות זהים לכניסות וליציאות של הרכיב (במקרה הזה nand) אז ניתן לבצע אינסטנציאציה מבלי לציין אף שם. לדוגמא:

#### nand U1 (.\*);

. יחוברו לרשתות (חוטים) בעלי שם nand - של ה- pins - שה מציין שה-

#### testbench כתיבת

לאחר מימוש מודול צריך לבדוק אותו באמצעות סימולציות. לשם כך יש להכין סביבה פשוטה המכונה testbench. הסביבה היא למעשה מודול שמכיל הצבה של המעגל הנבדק בתוספת קוד always שיוצר ערכים שמשתנים עם הזמן עבור הכניסות. מקובל לממש את הקוד באמצעות משפטי initial לפי נוחיות המשתמש.

#### initial משפט

בניגוד למשפט always שמתבצע שוב ושוב, משפט initial מתבצע רק פעם אחת עם תחילת הסימולציה. משפט initial מתחיל בתחילת הסימולציה ויכול להמשיך לאורך כל הסימולציה ועד סופה. בעזרת משפט זה ניתן לקבוע ערכים התחלתיים למשתנים. לדוגמא, בעזרת משפט ועד סופה. בעזרת משפט זה ניתן לקבוע ערכים התחלתיים למשתנים את הערך של אות השעון כל מחזור ובמשפט initial קובעים את ערכו ההתחלתי:

ניתן לבצע בלוקי initial במקביל ורצוי שלפחות אחד הבלוקים יכיל את המילה \$finish אשר גורמת לסיום הסימולציה.

```
# - מסמן השהייה של מספר
initial
                    always
                                              יחידות זמן. במקרה זה הכלי
                    begin
begin
                                               ימתין 5ns עד לביצוע ההשמה
                      #5 clock = ~ clock;
     clock = 0;
                                                 - - מסמן היפוך ערך הסיגנל
                    end
end
                                       דוגמא של מודול וה- testbench שלו
module arbiter (clock, reset, req 0, req 1, gnt 0, gnt 1);
input clock, reset, req_0, req_1;
output logic gnt_0, gnt_1;
logic gnt_0, gnt_1;
always @ (posedge clock)
   if (reset) begin
                                       משפט זה יוצר flip flop עבור כל
   gnt 0 <= 0;
                                                       משפט השמה.
   gnt_1 <= 0;
  end else if (req_0) begin
    gnt 0 <= 1;
    gnt 1 <= 0;
  end else if (req_1) begin
    gnt_0 <= 0;
    gnt_1 <= 1;
  end
endmodule
                                           : להלן מימוש ה- testbench של הבורר
module arbiter_test;
  logic clock, reset, req0,req1;
  logic gnt0,gnt1;
initial
begin
     reset = 0; clock = 0; _
                                                  קביעת ערכים התחלתיים
     req0 = 0; req1 = 0;
     #5 reset = 1; ←
                                                   לאחר השהייה של 5ns
     #15 reset = 0;
     @(posedge clk);
     reg0 = 1;
                                                    בעלית השעון הבאה...
     @(negedge clk);
     #10 $finish;
                                                   בירידת השעון הבאה...
end
always
                                                          : יצירת שעון
begin
    #5 clock = \sim clock;
end
                                              : אינסטסיאציה של הבורר
arbiter arb U1 (.clock (clock),.reset (reset),.req 0 (req0),.req 1
(req1),.gnt_0 (gnt0),.gnt_1 (gnt1));
endmodule
                          יחשוב: שים לב לשתי השיטות לקדם את הזמן ב- testbench:
                     א. N – מציין שההשמה הבאה מתבצעת אחרי N ננו שניות.
מציין ההשמה הבאה מתבצעת מיד @(negedge clk) - ו @(posedge clk)
                                 אחרי ירידת או עלית השעון הבאה.
```

#### פרק 2: הכנה

בתחילת כל אחד משני המפגשים תדרשו להגיש את דו"ח ההכנה הרלוונטי לאותו מפגש כשהוא מכיל פתרונות לכל המטלות השונות – תשובות לשאלות, דיאגרמות וקטעי קוד. את קטעי הקוד יש להכין בנוסף בקבצים נפרדים לפי שמות המודולים השונים ולהעלות אותם ל- labadmin יחד עם דו"ח המכין בקובץ 7.

#### הערות כלליות:

- הסיגנלים אות השעון בזמן 0 ואת אות שעון, יש לאתחל שעון, יש לפאדיר שמגדיר בכל בכל שמגדיר אות שעון, יש לאתחל את להחל בזמן 0 ואת יתר הסיגנלים -
- הקבצים שתתבקשו ליצור הם קבצי טקסט רגילים אשר הסיומת שלהם היא sv. במקום txt. במקום txt. על הדו"ח המכין להכיל בתוכו את כל קטעי הקוד שבקבצים.
- (notepad++- או אפילו טוב יותר ב-hotepad להכנת הקבצים בסעיף זה, רצוי להשתמש ב- notepad (או אפילו טוב יותר ב-ולא ב- Word. לעתים קבצי word מכילים תווים לא רצויים ב- linux.
  - שמות הקבצים שעליך להכין מוגדרים בהמשך המסמר.
  - יש לצרף את הקוד לדוח בצורה מסודרת ו"קריאה" או כקובצי טקסט נפרדים
    - אין צורך להכין קבצים נוספים. כל יתר הקבצים יינתנו במהלך הניסוי.
      - נא להקפיד להגיש קוד מלא ולא רק חתיכות קוד.
  - .part1 shimshon yovav.pdf ועם שם כמו pdf יש להגיש את הדו"ח בפורמט -

#### רקע כללי

מטרת הניסוי היא תכנון חומרה (מאיץ ייעודי) למערכת לומדת. מערכת לומדת עובדת בשתי פאזות, פאזת הלימוד ופאזת הפעולה (במקרה שלנו נקרא לשלב זה שלב הסיווג). במהלך הניסוי נעסוק בעיקר בשלב הסיווג. אנו נניח ששלב הלימוד התבצע מראש בצורה זו או אחרת. ראשית נתחיל בתיאור מערכת לומדת פשוטה. יחד עם זאת, מומלץ מאד לצפות בסרטון:

## A friendly introduction to Convolutional Neural Networks and Image Recognition

https://www.youtube.com/watch?v=2-017ZB0MmU&t=160s

המטרה של תיאור זה היא להבין את האלגוריתם של המערכת ובדיוק איזה חישוב עלינו לבצע וכל זה על מנת שנוכל לתכנן חומרה שתבצע את החישוב ביעילות מירבית.

בשלב ראשון נדרש לתכנן מערכת שתהיה מסוגלת לזהות שני תווים "/" ו- "\" (2X2 פיקסלים).



#### איור מסי 3

נערוך את התמונות בצורה קצת יותר נוחה, כלומר כמערך חד מימדי. נשתמש במערך מסוג זה כאשר נגיע למימוש המערכת.



4 איור מסי

כעת צריך למצוא דרך שתאפשר למחשב להבחין בין שתי הצורות. אם למשל ננקוט בגישה של לחבר או להכפיל יחד את כל אברי המערך, לא נצליח להבדיל ביניהם כי בשני המקרים נקבל את אותה התוצאה. לעומת זאת, אם נחבר את שני האיברים הקיצוניים ונחסיר את שני האמצעיים נקבל את התוצאה הבא:



איור מסי 5

פעולה מסוג זה תאפשר למחשב להבחין בין הצורות. במילים אחרות, אם פעולה זאת מניבה מספר חיובי אז יש לזהות את הצורה כ- "/" אחרת פעולה זאת לא מזהה דבר. לתבנית הספציפית הזאת של י+י (פלוסים) ושל י-י (מינוסים) נקרא "מסנן" (<u>במקרה זה מסנן א1</u>). קל לראות שניתן בקלות לבנות תבנית/מסנן של י+י (פלוסים) ושל י-י (מינוסים) שבאמצעותה ניתן לזהות "/" (יקרא בהמשך מסנן א2). מילה אחרת למסננים שנשתמש בה בהמשך התיאור היא kernels.

#### : מה לגבי הצורות



: אם נפעיל על שתי הצורות את המסנן לזיהוי "ו" נקבל את התוצאה הבא



איור מסי 7

במקרה זה, המחשב יזהה את הצורה השמאלית באיור 6 כ- "\" והמסנן לזיהוי "\" יזהה את הצורה הימנית באיור 6 כ- "\". ניחוש לא רע בכלל! כלומר שיטה זאת בהחלט עושה רושם טוב. אבל כיצד מחשב יכול להגיע לשיטה המתוארת לבד? כלומר איך מוצאים את המסננים עבור כל מקרה ומקרה!

דרך אחת היא פשוט "ללמוד". כלומר אפשר לתכנת את המחשב לבדוק את כל האפשרויות ולספק למחשב משוב חיובי או שלילי לגבי כל אפשרות. בסוף התהליך המחשב בוחר במסננים הטובים ביותר. זה למעשה תהליך הלמידה. כאמור, במהלך הניסוי, אנו נתכנן מערכת רק לשלב הסיווג.



איור מסי 8 – כל המסננים האפשרים עבור 4 פיקסלים

בדוגמא פשוטה זאת, נדרשת בדיקה של 16 אפשרויות (2 בחזקת 4). קל לראות שעבור מערכות אמיתיות, מספר האפשרויות הוא עצום ומכאן הצורך במאיצים ממומשים בחומרה יעודית. כמובן אמיתיות, מספר האפשרויות הוא עצום ומכאן הצורך במאיצים ממומשים בחומרה כי ניסוי זה שבנוסף לזה קיימות שיטות יעילות יותר למציאת המסווג (ראה סרטון). נחזור ונאמר כי ניסוי זה אינו עוסק בשלב הלמידה ומניח כי הלמידה הנדרשת כבר נעשתה מראש והמשקלים האופטימליים לכל מסננן ידועים, אבל עדיין תדרשנה פעולות כדי לטעון את המשקלים הידועים למערכת החומרה כדי שזו תוכל לבצע את פעולותיה.

כעת נסבך את הבעיה קצת. הפעם נרצה לזהות 4 צורות שונות ( "\" , "\" "\" "\" בלבד בתמונה של 3**X**3 פיקסלים כאשר כל אחת מהצורות האלו מורכבת מ- "\" ו- "\" בלבד :



איור מסי 9 כיצד ניתן לבצע זאת בצורה יעילה? אפשרות אחת כמובן היא להשתמש בשיטה הקודמת, כלומר לנסות לבנות מסנן לתמונה השלמה :



איור מסי 10

מסתבר ששיטה זאת מאד לא יעילה ובין השאר מכיוון שקיימים לה 2048 מסננים (2 בחזקת 9). שיטה טובה בהרבה היא השיטה שמנסה לפרק את התמונה לתתי תמונות (של 2**X**2 פיקסלים) ולנסות לזהות איזו צורה קיימת בכל תת תמונה ולאחר מכן להגיע למסקנה לגבי התמונה השלמה. השיטה עובדת בצורה הבא. כפי שמתואר באיור הבא, בשלב ראשון מנסים לזהות איזו צורה ("\", "\" או כלום) קיימת בכל "איזור" (2**X**2) של התמונה הגדולה. בשלב שני מנסים לזהות האם "\" או "\", "\", "\", "\".



נתמקד בחלק הראשון המורכב משני שלבים, הראשון נקרא שלב הקונבולוציה והשני שלב ה-caling (קיבוץ נתוני ביניים לפי השגת ערך סף של זיהוי תת צורה בתת איזור בתמונה).

לזיהוי שתי צורות "\" ו- "\" דרושים שני פילטרים (מסננים). נתחיל עם הפילטר הראשון ( $\frac{1}{M}$ ). ממקמים את הפילטר באתר הראשון כפי שמופיע באיור מסי 12 במסגרת הירוקה. מבצעים את החישוב. התוצאה המתקבלת היא 4. מכיוון שזה מספר "גדול" (עבר ערך סף מסויים שקבענו) מחליטים שבאתר זה נמצא "\".



"\" אוברים לאתר הבא. הפעם מתקבלת תוצאה 4- מכיוון שזה מספר "קטן" מחליטים שלא נמצא "\" במקום הזה :



איור מסי 13

יוברים לאתר הבא. גם הפעם מתקבלת תוצאה 4- לכן מחליטים שוב שאין כלום במקום הזה



איור מסי 14 איור מסי 14 באתר התקבלת התוצאה 4 ולכן מתקבלת המצא "\". באתר האחרון שוב מתקבלת התוצאה 4 האחרון שוב מתקבלת התוצאה 5 ו



איור מסי 15

כעת חוזרים על כל התהליך עם המסנן השני (א2). מתקבלת התוצאה הבא:



איור מסי 16

למעשה, לכל צורה ("\" ו- "\"), השלב הראשון מניב שתי תוצאות (או מטריצות) – אחת לכל מסנן שבאמצעותן ניתן להסיק לגבי הצורה שבכניסה. להלן סיכום שכל התוצאות שיכולות להתקבל מסנן שבאמצעותן ניתן להסיק לגבי הצורה שבכניסה כל אחת) נפרסות לשתי שורות ( $\mathbf{1x4}$  כל אחת) נפרסות לשתי שורות ( $\mathbf{2x2}$ 



17 איור מסי

איור 17 מסכם מציאת "\" או "\" בכל אתר של התמונה הגדולה עבור כניסות שונות (השורה הראשונה מעידה על מציאת (1) או אי מציאת (1-) צורה "\" בכל אחד מארבעת האתרים ואילו השורה השניה מעידה על מציאת (1) או אי מציאת (1-) צורה "\" בכל אחד מארבעת האתרים). pooling layer.

בשלב השני (Fully Connected Layer) המחשב משלב את שתי התוצאות הנ"ל על מנת להגיע למסקנה סופית לגבי הצורה שבתמונת הכניסה. בדוגמא הקודמת הצורה שבתמונה הכניסה היא "X". כיצד זה מתבצע ?



איור מסי 18

זהו התפקיד של ה- Fully Connected Layer שמכיל אוסף נוסף של (ארבעה) מסננים שבאמצעותם ניתן להחליט על איזו צורה מדובר.



איור מס*י* 19

כל תוצאה שמתקבלת משלב ה- pooling "נבחנת" על ידי ארבעה מסננים כפי שמתואר באיור 19. החישוב שמתבצע הוא סכום האיברים בתוצאת ה- pooling לפי הסימנים שבמסנן. מכיוון 19. אחישוב שמתבצע הוא סכום האיברים בתוצאת ה- "X" מניב את התוצאה הגבוהה ביותר, מזהים את הכניסה כ- "X". גם כאן, תכנון המסננים נעשה בשלב הלימוד שלא נעסוק בו בניסוי זה (למעט הצורך בטעינת ערכי המסננים למערכת).

#### תכנון הארכיטקטורה

עד כאן האלגוריתם. הפוקוס של הניסוי הוא ללמוד כיצד מתכננים ארכיטקטורת VLSI יעילה של מאיץ לאלגוריתם זה. חיוני לבצע את ה- trade-offs הנכונים על מנת להגיע לתוצאה טובה. ראשית, חשוב לסכם את כל המשאבים הנדרשים לחישוב :

- 1. זיכרון לשמירת תמונת הכניסה
- 2. זיכרון לשמירת המסננים של שלב הקונבולוציה
- Fully Connected -ה של שלב ה- המסננים (המשקלים) של שלב ה- 5.
- 4. לשלב הקונבולוציה לכל אחד מ-2 המסננים (פילטר א1, א2 איור 12) דרושות 4 פעולות (לכל חפיפה אפשרית של פילטר 2x2 עם מטריצת התמונה (לכל חפיפה אפשרית של פילטר 2x2)

$$\sum_{i=1}^4 h_i x_i$$

כאשר במסנן. בתא המתאים במסנן. (הסימן +/-) בתא הפיקסל ו-לאח מיצג את מיצג את הפיקסל ו-ליחידה המבצעת חישוב מסוג זה נוירון.

$$\sum_{i=1}^{8} w_i x_i$$

 $\mathbf{w_{i-1}}$  pooling-ו בתוצאת מהתאים התאים בכל אחד הערך המתקבל את מייצג את מייצג את המתאים בכל אחד את המשקל (הסימן +/-) בתא המתאים במסנן.

: כעת מתעוררות מספר שאלות לגבי המימוש

- 1. באיזה דיוק (מסי סיביות) לייצג את כל הנתונים!
- האם להשתמש בזיכרון SRAM או רגיסטרים לשמירת נתוני המסננים (המשקלים)!
   זיכרון ה- SRAM שברשותינו מאפשר גישה לשני תאי זיכרון בו זמנית (באמצעות שני פורטים), רגיסטרים לעומת זאת, לכמה שרוצים.

זיכרון ה- SRAM חסכוני יותר בשטח כאשר מאחסנים יותר מ- 1000 סיביות.

זיכרון ה- SRAM חסכוני יותר בצריכת הספק.

אם יוחלט על SRAM כמה יחידות SRAM דרושות!

מה רוחב המילה האופטימלי עבור ה- SRAM!

האם להשתמש באותה יחידת זיכרון לכל הנתונים הנייל! אפשר לחלק את ה- SRAM אבל לא יותר מידי.

- 3. האם לבצע את כל החישובים במחזור שעון אחד (חישוב מקבילי) או יותר (חישוב טורי/מצונר)!
  - חישוב מקבילי ידרוש מחזור שעון ארוך יחסי.
  - חישוב מצונר יאפשר שעון מהיר יותר אבל ידרוש יותר שטח (והספק).
- בכמה נוירונים להשתמש בשלב הקונבולוציה ! 1, 2 או אולי 8 (2-מסננים כפול 4-פעולות)!
   בכמה נוירונים להשתמש בשלב Fully Connected ! 1, 2 או אולי 4 (4-צורות)!
   בכמה יחידות pooling להשתמש! 1, 2 !

#### SRAM -תיאור ה



לזיכרון הזה ישנם 2 פורטים. לכן , ניתן לבצע שתי פעולות (קריאה או כתיבה )בכל מחזור שעון במקביל אבל לא ניתן לגשת בו-זמנית לאותה כתובת משני הפורטים

הזיכרון דוגם את הכתובות בעליית השעון, ומוציא את המידע בירידת השעון

DataIn לפורטים 1-2 פעיל בירידה CEB1/CEB2 לפורטים 1-2 פעיל בירידה I1

| chip select אות CSB1/CSB2 לפורטים 1-2 פעיל באפס | 2 סיגנל DataIn לפורט | 12 |
|-------------------------------------------------|----------------------|----|
| סעיל באפס output enable אות OEB1/0EB2           | 2 כתובת לפורט        | Α1 |
| 1 סיגנל DataOut לפורט DataOut סיגנל             | כתובת לפורט 2        | Α2 |
| 20 סיגנל DataOut לפורט 2                        |                      |    |
| שליטה של קריאה∕כתיבה – WEB1 <b>/</b> WEB2       |                      |    |

#### דרישות המתכנן:

ה- trade-offs השונים יתבצעו בהתאם לדרישות המשתמש. בתרגיל זה הדרישה היא לממש מערכת בעלת throughput גבוה ללא הגדלה משמעותית של השטח וצריכת ההספק.

#### : כאמור, למערכת הזאת שתי פאזות של עבודה

- א. פאזת הלימוד באופן כללי, שלב זה כולל חישוב ואחסון של המסננים האופטימאליים לכל חלקי המערכת. בניסוי זה שלב הלימוד יכלול רק את אחסון נתוני המסננים בזיכרון.
   כלומר אנו מניחים שנתוני המסננים אינם מצויים בזכרון ה-SRAM מראש אלא במקור אחר, ולכן לצורך כל סיווג של צורות חדשות יש ראשית לטעון אותם לזכרון ה-SRAM.
- ב. פאזת הסיווג שלב זה כולל קבלת תמונה חדשה וביצוע הסיווג שלה לאחת מתוך 4 האפשרויות.

אין ספק שקיימות אפשרויות רבות למימוש מערכת שמסוגלת לבצע פעולות אלה. על מנת לצמצם קצת את האפשרויות נקבל מספר החלטות :

- א. נחליט לייצג את כל הנתונים באמצעות 8 סיביות.
- ב. במערכת המתוארת אין צורך בזיכרון גדול מכיוון שישנם רק שני מסננים בשלב הקונבולוציה (א1, א2) וארבעה בשלב fully connected (ב1, ב2, ב3, ב4). ברור שבמערכת אמיתית יהיו הרבה יותר נתונים ולכן מסיבה זאת ולצורך התרגיל הדידקטי נחליט לשמור את המידע ב-SRAM ולא ברגיסטרים. נניח גם שהפיקסלים של התמונה הנבחנת מגיעים מבחוץ ואין צורך לשמור את התמונה במערכת שלנו.

באופן כללי, מבנה המערכת יהיה כפי שמוצג באיור מסי 21:



אנו נרצה לטעון את המשקלים  $\mathbf{h_i}$  עבור הנוירונים בשלב הקונבולוציה, נרצה לשמור את תוצאת ה- $\mathbf{w_i}$  עבור הנוירון(ים) שבשלב Pooling בזיכרון ונרצה גם לטעון את המשקלים  $\mathbf{w_i}$  עבור הנוירון(ים) שבשלב ה-Fully Connected.

נגדיר אוסף של שיקולים שיעזרו לנו להחליט על התצורה המתאימה ביותר לצרכים שלנו. המטרה כעת היא למצוא תשובות לשאלות הבאות:

- 1. מהו המספר האופטימלי של יחידות SRAM! מה רוחב הזיכרון, כלומר, כמה סיביות בכל שורה!
  - 2. בכמה נוירונים להשתמש בשכבת הקונבולוציה ?
  - 3. בכמה נוירונים להשתמש בשכבת ה- Fully Connected ?
- 4. האם יחידת ה-**Pooling** תכיל רגיסטרים שיאפשרו חלוקת החישוב לשני שלבי pipeline או האם היא תהיה יחידה קומבינטורית טהורה שתגרום לכל החישוב להתבצע במקביל ?

#### תכנון מבנה הזיכרון

תכנון הזיכרון גם מאד קשור לצורת המימוש של שכבות הקונבולוציה וה- Fully Connected (משקלי בכל שמשתמשים ביותר נוירונים בשכבות אלה יש צורך בהבאת יותר נתונים (משקלי מסננים) מהזיכרון. הרחבת המילים בזיכרון תאפשר קריאה או כתיבה של יותר מידע בכל גישה לזיכרון. (המשקלים הם האיברים שמרכיבים את המסננים).

- ורשת: (Learn) בורשת .1
- של  $\frac{8}{a}$  מילים (שרite) בעלות א סיביות כייא עבור שכבת (write) מינבולוציה לתוך ה-SRAM.
- .b מריבה (write) של 8 מילים בעלות 8 סיביות כ״א עבור כל צורה ששכבת ה-b.
   ה-FC תנסה לזהות (4 צורות) לתוך ה-SRAM. כלומר 32 מילים (במקרה שלנו) בעלות 8 סיביות. השאיפה היא לקצר שלב זה ככל שניתן.
  - : באזת הסיווג (Classify) דורשת 2
- (read) אם מממשים את שלב הקונבולוציה בעזרת נוירון בודד אז נדרשת קריאה (a .sram. של 4 משקלים (מסנן אחד) בזמן החישוב מתוך ה
- אם מממשים את שלב הקונבולוציה בעזרת שני נוירונים אז נדרשת קריאה .l של 8 משקלים בזמן החישוב מתוך ה-SRAM.
- 8 בעזרת נוירון בודד דרוש לקרוא 8 משקלים בעלי FC. אם מממשים את שלב ה-c סיביות כ״א בכל מחזור שעון. נוירון זה יפעל במשך 4 מחזורים ויקבל את המשקלים של צורה שונה בכל מחזור.
- 8 בעזרת 4 נוירונים דרוש לקרוא 32 משקלים בעלי FC. אם ממשים את שלב ה-FC בעזרת 4 נוירונים אלה יפעלו במשך מחזור אחד ויקבלו את סיביות כ"א בכל רגע נתון. נוירונים אלה יפעלו במשך מחזור אחד ויקבלו את המשקלים של כל צורה וצורה בו זמנית.

#### : הערה

זכרו את המספרים שהתקבלו לעיל (8 ו-<u>32 מילים בעלות 8 סיביות)</u> עבור ההמשך.

השלב של הקונבולוציה דורש מעבר על איזורים רבים של תמונת הכניסה עבור כל מסנן. לכן נבחר להשתמש בנוירון אחד לכל מסנן. שלב זה לוקח מספר מחזורים רבים יחסית ולכן שלב ה- FC יספיק לבצע את כל החישובים גם אם יש בו רק נוירון אחד. לכן נחליט לעבוד עם התצורה הבאה :

#### 2 Convolution Neurons, 1 Fully Connected (FC) Neuron

#### : בתצורה זאת

- שני הנוירונים בשכבת הקונבולוציה יכולים לעבוד במקביל כ"א עם משקלים שונים.
- כל נוירון בוחו 4 תת אזורים של תמונת הכניסה ולכן דרושים 4 מחזורים להשלמת החישוב.
- שכבת ה- FC לא יכולה להתחיל לעבוד עד להשלמת חישוב הקונבולוציה ולכן יחידת ה- pooling חייבת להכיל רגיסטרים לשמירת כל תוצאות הקונבולוציה.
  - סביר להשתמש בשתי יחידות pooling אחת לכל נוירון שבשכבת הקונבולוציה.

- שכבת ה- FC חייבת לבדוק את תוצאת הקונבולוציה מול 4 צורות. במצב כזה, רצוי לבצע FC חייבת לבדוק את החישוב במהלך 4 מחזורי שעון. זה יוצר איזון בין שני חלקי את החישוב במהלך 4 מחזורי שעון. זה יוצר איזון בין שני חלקי (Convolution+Pooling vs Fully Connected).
- בעבודה אופטימלית שתי השכבות עובדות כל הזמן ומבצעות את החישוב ב- 4 מחזורי שעון. כאשר שכבת ה- FC פועלת על תמונה מסוימת, שכבת הקונבולוציה פועלת על התמונה הבאה.
  - כמובן שכל זה רק בתנאי שכל המשקלים הדרושים לחישוב זמינים!

נבחן כעת מספר אופציות לגבי מבנה הזיכרון עבור מבנה זה:

#### חלופה A

#### One SRAM unit (8 bits wide) in complete system

במקרה הזה, יש לנו רק שני ערוצים (ל- RAM יש שני פורטים) ברוחב של 8 סיביות לביצוע פעולות קריאה וכתיבת של 8 + 32 מילים בעלי 8 סיביות כ״א. לשם כך דרושים 20 + 20 מחזורים.

#### חלופה B

## <u>Two SRAM units (32 bits wide) in system, - one for FC, one for convolution</u>

במקרה זה יש לנו 4 ערוצים בעלי רוחב של 32 סיביות לביצוע פעולות קריאה וכתיבת של 8 + 32 מילים בעלי 8 סיביות כ״א. פעם ניתן לכתוב/לקרוא פי 4 מילים בו זמנית בכל ערוץ וגם ניתן לכתוב/לקרוא לשני ה- RAM ים במקביל, ולכן יידרשו הרבה פחות מחזורים לבצע פעולות אלו.

#### חלופה C

## Three SRAM units (32 bits wide) in system, - two for FC, one for convolution

על מנת לצמצם את זמני הכתיבה של 32 המילים ל-RAM-ים של ה- RAM אפשר להוסיף יחידת זיכרון נוספת. עם שני RAM-ים אפשר לכתוב 32 מילים שני מחזורים בלבד. הכתיבה ל- convolution וגם convolution מתבצעת במקביל. בכל מחזור chassify, יחידת ה-chassify זקוקות 8 מילים כ"א. אפשר לקרוא את כל המידע הזה במחזור בודד.

|                                              | # bytes<br>written | # cycles<br>for write | # bytes<br>read | # cycles<br>for read |
|----------------------------------------------|--------------------|-----------------------|-----------------|----------------------|
| FC Layer - learn (write)                     | 32                 | 2                     |                 |                      |
| FC Layer - classify (read)                   |                    |                       | 8               | 1                    |
| Convolution Layer - learn (write)            | 8                  | 1                     |                 |                      |
| Convolution Layer - classify (read)          |                    |                       | 8               | 1                    |
| Total clock cycles required – learn/classify |                    | 2                     |                 | 1                    |

טבלה מסי 1

שאלות: למחשבה

1.1 כמה מחזורים דרושים עד שמזהים את הצורה הראשונה ? הסבר!

2.1 כמה מחזורים נוספים דרושים עד שמזהים את הצורה השנייה והשלישית! הסבר!

הארכיטקטורה שמתוארת באיור מסי 22 דורשת את מספר מחזורי השעון הקטן ביותר ולכן נבחר לממש את האופציה הזאת.

הוחלט גם שלא נטפל בשמירה של תמונת הכניסה בזיכרון SRAM. התמונה תוגדר ב- testbench הכללי וכל תת אזור יועבר למערכת דרך הכניסה testbench הכללי וכל תת אזור יועבר למערכת דרך הכניסה סיביות).



איור מסי 22

- פירוט מלא של כל סיגנלי הבקרה שמפיק הבקר יובא בהמשך.
  - במחזור הראשון נבצע reset של הבקר.
- במחזור השני והשלישי נבצע טעינה של המסננים והמשקלים בכל הזיכרונות כפי שתואר לעיל. זה למעשה משלים את תהליך הלימוד.
- מיד במחזור הבא נתחיל בשלב הסיווג. במשך 4 מחזורים מגיעים דרך כניסת ה- 4 pixels תתי האזורים של התמונה הראשונה אחד אחרי השני.
- מגיעה לשני הנוירונים והתוצאות שכל נוירון מפיק מגיעות pixels כניסת ה- pooling שלו ונאגרות במהלך 4 מחזורי שעון.
- עם סיום 4 המחזורים הראשונים, יחידת הקונבולוציה יכולה להתחיל לטפל בתמונה הבאה ובמקביל יחידת ה-FC תבצע את הסיווג הסופי לתמונה הראשונה תוך כדי שימוש בתוצאות ה-pooling
  - תיאור מבנה כל היחידות יובא בהמשך.

#### ייצוג הנתונים:

#### תמונת הכניסה:

כל הפיקסלים בתמונה יקבלו ערך של 1 או 1 במילה בת 8 סיביות. דוגמא של תמונה שמייצגת את כל הצורה יי $X^{\prime\prime}$  :

```
InputImage[2] = {8'h01,8'hff,8'h01};
InputImage[1] = {8'hff,8'h01,8'hff};
InputImage[0] = {8'h01,8'hff,8'h01};
```

#### מסננים של פעולת הקונבולוציה

:**"\"** אבור



: נייצג את (**1-**) כ- ff ואת (1+) כ- 01 באופן הבא

 $KR_DATA_I2 = 32'h01ffff01;$ 

: "/" עבור



: נקבל באופן דומה

 $KR_DATA_I1 = 32'hff0101ff;$ 

#### משקלים של יחידת ה- FC

8 בהתאם. קיימים **ff** או (1-) שנייצג עם 1 או הר-דת ה-FC בעלי ערכים ((1+)) או בהתאם. קיימים משקלים לכל צורה. כזכור:



במחזור הראשון נזין את שני הסטים הראשונים:

W1\_DATA\_I1 = 32'h01fffff01; W2\_DATA\_I1 = 32'hff0101ff; W1\_DATA\_I2 = 32'hff0101ff; W2\_DATA\_I2 = 32'h01ffff01; W1\_DATA\_I1 = 32'hffffffff;

ובמחזור השני נזין את שני הסטים הנותרים:

W2\_DATA\_I1 = 32'hff0101ff; W1\_DATA\_I2 = 32'h01ffff01; W2\_DATA\_I2 = 32'hffffffff;

#### חשוב: על מנת להקל על הבדיקה:

- יש להגיש את דו"חות המכין כמסמך WORD ולא בכתב יד.
  - יש לרשום את השאלה לפני התשובה שלך.

#### דו"ח מכין לניסוי מס׳ 1

#### שאלות רקע

עד כה נתקלתם במספר שאלות למחשבה.

ענו עליהן כעת לצורך הדוח המכין:

One SRAM unit (8 bits wide) in complete system - A חלופה

באיור מסי 22 ניתן לראות שעבור חלופה כל הערכים של המסננים והמשקלים מגיעים באיור מסי 22 ניתן לראות שעבור רל-באיור שעבור FC Neurons -ל-

- וות האם ניתן לעשות זאת גם עבור חלופה A י הסבר!
- 8 של BUS בודד בעל רוחב SRAM של 3 מה עלינו להוסיף לתכנון על מנת לאפשר עבודה עם SRAM בודד בעל רוחב סיביות:
  - בודד ? הסבר. SRAM בנוסף לתוספת שטח האם יש יעלותיי נוספת בעבודה עם

#### חלופה B

<u>Two SRAM units (32 bits wide) in system, - one for FC, one for convolution</u>

באיור מסי 22 ניתן לראות שעבור חלופה כל הערכים של המסננים והמשקלים מגיעים באיור מסי 22 ניתן לראות שעבור רל- Convolution Neurons -ל-

- 1.4 האם ניתן לעשות זאת גם עבור חלופה B י הסבר!
- עם בעלי רוחב SRAM מה עלינו להוסיף לתכנון על מנת לאפשר עבודה עם שתי יחידות SRAM עם בעלי רוחב 1.5 של 32 סיביות?
  - בודד ! הסבר. SRAM בנוסף לתוספת שטח האם יש ייעלותיי נוספת בעבודה עם

#### חלופה C

- 1.7 כמה מחזורים דרושים למערכת עד שהיא מזהה את הצורה הראשונה ? הסבר!
- 1.8 כמה מחזורים נוספים דרושים עד שמזהים את הצורה השנייה והשלישית ? הסבר!

בחלק הראשון של הניסוי נממש ונבדוק את כל תתי הבלוקים שדרושים לממש את כל המערכת:

- נוירון הקונבולוציה
- Fully Connected (FC) -- נוירון ה-
  - יחידת ה- Pooling
    - זיכרון ה- SRAM

#### מימוש נוירון הקונבולוציה

באיור הבא מתואר המבנה של הנוירון בשכבת הקונבולוציה:



.sum הקוד הבא בקובץ בשם cneuron.sv רשום את קטע הקוד לחישוב 1.9 אין להשתמש בלולאת FOR אין להשתמש בלולאת

```
`timescale 1ns/100fs
module CNeuron (input clk,
 input [31:0] kernel,
 input [3:0] [7:0] pixels,
 output logic [7:0] convResult);
 logic [7:0] sum;
 integer i;
 always comb
  begin
         // Code for computing sum
  end
 always_ff @(posedge clk)
   begin
      convResult <= sum;</pre>
   end
endmodule
```

כאמור, ה- testbench זה הקובץ שמכיל את סביבת הסימולציה. קובץ זה מכיל את הקוד שיוצר את אותות הכניסה למעגל וגם אינסטנציאציה של היחידות השונות (כלומר המעגל בבדיקה) שיוצר את אותות הכניסה למעגל וגם אינסטנציאציה בנוי כך שהכניסות משתנות בירידת השעון. למה זה חשוב ?

לבדיקת המימוש. עליך להעתיק testbench בשם לבדיקת המימוש. עליך להעתיק להעתיק את המימוש החלקי המופיע בהמשך ולהוסיף :

```
2. a 2 ערכים שונים עבור (hff0101ff'32 ו- 32'h01ffff01) kernel עבור 2. a pixels אירכים שונים עבור אירכים שונים עבור אירכים שונים עבור אירכים שונים עבור אירכים בערכים הבאים עבור ה pixels – .10ns (8'h01,8'hff,8'h01) {8'hff,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'h01,8'hff,8'hff,8'hff,8'hff,8'hff,8'hff,8'hff,8'hff,8'h
```

```
מומלץ להשתמש ב: <mark>@posedge או @negedge</mark> לתזמן את משפטי ההשמה. לדוגמא:
kernel = 32'h01ffff01;
pixels = {8'h01,8'hff,8'hff,8'h01};
        מוסיפים משפט $finish$ כדי להימנע מ-testbench כדי להימנע
`timescale 1ns/100fs
module cneuron test;
logic clk;
logic [3:0] [7:0] pixels;
logic [7:0] convResult;
logic [31:0] kernel;
CNeuron
            I_CNeuron(.clk(clk), .kernel(kernel), .pixels(pixels),
.convResult(convResult));
initial
begin
clk = 1'b0;
@(negedge clk); kernel = 32'h01fefe01;
@(negedge clk); pixels = {8'h01, 8'hff, 8'hff, 8'h01};
// Set remaining values for kernel and pixels
#20 $finish;
end
                                          Note how values are assigned on the
always
                                          negedge of the clk. As the clock is 10n and
                                          it starts low, the first <a>@negedge</a>, means at
begin
                                          10n. The second @(negedge clk) means
#5 clk = \sim clk;
                                          after another 10n => at 20n
end
endmodule
```

#### מימוש נוירוו ה- FC

נוירון כמעט זהה לקודם. ההבדל היחיד הוא כמות הפיקסלים ומשקלים.

1.12 רשום את הקוד הבא בקובץ בשם fcneuron.sv והשלם את קטע הקוד לחישוב 1.12
 שים לב שהפעם במקום kernel עם 4 ערכים, יש כאן weight שמכיל 8 משקלים.
 שוב אין להשתמש בלולאת FOR.

```
`timescale 1ns/100fs

module FCNeuron ( input clk,
    input [7:0][7:0] pooledPixelArray,
    input [63:0] weight,
    output logic [7:0] result);

logic [7:0] sum;
  integer i;
```

לבדיקת המימוש. עליך להעתיק testbench בשם לבדיקת המימוש. עליך להעתיק את המימוש החלקי המופיע בהמשך ולהוסיף :

weight ערכים שונים עבור 4

```
X
weight[63:32] = 32'h01ffff01;
weight[31: 0] = 32'hff0101ff;
0
weight[63:32] = 32'hff0101ff;
weight[31: 0] = 32'h01ffff01;
/
weight[63:32] = 32'hfffffffff;
weight[31: 0] = 32'hff0101ff;
weight[63:32] = 32'h01ffff01;
weight[63:32] = 32'h01fffffff;
```

- 4 ערכים שונים עבור pooledPixelArray (כפי שאתה מצפה לקבל לכל צורה). לדוגמא :

```
pooledPixelArray[0] = 32'h01ffff01 ;
```

- משפט **\$finish** כדי להימנע מ-**testbench** אשר אינו מפסיק לעולם.

26

```
initial begin
clk = 1'b0;
end
always
begin
//weight for X
@(negedge clk);
//weight for 0
@(negedge clk);
//weight for /
@(negedge clk);
//weight for \
@(negedge clk);
end
initial begin
// pooledPixelArray X
repeat(4) @(negedge clk);
// pooledPixelArray '\'
repeat(4) @(negedge clk);
// pooledPixelArray "0"
repeat(4) @(negedge clk);
// pooledPixelArray '/'
repeat(4) @(negedge clk);
#20 $finish;
end
always
begin
#5 clk = \sim clk;
end
endmodule
```

חשוב: נוירון הסיווג מקבל 8 ערכים של pooledPixels וכל יחידת pooledPixels מייצרת 4 ולכן ב- נוירון הסיווג מקבל 8 ערכים של testbench ו- [1] pooledPixelArray (0] ל- testbench כאשר כ״א מכיל 4 ערכים.

יinitial אלו always מדוע המשקלים רשומים במשפט 1.14

#### מימוש יחידת ה- Pooling

- ראשית, נציין שהיחידה אוגרת את שלוש תוצאות הקונבולוציה הראשונות.
- כאשר התוצאה הרביעית מגיעה, היחידה המשווה את כל תוצאות הקונבולוציה עם סף מסוים **2** במקרה שלנו.
- אם תוצאת הקונבולוציה היא מעל הסף אז היציאה תקבל ערך +1 (כלומר זוהתה הצורה "\" או "\") אחרת יתקבל -.
- על מנת לפשט את המבנה, תוצאת הקונבולוציה תמיד נכנסת לאותו רגיסטר ומוזז לרגיסטר השכן עם כל עלית שעון.



pooling.sv בשם בקובץ בשם את קטע הקוד לצבירת תוצאות והשלם את הקוד לצבירת תוצאות הקונבולוציה וטעינת הערכים הנכונים ל- pooledReg.

```
`timescale 1ns/100fs
module Pooling (input clk, En,
    input [7:0] convResult,
    output logic [3:0][7:0] pooledPixels);
    integer i;
    logic [2:0] [7:0] convolution;
    logic [3:0] [7:0] pooledReg;
    always_ff @(posedge clk)
         begin
                // Code for accumulating convolution results in "convolution" registers
         end
    always_ff @(negedge clk)
         begin
           if (En == 1'b1)
           begin
             //Code for loading pooled convolution results into "pooledReg" registers
           end
         end
     assign pooledPixels = pooledReg;
endmodule
```

חשוב : טעינת ה- pooledReg מתבצעת עם ירידת השעון על מנת לתאם עדכון ערכים אלה עם קריאת הנתונים מהזיכרונות.

1.16 רשום קובץ testbench בשם pooling\_test.sv בשם testbench רשום קובץ המימוש. עליך להעתיק את המימוש החלקי המופיע בהמשך ולהוסיף :

```
: מערכים נוספים עבור convResult. השתמש בערכים 6 - 8'h38; 8'h07; 8'h73; 8'h90; 8'h62; 8'h84 - משפטים שמאלצים את הערך הנכון בזמן הנכון לאות - -
```

חשוב: יש לעדכן את En בעלית השעון על מנת שאות זה יהיה יציב בזמן הדגימה (ירידת השעון).

```
`timescale 1ns/100fs
module pooling_test;
logic clk, En;
logic [7:0] convResult;
logic [3:0][7:0] pooledPixels;
Pooling I_Pooling(.*);
initial
begin
clk = 1'b0;
end
initial
begin
//code that sets convResult. For example:
      convResult = 8'h31;
      @(negedge clk);
      convResult = 8'h84;
      @(negedge clk);
//add code that assigns 6 more values. One per cycle
#80 $finish;
end
initial
begin
//Code that sets En
end
always
begin
```

 $#5 clk = \sim clk;$ 

endmodule

end

#### בדיקת יחידת הזיכרון

: SRAM -עבור ה- testbench להלן מימוש חלקי של

```
`timescale 1ns/100fs
`define numAddr 5
define numOut 32
 define wordDepth 32
module dpram32x32 cb test;
logic [`numAddr-1:0] A1;
logic[`numAddr-1:0] A2;
logic CEB1, WEB1, OEB1, CSB1, CEB2, WEB2, OEB2, CSB2;
logic [`numOut-1:0] I1,I2;
logic [`numOut-1:0] 01,02;
dpram32x32_cb RAM_U1(.*);
initial begin
//initialize CEB1 and CEB2
@(posedge CEB1);
//code for SRAM signals
#30 $finish;
end
always
begin
// CEB1 code
end
always
begin
// CEB2 code
end
endmodule
```

- להוסיף קוד הנייל בקובץ בשם dpram32x32\_cb\_test.sv את הקוד הנייל בקובץ בשם שמבצע את הפעולות הבאות שמבצע את הפעולות הבאות :
  - .1 מגדיר CEB1 ו- CEB2 כשעונים בעלי מחזור של 10ns וערך התחלתי של 0.
- 4. בעלית השעון השנייה קובע WEB1=WEB2=0 I1=h7B A1=h0F. זה יגרום לכתיבת 1. בעלית השעון השנייה קובע h0F בירידת השעון הקרובה.
- 13. בעלית השעון השלישית קובע A1=h0A אוברום לכתיבת 11=h67 בכתובת 11=h6A בכתובת השעון הקרובה.
- אבירידת **h0F** ביריאה לקריאה איגרום לקריאה א יארום לא בירידת א בירידת און רביעית קובע א שון השעון הקרובה. MEB1=1 A1=h0F בירידת השעון הקרובה.

: העזרו בצורות הגל שבאיור הבא



הערה - זכרו שה-SRAM בנוי כך שכל הסיגנלים פעילים בנמוך ולא פעילים בגבוה. כך למשל OEB סיגנלי CSB מבצעים את פעולתם כאשר (Chip Select) CSB סיגנלי (Write Enable) שבא כאשר הם בנמוך וסיגנלי (Output Enable) מאפשרים מוצא כאשר הם בנמוך וסיגנלי מגדירים כתיבה כאשר הסיגנלים בנמוך ומאפשרים קריאה כאשר הם בגבוה.

חשוב: מאלצים ערכים לכניסות בעלית שעון, כי הקריאה/כתיבה מתבצעת בירידת שעון. לסיכום עליד:

- כל (השעונים) CEB1 ושל CEB1 שהופכים את הערכים של always להשלים את שני משפטי **5ns** 
  - להשלים את משפט ה- initial כך ש:
  - .0 שעונים) יקבלו ערכים התחלתיים שווים ל- CEB1 , CEB2
  - שבלו ערכים קבועים. WEB2 -1 OEB1, OEB2, CSB2, CSB1 -
- בזמן 15ns (כפי שמוסבר negedge השני) ייכתב hof לכתובת לכתובת השני) בעמי הקודם).
- בזמן **25ns** (ה- negedge השלישי) היכתב לכתובת **0A** דרך פורט 1 (כפי שמוסבר בעמי הקודם).
- בזמן **35ns (ה- negedge** הרביעי) תתבצע קריאה מהכתובת **0F** דרך פורט 1 (כפי שמוסבר בעמי הקודם).
  - יש להגדיר את הערך של A2 כ- 0.

בנוסף לשיבוץ קטעי הקוד המלאים בדו"ח יש להכין בנוסף את כל קטעי הקוד בקבצים נפרדים לפי שמות המודולים השונים ולהביאם למעבדה.

#### דו"ח מכין לניסוי מס׳ 2

החלק זה של הניסוי נתחיל במימוש של הבקר ונמשיך עם הרכבת המערכת כולה.

#### מימוש הבקר



איור מסי 23: מבנה הבקר

#### כניסות הבקר:

אות השעון : clk

reset -אות ה : rst

מסמן שיש לעבור למצב למידה בעלית השעון הבא. learn=1 : learn

מסמן שיש לעבור למצב סיווג classify=1 :classify

בעלית השעון הבא.

#### יציאות הבקר:

#### ממשק KMEM – לזכרון הקונבולוציה פורט 1

כתובת - [5:0] KMEM\_ADD1

output enable - אות בקרה - KMEM\_OEB1 chip select - אות בקרה - KMEM\_CSB1 write enable - אות בקרה - KMEM\_WEB1

ממשק KMEM – לזכרון הקונבולוציה פורט 2

תובת - [5:0] KMEM ADD2

output enable - אות בקרה - KMEM\_OEB2 chip select - אות בקרה - KMEM\_CSB2

write enable - אות בקרה - KMEM WEB2

#### ממשק WMEM – לזכרון הקונבולוציה פורט 1

בתובת - [5:0] WMEM\_ADD1

output enable - אות בקרה - WMEM\_OEB1 chip select - אות בקרה - WMEM\_CSB1 write enable - אות בקרה - WMEM\_WEB1

#### <u>ממשק WMEM – לזכרון הקונבולוציה פורט 2</u>

בתובת - [5:0] WMEM\_ADD2

output enable - אות בקרה - WMEM\_OEB2 chip select - אות בקרה - WMEM\_CSB2 write enable - אות בקרה - WMEM\_WEB2

אות עבור יחידת ה-pooling

pooling - אות בקרה ליחידת ה - En

#### חשוב:

על מנת ליצור את הכתובות של הזיכרונות, אנו נעזר ביציאות של שני מונים (RCO ו- WCO) על מנת למנוע צורך בהגדלת מספר המצבים של המכונה.

#### אותות פנימיים:

ור אותות פנימיים המהווים כניסות למונים. ערכיהם נטענים למונים במצבים : WCI ו- RCI

מסוימים.

ו- WCO : יציאת המונים.

#### תזכורת:

כל משקל הוא בגודל של 8 ביט, וכיוון שה-SRAM שומר 32 ביט בכל כתובת של תא זכרון, יש לנו בעצם 4 משקלים בכל כתובת. לכל SRAM ישנם שני ערוצים (פורט 1 ופורט 2) ולכן ניתן לגשת ל-8 משקלים בכל מחזור שעון עבור SRAM בודד.

ניזכר בחלופה C. לפי חלופה זו ברשותינו 3 יחידות SRAM (אחת עבור שלב ה-FC-בשלב ה-FC) ולכן ניתן להביא/לספק את המשקלים של שני השלבים במקביל.בשלב ה-FC (שתים עבור ה-FC) ולכן ניתן להביא/לספק את המשקלים של כל צורה. כיוון שברשותנו שתי יחידות SRAM ניתן להביא/לספק 16 משקלים תוך מחזור שעון אחד שהם מספיק משקלים עבור שתי צורות. כלומר נדרשים בסך הכל שני מחזורי שעון כדי להביא/לספק את כל המשקלים הנדרשים עבור כל הצורות. לעומת זאת, בשלב ה-Convolution נדרשים 8 משקלים בסך הכל, אותם ניתן להביא/לספק תוך מחזור שעון בודד. לכן נוצר המצב המעניין הבא:

בשלב הלימוד: נרצה לטעון את המשקלים ליחידות ה-SRAM של ה-FC כמה שיותר מהר בשלב הלימוד: נרצה לטעון את המשקלים ליחידות ה-Convolution ולכן נבחר להשתמש רק (2 מחזורים) ומצד שני לאזן בין הזמן הנדרש לכך עבור ה-Convolution של שלב ה-SRAM של שלב ה-Convolution כדי שגם זה יקח 2 מחזורים.

בשלב הסיווג: עבור ה-FC בכל מחזור נרצה לטעון 8 משקלים שונים (מכתובת אחרת בכל פעם) לצורך זיהוי של כל צורה וצורה בכל מחזור. לעומת זאת, את כל המשקלים (סה"כ 8) של ה-Convolution ניתן לטעון תוך מחזור אחד משתי הכתובות במקביל (דרך פורט 1 ופורט 2). ניתן אפילו להמשיך לעשות זאת מחדש בכל מחזור ומחזור כל עוד נמשך שלב הסיווג.

חשבו על כמות הכתובות הנדרשת עבור גישה למשקלים של שלב ה-convolution ושלב ה-FC. זכרו שניתן לספק כתובות זהות ליחידות ה-SRAM של שלב ה-FC. חשבו איזה מונים כדאי שיהיו בכדי לגשת לכתובות אלו.

#### מצבי מכונת המצבים:

מצב סרק – dle\_st – aldle\_st – aldle\_st – Learn\_st – Classify st

להלו טבלת המעברים של מכונת המצבים:



וdle תמיד מוביל למצב rst=1

איור מסי 24 : דיאגרמת המצבים של הבקר

| Current     | ent Inputs |       | Next_St  | Outputs     |            |            |            |           |           |       |       |    |
|-------------|------------|-------|----------|-------------|------------|------------|------------|-----------|-----------|-------|-------|----|
| State       | rst        | learn | classify |             | KMEM_WEB1/ | KMEM_ADD1/ | WMEM_WEB1/ | WMEM_ADD1 | WMEM_ADD2 | WCI   | RCI   | En |
|             |            |       |          |             | KMEM_WEB2  | KMEM_ADD2  | WMEM_WEB2  |           |           |       |       |    |
| Idle        | 1          | X     | X        | Idle        | X          | X          | X          | X         | X         | X     | X     | X  |
| Idle        | 0          | 1     | X        | Learn_st    | X          | X          | X          | X         | X         | X     | X     | X  |
| Idle        | 0          | 0     | 1        | Classify_st | X          | X          | X          | X         | X         | X     | X     | X  |
| Learn_st    | 1          | X     | X        | Idle        | X          | X          | X          | X         | X         | X     | X     | 0  |
| Learn_st    | 0          | 1     | X        | Learn_st    | 0/1        | WCO        | 0          | WCO*2     | WCO*2+1   | WCO+1 | X     | 0  |
| Learn_st    | 0          | 0     | 1        | Classify_st | 0/1        | WCO        | 0          | WCO*2     | WCO*2+1   | WCI=0 | X     | 0  |
| Learn_st    | 0          | 0     | 0        | Idle        | 0/1        | WCO        | 0          | WCO*2     | WCO*2+1   | WCI=0 | X     | 0  |
| Classify_st | 1          | X     | X        | Idle        | X          | X          | X          | X         | X         | X     | X     | X  |
| Classify_st | 0          | 1     | X        | Learn_st    | 1          | 0/1        | 1          | RCO       | RCO       | X     | 0     | X  |
| Classify_st | 0          | 0     | 1        | Classify_st | 1          | 0/1        | 1          | RCO       | RCO       | X     | RCO+1 | 1* |
| Classify_st | 0          | 0     | 0        | Idle        | X          | X          | 1          | RCO       | RCO       | X     | 0     | 0  |

00=**RCO רק אם** ∗

2.1 להלן המימוש החלקי המופיע להלן לקובץ בשם NeuralNet\_cont1.sv השלם את המימוש החלקי המופיע להלן להשלים את בהתאם לטבלה ודיאגראמת המצבים באיור מס׳ 24. עליך להשלים את הקוד עבור המצב Classify\_st.

```
`timescale 1ns/100fs
`define numAddr 5
module NeuralNet cont (
    input clk, rst, learn, classify,
    output logic [`numAddr-1:0] KMEM_ADD1,
    output logic [`numAddr-1:0] KMEM ADD2,
    output logic [`numAddr-1:0] WMEM_ADD1,
    output logic [`numAddr-1:0] WMEM_ADD2,
    output logic KMEM_WEB1, KMEM_OEB1, KMEM_CSB1,
    output logic KMEM WEB2, KMEM OEB2, KMEM CSB2,
   output logic WMEM_WEB1, WMEM_OEB1, WMEM_CSB1,
    output logic WMEM WEB2, WMEM OEB2, WMEM CSB2,
    output logic En
);
typedef enum bit[1:0] {Idle_st = 2'b00, Learn_st = 2'b01,
Classify_st = 2'b10} STATE;
STATE CUR ST;
STATE NEXT_ST;
logic [1:0] RCI, RCO ,WCI, WCO;
always_ff @(posedge clk or posedge rst)
begin
    if (rst == 1) begin
        CUR_ST <= Idle_st;</pre>
        RCO
              <= 2'b0;
               <= 2'b0;
        WCO
    end
    else begin
        CUR ST <= NEXT ST;
             <= RCI;
        RCO
        WCO
               <= WCI;
    end
end
```

```
always comb
begin
    //fixed default values
    KMEM_OEB1 = 1'b0; KMEM_CSB1 = 1'b0;
    KMEM OEB2 = 1'b0; KMEM CSB2 = 1'b0;
   WMEM_OEB1 = 1'b0; WMEM_CSB1 = 1'b0;
   WMEM_OEB2 = 1'b0; WMEM_CSB2 = 1'b0;
    //default values
    KMEM WEB1 = 1'b1;
    KMEM_WEB2 = 1'b1;
   KMEM\_ADD1 = 5'b0;
    KMEM ADD2 = 5'b0;
   WMEM WEB1 = 1'b1;
   WMEM_WEB2 = 1'b1;
   WMEM ADD1 = 5'b0;
   WMEM ADD2 = 5'b0;
   RCI = 2'b0;
   WCI = 2'b0;
   NEXT_ST = Idle_st;
  case(CUR_ST)
     Idle_st:
     begin
     RCI = 2'b0;
     WCI = 2'b0;
     //default - remain in current state:
     NEXT_ST = Idle_st;
     if (learn == 1'b1)
        begin
        NEXT_ST = Learn_st;
        end
     else if (classify == 1'b1)
        begin
        NEXT_ST = Classify_st;
        end
     else
        NEXT_ST = Idle_st;
     end
```

```
Learn_st:
     begin
     // K writes to one port 2 cycles
     // It will write for 2 more cycles because of W but to
different addresses
     // We do it this way to avoid the need for another state
     KMEM_WEB1 = 1'b0;
     KMEM WEB2 = 1'b1;
     KMEM ADD1 = \{3'b000,WC0\};
     KMEM_ADD2 = {3'b000,WC0}; //set so not unknown but not
needed
     // W writes to 2 ports 2 cycles
     WMEM WEB1 = 1'b0;
     WMEM_WEB2 = 1'b0;
     WMEM ADD1 = \{3'b000, WC0*2\};
     WMEM\_ADD2 = {3'b000, WC0*2 + 1};
     // default - remain in current state :
     NEXT_ST = Learn_st;
     if (learn == 1'b1)
        begin
            NEXT_ST = Learn_st;
            WCI = WCO + 1;
        end
        else if (classify == 1'b1)
        begin
            NEXT ST = Classify st;
            WCI = 2'b0;
        end
        else
        begin
            NEXT_ST = Idle_st;
            WCI = 2'b0;
        end
     end
Classify st:
     begin
     // read from both ports
     // both kernels read and should remain constant - how ? we
remain in this state 4 cycles
     KMEM_WEB1 = 1'b1;
     KMEM WEB2 = 1'b1;
     //KMEM ADD1 = count out;
     //KMEM ADD2 = count out+1;
     // Not elegant but should solve problem
     KMEM ADD1 = 5'b0;
     KMEM ADD2 = 5'b1;
```

```
//read from one port - repeat for 4 cycles
     WMEM WEB1 = 1'b1;
     WMEM_WEB2 = 1'b1; //not necessary
     WMEM_ADD1 = {3'b000,RC0};
     WMEM_ADD2 = {3'b000,RC0}; //not necessary
     // default - remain in current state :
     NEXT_ST = Classify_st;
     if (learn == 1'b1)
       begin
            //set NEXT_ST and RCI
       else if (classify == 1'b1)
       begin
           //set NEXT_ST and increment RCI
       end
       else
       begin
           //set NEXT_ST and reset RCI
     //set En when RCO has correct value
     end
    endcase
end
endmodule
```

בהמשך נכין קובץ לבדיקת המכונה.

בדיקת המערכת השלמה תתבצע בשלבים, אבל כבר מסעיף זה נבנה למערכת שיתאים למערכת בדיקת המערכת השלמה תתבצע בשלבים, אבל כבר מסעיף זה (איור מס $^{\prime}$  25) תכיל רק את הבקר וכל הכוללת את כל חלקיה למרות שבשלב ראשון יחידת ה- testbench בסעיף זה לא נכליל את כל הבלוקים שמופיעים בקווים מקווקווים.



איור מסי 25

:testbench -מימוש ה-

```
`timescale 1ns/100fs
`define numAddr 5
module Top_test;
logic clk;
logic rst, learn, classify;
logic [`numAddr-1:0] KMEM_ADD1;
logic [`numAddr-1:0] KMEM ADD2;
logic [`numAddr-1:0] WMEM ADD1;
logic [`numAddr-1:0] WMEM_ADD2;
logic [2:0] [7:0] InputImage[2:0];
logic [3:0] [7:0] pixels;
logic [7:0] result;
logic KMEM_WEB1, KMEM_OEB1, KMEM_CSB1;
logic KMEM WEB2, KMEM OEB2, KMEM CSB2;
logic WMEM WEB1, WMEM OEB1, WMEM CSB1;
logic WMEM WEB2, WMEM OEB2, WMEM CSB2;
logic [31:0] KR_DATA_I1, KR_DATA_I2, W1_DATA_I1, W1_DATA_I2,
W2 DATA I1, W2 DATA I2;
Top Top U1(.*);
initial
begin
clk
        = 1'b0;
rst
        = 1'b1;
learn = 1'b0;
classify = 1'b0;
@(negedge clk);
    = 1'b0 ;
rst
        = 1'b1;
learn
repeat(2) @(negedge clk);
         = 1'b0;
learn
classify = 1'b1;
#250 $finish;
end
always
begin
 #5 clk = \sim clk;
end
// The next line is used for debugging
`include "bin/monitor.sv"
endmodule
                                                          חשוב!
```

rst, בקובץ הנ"ל מוגדרים כל הסיגנלים שיופיעו בתכנון המלא למרות שבסעיף זה נחוצים רק: , clk ו- learn, classify כלומר הסיגנלים שמתחברים לבקר. הגדרת כל הסיגנלים כבר בשלב זה תחסוך את הצורך בהוספת סיגנלים בכל סעיף וסעיף.

```
סיגנלים ששמם מתחיל ב- K הם סיגנלים שמתחברים ל- SRAM של שלב הקונבולוציה.
```

2.2 רשום את הקוד הנייל בקובץ בשם Top1\_test.sv

```
הסבר את המשפט :
```

```
Top Top_U1(.*);

ביר את צורות הגל של : rst, learn, classify כפי שהם מוגדרים clk - clk - classify בייר את צורות הגל של : testbench - classify
```

: Top -בקר היחיד שמופיע ב- Top. הבקר הוא הבלוק היחיד שמופיע ב-

```
`timescale 1ns/100fs
`define numAddr
define NoOfKernels 2
`define NoOfShapes 4
module Top (input clk,
             input [3:0] [7:0] pixels,
             input rst, learn, classify,
             input [31:0] kr_data_i1, kr_data_i2, w1_data_i1, w1_data_i2,
W2_DATA_I1, W2_DATA_I2,
             output logic [7:0] result);
logic [`NoOfKernels-1:0] [7:0] convResult;
logic [3:0] [7:0] pooledPixelArray[`NoOfKernels-1:0];
logic [`numAddr-1:0] KMEM ADD1;
logic [`numAddr-1:0] KMEM ADD2;
logic [`numAddr-1:0] WMEM ADD1;
logic [`numAddr-1:0] WMEM_ADD2;
logic KMEM WEB1, KMEM OEB1, KMEM CSB1;
logic KMEM WEB2, KMEM OEB2, KMEM CSB2;
logic WMEM_WEB1, WMEM_OEB1, WMEM_CSB1;
logic WMEM WEB2, WMEM OEB2, WMEM CSB2;
logic [1:0][31:0] KR DATA 0;
logic [31:0] W1 DATA 01, W1 DATA 02, W2 DATA 01, W2 DATA 02;
logic En;
// Add instantiation of NeuralNet_cont. Call the instance NNC_U1
// Example of generate statement (required for exp'2 later section)
// genvar k;
// generate for (k = 0; k <`NoOfKernels ; k = k + 1) begin</pre>
// Code to be repeated for each k
// end
// endgenerate
endmodule
```

**Pooling** -סיגנל בקרה שמתחבר ליחידת – En: הערה

# 2.3 רשום את הקוד הנייל לקובץ בשם Top1.sv. הוסף לקוד, הצבה (instantiation) של הבקר את הקוד הנייל לקובץ בשם instance. על שם ה- NNC\_U1.

#### הוספת זיכרונות ה- SRAM

#### : בסעיף זה

- במידת הצורך קראו שוב את התזכורת בתחיל הפרק של מימוש הבקר לעיל.
- לזיכרון הקונבולוציה נכתבות שתי מילים בעלות 32 סיביות (4 משקלים בעלי 8 סיביות) ולכל אחד מזיכרונות ה-**FC** נכתבות 4 מילים כפי שמופיע בטבלה מסי 1.
- הכתיבה תתבצע במהלך שני מחזורי שעון כאשר לזיכרון הקונבולוציה יעשה שימוש בפורט FC- אחד בלבד ולזיכרונות ה
- המילים שנבחרו בסעיף זה אינן המשקלים האמיתיים אלא ערכים שיעזרו בבדיקת תקינות הכתיבה.
- המידע והכתובות שיש להזין לזיכרונות במהלך הכתיבה מופיעים בטבלא 2.
- לעומת זאת, המידע הנקרא והכתובות שיש להזין לזיכרונות במהלך הקריאה מופיעים בטבלא 3
- יש לתזמן את המידע בעזרת הסיגנלים שמוגדרים ב- testbench. עבור שלב ה- testbench. עליך לספק את המידע וכתובות שמופיעים בטבלה.

| KMEM_ADD | Value    |  |  |
|----------|----------|--|--|
| 0        | 00000000 |  |  |
| 1        | 0000001  |  |  |

Data written to 2 addresses using port 1
Both words(32 bits) read simultaneously using both ports
Output should be: 000000000, 00000001

 WMEM\_ADD
 ValueW1
 ValueW2

 0
 00000010
 00000020

 1
 00000011
 00000021

 2
 00000012
 00000022

 3
 00000013
 00000023

Data written to 2 addresses using both ports 0 and 1 addresses written in first cycle 2 and 3 addresses written in second cycle Both words (32 bits) read simultaneously using port1 of each SRAM Output of port 2 not used Over 4 cycles output should be: 00000010, 00000020 00000011, 00000021 00000012, 00000022 00000013, 00000023

#### טבלה 1

| clk | KMEM_ADD1 | KMEM_ADD2 | KR_DATA_I1 | KR_DATA_I2 | WMEM_ADD1 | WMEM_ADD2 | W1_DATA_I1 | W1_DATA_I2 | W2_DATA_I1 | W2_DATA_I2 |
|-----|-----------|-----------|------------|------------|-----------|-----------|------------|------------|------------|------------|
| 0   | Х         | Х         | х          | Х          | Х         | Х         | Х          | Х          | Х          | Х          |
| 1   | 0         | Х         | 000000000  | Х          | 0         | 1         | 00000010   | 0000011    | 00000020   | 00000021   |
| 2   | 1         | Х         | 00000001   | Х          | 2         | 3         | 00000012   | 00000013   | 00000022   | 00000023   |

טבלה 2: כתיבה

| clk | KMEM_ADD1 | KMEM_ADD1 | KR_DATA_O[0] | KR_DATA_O[1] | W1MEM_ADD1 | W2MEM_ADD1 | W1_DATA_01 | W2_DATA_O1 |
|-----|-----------|-----------|--------------|--------------|------------|------------|------------|------------|
| 0   | Х         | Х         | х            | Х            | X          | X          | Х          | Х          |
| 3   | 0         | 1         | 00000000     | 0000001      | 0          | 0          | 0000010    | 00000020   |
| 4   | 0         | 1         | 00000000     | 0000001      | 1          | 1          | 0000011    | 00000021   |
| 5   | 0         | 1         | 00000000     | 0000001      | 2          | 2          | 0000012    | 00000022   |
| 6   | 0         | 1         | 00000000     | 0000001      | 3          | 3          | 0000013    | 00000023   |
| 7   | 0         | 1         | 00000000     | 0000001      | 0          | 0          | 0000010    | 00000020   |
| 8   | 0         | 1         | 00000000     | 00000001     | 1          | 1          | 0000011    | 00000021   |
| 9   | 0         | 1         | 00000000     | 0000001      | 2          | 2          | 0000012    | 00000022   |
| 10  | 0         | 1         | 00000000     | 0000001      | 3          | 3          | 0000013    | 00000023   |

טבלה 3: קריאה

#### 2.4

צור העתקים של Top1\_test.sv, Top1.sv ו- NeuralNet\_cont1.sv קרבצים וקרא לקבצים וקרא לקבצים אור העתקים של Top2\_test.sv דרספות החדשים בשמות Top2.sv: ו- אחד לשלב הקונבולוציה ושנים לשלב ה- $\mathsf{FC}$  לפי ההערה לקובץ 3 זיכרונות SRAM (אחד לשלב הקונבולוציה ושנים לשלב ה- $\mathsf{FC}$  לפי ההערה הבאה).

בסעיף זה ובכל הסעיפים בהמשך, כאשר מוסיפים יחידה למימוש Top יש לעשות זאת בעזרת משפט מסוג :

```
nand nand_U1 (.out(w), .in1(p), .in2(q));

ולא מסוג :

nand nand_U1 (.*);

הסיבה לכך היא שאין זהות מלאה בין שמות הממשק של היחידה ושמות הסיגנלים שמתחברים
.testbench .
```

2.5 הוסף ל- Top\_test2.sv משפט initial שמספק מידע שייכתב בזיכרונות שנוספו. יש לכתוב לזיכרונות את המידע שמופיע בטבלאות הנייל כלומר:

```
repeat(2) @(posedge clk);
KR_DATA_I1 = 32'h0;
W1_DATA_I1 = 32'h20;
W1_DATA_I2 = 32'h11;
W2_DATA_I2 = 32'h21;
@(posedge clk);
KR_DATA_I1 = 32'h1;
W1_DATA_I1 = 32'h1;
W1_DATA_I1 = 32'h12;
W2_DATA_I1 = 32'h22;
W1_DATA_I2 = 32'h13;
W2_DATA_I2 = 32'h23;
```

לפני כל ניסוי יש להכין דו״ח מכין בפורמט pdf. יש לצור קובץ ZIP (לא RAR) המכיל את דו״ח לפני כל ניסוי יש להכין דו״ח מכין בפורמט בפורמט LabAdmin לפני תחילת הניסוי.

# פרק 3 : ביצוע הניסוי

### הערות כלליות למהלך העבודה:

- סעיף לביצוע מופיע כ- "-", סעיף לשמירת גרף מופיע כ- י $\mathbf{G11}^{\prime}$  וסעיף תשובה לשאלה מופיע כ- י $\mathbf{C11}^{\prime}$ . מומלץ לשמור את התמונות בהתאם למספר הסעיף , למשל  $\mathbf{C11}^{\prime}$ .
- הרצת פקודות תתבצע בחלון ה- terminal שבאופן טיפוסי יציג בשורה האחרונה טקסט דוגמת זה:

## mlst1@omega81 ~/Shimshon Yovav ]\$

את הפקודות יש להקליד מימין לו. בהמשך השורה לעיל הנקראת prompt תסומן בקיצור כ-\$. אין צורך להקליד את הסימן \$. כאשר ה-prompt מופיע הוא מסמן שה-terminal עסוק מוכן לקלוט את הפקודה הבאה. כאשר הוא איננו מופיע זה סימן שה-terminal עסוק בפקודה הקודמת.

- כתיבת דוח הניסוי תתבצע במהלך הניסוי באופן ממוחשב בעזרת תבנית שברשותכם. כל הגרפים והסכמות ישולבו בדו״ח זה ללא הצורך בהדפסות כמוסבר בהמשך.

#### הערות כלליות לעריכת הדוח:

- יש להימנע מפתיחת הקובץ ע"י דאבל-קליק כיוון שאז לא ברור מאיזו גרסה נפתח הקובץ ואלול לגרום לקריסת התוכנה.
  - : לעריכת הדוייח רשום

## \$ oowrite name1 name2.odt &

- כאשר name1\_name2.odt הם שמות הסטודנטים. שים לב ש- name1\_name2.odt אינו קובץ ריק אלה תבנית עליה מתבסס הדו״ח.
- עריכת הדוח הממוחשב תעשה עייי מעבד תמלילים של **Open Office**. יתכן ויפתח חלון ההערה הבא:



- לחץ על Yes בכדי להמשיך. בדוק שנפתח קובץ לפי שמות הסטודנטים שלכם.

## <u>הערות עבור צירוף תמונות/סכמות לדוח:</u>

- .jpeg ראשית יש צורך לצור קובץ
- הפעל את תוכנת ksnapshot בחלון terminal.

#### \$ ksnapshot &

- .New Snapshot לחץ על
- בחלון שנפתח בחר ב- Region עבור ה- בחלון שנפתח
- באמצעות הכפתור השמאלי בחר באיזור של המסך שברצונך להוסיף לדו״ח. ברגע שסיימת, לחץ במקלדת על מקש Enter והאזור המסומן ישמר.
- שמור את התמונה באמצעות Save As. בחר בפורמט jpg והכנס שם לתמונה עם .CNTR V סיומת jpg או לחץ על Copy to Clipboard וצרף לדו״ח עם



- רצוי להקטין את רוחב חלון ה- waveform כדי שהוא יכנס בצורה יפה יותר לדו״ח.
הכנס את הסכמה לדו״ח ב- openoffice עם openoffice → Insert→Picture→From File ו-Ctrl+Shift.

שינוי שפה יעשה ע״י Alt+Shift ו-Ctrl+Shift ו-Ctrl+Shift → Ctrl+Shift אינוי ביוון הטקסט יעשה ע״י:

# אוב!! עריכת קוד SystemVerilog

העריכה של כל קבצי ה- SystemVerilog תתבצע בעזרת כלי בשם Euclide. כלי זה עוזר מאד בגילוי ותיקון כל שגיאות ה- syntax. להפעלת הכלי רשום :

## \$ start\_veride

.linux ולא בעזרת פקודות (Save As הוספה של קבצים  $\frac{\pi \pi \pi \pi \nu}{\pi \pi}$  בתוך הכלי (לרוב עם אם של קבצים בעזרת פקודות חשוב שהנייל ל יתבצע בספריה :

/users/mlstN/student1\_student2 (N=1,2,3 or 4)

## ביצוע ניסוי מס׳ 1

בעזרת ה- script בשם run\_sim מריצים סימולציה. על מנת שה- script יעבוד, יש להקפיד על הכללים הבאים בזמן מתן שמות:

- : שם הקובץ הנדרש צריך להיות ארין לחיות (design) כאשר שם המודול הוא  $\diamond$  (design).sv
- שם מודול-הבדיקה (testbench) של המודול לesign> שם מודול-הבדיקה (testbench) ובהתאם שם הקובץ של מודול-הבדיקה צריך להיות: <design> test design> test.sv
  - הוא שם כלשהו בהתאם לצורך לפי הדוגמה הבאה. <design> o
- testbench-. ה-cneuron.sv ייכתב בקובץ בשם cneuron ייכתב בקובץ בשם cneuron.test.sv יהיה במודול בשם cneuron\_test.sv וייכתב בקובץ בשם
  - : יש להריץ את הסימולציה עם הפקודה

## \$ run\_sim <design>

עבור כל סעיף, חשוב שהנייל יתבצע בספריה :

/users/mlstN/student1\_student2/EXPT

(N=1,2,3 or 4)

: ניתן לסמלץ מחדש אם שיניתם את הקוד בעזרת

- Simulation → Reinvoke Simulator → Yes



<u>חשוב :</u> במהלך הניסוי הינך מתבקש ״להסביר את צורות הגל של הסימולציה״. הכוונה היא שעליך לציין את אירועים העיקריים שמראים את נכונות הסימולציה.

## 1. מימוש נוירון הקונבולוציה

- השתמש בקבצים בשם cneuron\_test.sv ו- cneuron.sv שהכנת. הרץ סימולציה של המודול בעזרת הפקודה :

# \$ run\_sim cneuron

בחלון של ה- **Design Browser** בחר ביחידה cneuron\_test



- לחץ על כפתור ה- Waveform ( אולה זאת פותחת חלון עבור צורות הגל של כל cneuron\_test ). פעולה זאת פותחת הלון עבור אורות הגל של כל
- לחץ על הכפתור Play ( ▶ ) שמופיע בחלק העליון של חלון ה- Waveform להרצת ה- testbench.

- הבא את הסמן מעל ערך הסיגנל בעמודת cursor (במקרה זה 'hFC') לחץ על הכפתור הימני וסמן X במשבצת שליד signed.



- : G11 שמור תמונת מסך של צורת הגל וצרף את התמונה לדו״ח.
- . בדוק את התוצאות המתקבלות. האם הן נכונות ? הסבר.
- ערכים יהיו את הערכים אל שני ה- cneuron\_test.sv שנה בקובץ +1 ו-+5 במקום +1 ו-+5.
  - הרץ את הסימולציה מחדש.
  - : G12 שמור תמונת מסך של צורת הגל וצרף את התמונה לדו״ח.
  - **Q12**: בדוק את התוצאות המתקבלות. האם הן נכונות ? הסבר.
  - שנה את המימוש כך שכל החישוב של ה- sum יתבצע הפעם באמצעות לולאת FOR -
    - **Q13**: בדוק את התוצאות המתקבלות.
    - Sum : הוסף את הקוד של חישוב ה- sum לדוייח (תצלום מסך או הטקסט עצמו).
      - **G14**: שמור תמונת מסך של צורת הגל וצרף את התמונה לדו״ח.

## - הראה את המימוש למדריך.

#### הערות:

- ניתן לעשות zoom עייי לחיצה על + Ctrl עייי לחיצה שיי -
  - חשוב להצביע על אזורים חשובים בפלטי ההדפסות.
    - בסיום כל סימולציה, יש לצאת מהכלי עם

# File → Exit

## 2. מימוש נוירון ה-FC

- השתמש בקובצים בשם fcneuron\_test.sv ו- fcneuron.sv השתמש בקובצים בשם btcneuron\_test.sv ו- של המודול בעזרת הפקודה

## \$ run\_sim fcneuron

fcneuron test בחר ביחידה Design Browser - בחלון של ה-

- לחץ על כפתור ה- Waveform ( שולה זאת פותחת חלון עבור צורות הגל של כל fcneuron test).
- להרצת Waveform לחץ על הכפתור Play ( שמופיע בחלק העליון של חלון ה- hestbench להרצת .testbench
  - . לחץ על סימן ה-+ ליד סיגנל pooledPixels כדי לראות את הערך שבכל תא



G21: שמור תמונת מסך של צורת הגל וצרף את התמונה לדו״ח.

**Q21:** בדוק את התוצאות המתקבלות. האם הן נכונות ? הסבר את המשמעות של הערכים שמתקבלים ב- result.

# 3. מימוש יחידת ה- Pooling

השתמש בקבצים בשם pooling\_test.sv ו- pooling\_test.sv שהכנתם. הריצו סימולציה של המודול בעזרת הפקודה :

#### \$ run sim pooling

- .pooling test בחר ביחידה Design Browser בחלון של ה-
- פעולה זאת פותחת חלון עבור צורות הגל של כל ( של של של כל ) Waveform לחץ על כפתור ה- pooling test ) פעולה את פותחת חלון עבור צורות הגל של כל
- להרצת Waveform ( Play ) שמופיע בחלק העליון של חלון ה- Play להרצת ה- testbench.

: G31 שמור תמונת מסך של צורת הגל וצרף את התמונה לדו"ח.

231: האם התוצאות המתקבלות ב- pooledPixel נכונות! הסבר! הראה שאות ה- En עולה ב- בזמן הנכון.

יש להשוות עם 2. עליך לבצע את ההשוואה פעם עם convolution[i] את convolution[i]. signed(convolution[i])

.Q32 רשום את הבדל בין שתי הריצות.

: G32 שמור תמונת מסך של צורת הגל הנוספת וצרף את התמונה לדו״ח.

## 4. סימולציה של יחידת הזיכרון

הנתון ובקובץ בשם dpram32x32\_cb.sv - השתמש בקובץ בשם dpram32x32\_cb\_test.sv שהכנת. הרץ סימולציה של המודול בעזרת הפקודה

# \$ run\_sim2 dpram32x32\_cb

- .dpram32x32 cb test בחר ביחידה Design Browser בחלון של ה-
- לחץ על כפתור ה- Waveform (בשולה זאת פותחת חלון עבור צורות הגל של כל dpram32x32\_cb\_test).
- לחץ על הכפתור Play (▶ ) שמופיע בחלק העליון של חלון ה- Waveform להרצת ה- הי- testbench.
  - : G41 שמור תמונת מסך של צורת הגל וצרף את התמונה לדוייח.
  - . בדוק את התוצאות המתקבלות. הראה בדו"ח שהן נכונות.
  - .1 עוד פעולה כך שתתבצע קריאה מכתובת testbench עוד פעולה כך שתתבצע קריאה מכתובת 10A דרך פורט מסי
    - הרץ את הסימולציה שוב.
    - . שמור תמונת מסך של צורת הגל וצרף את התמונה לדו"ח.
    - 242: בדוק את התוצאות. הראה בדו"ח שהקריאה מתבצעת בצורה נכונה!

## ביצוע ניסוי מס׳ 2

שים לב שבחלק זה של הניסוי שם המודולים הם תמיד **Top\_test**. שמות הקבצים משתנים בכל סעיף.

#### סימולציה של המערכת השלמה

כאמור כבר מההתחלה התבקשת לבנות testbench שיתאים למערכת השלמה אבל בשלב ראשון ה- testbench יכיל רק את הבקר וכל אותות הכניסה שהוא דורש.

### 1. סימולציה של הבקר בעזרת Top1

- יחיד module בסעיף זה נבדוק את נכונות חיבור ה- testbench לבקר שמופיע כ- Top1.
- השתמשו בקבצים בשם Top1.sv ו-Top1\_test.sv שהכנתם. הריצו סימולציה של המודול בעזרת הפקודה :

#### \$ run Top1

בחלון של ה- Design Browser בחר ביחידה Top U1 שנמצאת ב- Top



- בעמודה הצמודה בחר בסיגנלים הרלוונטיים: אותות ה- Classify ,learn ,rst, clk שנמצאים וכן באותות ה- **FC** שנמצאים שלב ה-**Convolution** ושלב ה- Top **U1** שנמצאים בתוך מודול שלב ה- Top **U1**.
- לחץ על כפתור ה- Waveform ( שולה זאת פותחת חלון עבור צורות הגל של כל Top\_U1 הרלוונטים לסעיף זה.
- חזור למסך הקודם ואתר את אות ה- CUR\_ST שנמצא בהמשך ההיררכיה והוסף גם אותו ל- Waveform.
- להרצת Waveform לחץ על הכפתור Play ( רחש שמופיע בחלק העליון של חלון ה- hestbench להרצת .testbench

שמור תמונת מסך של צורת הגל וצרף את התמונה לדו״ח. • G11

• Classify ובסוף learn. הראה על צורות הגל שראשית עולה rst, אחריו learn ובסוף classify. הראה שמכונת המצבים עוברת דרך המצבים הנכונים. הראה שכל עוד המכונה נשארת במתב Classify\_st הכתובות של הזיכרון FC נכונות. הסבר.

KMEM\_ADD1, KMEM\_ADD2, WMEM\_ADD1 , WEB -אותות ה-  $CUR_ST$ , WMEM\_ADD2 הכתובות והמצב של המכונה ולוודא ולהסביר מדוע ההתנהגות היא נכונה.

#### <u>הראה את התוצאות למדריך.</u>

# 2. סימולציה של הבקר ויחידות הזיכרון: Top2.sv

- בסעיף זה נבדוק את נכונות התנהגות שלשת הזיכרונות שהוספת ל- Top2. על מנת להקל על הבדיקה נבצע כתיבת המספרים שהופיעו בדו״ח המכין.
- השתמשו בקבצים בשם Top2.sv ו- Top2.sv שהכנתם. הריצו סימולציה של המודול בעזרת הפקודה :

## \$ run\_Top2

- בחלון של ה- Design Browser בחר ביחידה Top\_U1 בחר ביחידה בחלון של ה-
- לחץ על כפתור ה- Waveform (בשנולה זאת פותחת חלון עבור צורות הגל Top\_u1). פעולה זאת פותחת חלון עבור צורות הגל של בל הסיגנלים של Top\_u1 שב-
- חזור למסך הקודם ואתר את אות ה- CUR\_ST שנמצא בהמשך ההיררכיה והוסף גם אותו ל- Waveform.
- להרצת של הכפתור Play ( ▶ ) שמופיע בחלק העליון של חלון ה- Waveform להרצת ה- testbench.
  - לחץ על ה + של האות[1:0] KR DATA כדי לראות את שני הבסים (Buses) בנפרד

- וודא שבתמונה ניתן לקרוא את ערכי ה DATA בבסים וגם את שמות כל האותות G21 שמור תמונת מסך של צורת הגל וצרף את התמונה לדו״ח.

**Q21**: בדוק (והראה על גבי צורות הגל) שכל המספרים נכתבים ונקראים אל ומהזיכרונות בהתאם לצפוי כלומר, בהתאם לטבלאות 2,1 ו-3 בסעיף ההכנה.

הראה את התוצאות למדריך

# 3. הוספת נוירונים של שלב הקונבולוציה (Top3):

<u>הראה את התוצאות למדריך.</u>

צור גרסה חדשה (3) של כל התכנון באופן הבא.

```
בעזרת File->Save As שמור את NeuralNet_cont2.sv לקובץ בשם
NeuralNet_cont3.sv.
בעזרת File->Save As שמור את Top2.sv לקובץ בשם Top3.sv.
בעזרת File->Save As שמור את Top3_test.sv לקובץ בשם Top3_test.sv.
```

בשלב הבא תידרש להציב את המודולים של הנוירונים של שלב ה-Convolution בלבד שהכנת בחלק א' של הניסוי. כיוון שעקרונית ישנם נויורנים מרובים, ההצבות לא תכתבנה אחת אחת.

לקובץ Top3.sv הוסף **2** נוירונים של יחידת הקונבולוציה (השתמש במשפט generate). לקובץ Top3\_test.sv שנה את משפט initial שמספק מידע שייכתב לזיכרונות. יש לכתוב לזיכרונות את הערכים הנכונים של המסננים ומשקלים כפי שתוארו לעיל, כלומר:

```
repeat(2) @(posedge clk);
KR_DATA_I1 = 32'h01ffff01 ; //first filter looks for \
W1_DATA_I1 = 32'h01ffff01 ;
W2_DATA_I1 = 32'hff0101ff ;
W1_DATA_I2 = 32'h6101ff ;
W2_DATA_I2 = 32'h01ffff01 ;
@(posedge clk);
KR_DATA_I1 = 32'hff0101ff ; //second filter looks for /
W1_DATA_I1 = 32'hff0101ff ;
W2_DATA_I1 = 32'hff0101ff ;
W1_DATA_I2 = 32'h01ffff01 ;
W2_DATA_I2 = 32'h01ffff01 ;
```

הוסף משפט initial שמגדיר את 4 התמונות (x, \ , \ , \ ) ומעביר 4 תתי הבלוקים לכניסה במהלך 4 מחזורים. לדוגמא, עבור התמונה הראשונה "x" : (השלימו לבד את השאר)

```
// Shape-1: "X"
repeat(4) @(negedge clk);
InputImage[2] = {8'h01,8'hff,8'h01} ;
InputImage[1] = {8'hff,8'h01,8'hff} ;
InputImage[0] = {8'h01,8'hff,8'h01} ;
pixels = {InputImage[2][2],InputImage[2][1],InputImage[1][2],InputImage[1][1]};
@(negedge clk);
pixels = {InputImage[2][1],InputImage[2][0],InputImage[1][1],InputImage[1][0]};
@(negedge clk);
pixels = {InputImage[1][2],InputImage[1][1],InputImage[0][2],InputImage[0][1]};
@(negedge clk);
```

```
pixels = {InputImage[1][1],InputImage[1][0],InputImage[0][1],InputImage[0][0]};
// Shape-2: "O"
@(negedge clk);
// COMPLETE InputImage..., pixels..., #10..., etc.
// COMPLETE Shapes-3: "/"
// COMPLETE Shapes-4: "\"
```

## נא לשמור על סדר הכניסות<mark>.</mark>

השתמש בקבצים בשם Top3.sv ו-Top3.sv שהכנת. הרץ סימולציה של המודול בעזרת הפקודה :

# \$ run Top3

בחלון של ה- Design Browser פתח את מבנה התכנון כפי שמתואר באיור הבא. בחר בחלון של ה- I\_CNeuron של יחידה 0. לחץ על כפתור ה- I\_CNeuron של יחידה 1\_CNeuron השני. פעולה זאת פותחת חלון עבור צורות הגל של כל הסיגנלים של I\_cneuron לחלון הגלים.



- לחץ על הכפתור Play ( ▶ ) שמופיע בחלק העליון של חלון ה- Waveform - ה- testbench.

. שמור תמונת מסך של צורת הגל וצרף את התמונה לדו"ח.

התוצאות שני המספרים לצפוי. הסבר את התוצאות שני הנוירונים בהתאם לצפוי. הסבר את התוצאות פאות בדוק שכל המספרים המחשבה המתקבלות עבור שני סיגנלי ה- sum.

- הראה את התוצאות למדריך.

# 4. הוספת יחידות ה- Pooling לשלב הקונבולוציה (Top4):

צור גרסה חדשה (4) של כל התכנון באופן הבא.

שמור את NeuralNet\_cont3.sv שמור את File->Save As בעזרת NeuralNet\_cont4.sv

בעזרת File->Save As שמור את Top3.sv שמור את File->Save As בעזרת העזרת File->Save As שמור את Top4\_test.sv בעזרת

לקובץ Top4.sv הוסף 2 יחידות Pooling אחד לכל Top4.sv. אותם בעזרת לקובץ generate אותו משפט signed(convolution[i].

- השתמש בקובצים בשם Top4\_test.sv ו- Top4.sv שהכנת. הרץ סימולציה של המודול בעזרת הפקודה :

## \$ run\_Top4

בחלון של ה- Design Browser פתח את מבנה התכנון כפי שמתואר באיור הבא. בחר בחלון של ה- Design Browser (ביחידה ביחידה I\_pooling של יחידה 0. לחץ על כפתור ה- I\_pooling של יחידה 1. עבור ה- I\_pooling השני. פעולה זאת פותחת חלון עבור צורות הגל של כל הסיגנלים של הנוירונים.



- לחץ על כפתור ה- Waveform ( שולה זאת פותחת חלון עבור צורות הגל של כל pooling . הסיגנלים של יחידות ה
- להרצת Waveform לחץ על הכפתור Play (▶ ) שמופיע בחלק העליון של חלון ה- Waveform להרצת ה- testbench.

. שמור תמונת מסך של צורת הגל וצרף את התמונה לדו"ח. G41

241 בדוק והראה על גבי צורות הגל שכל תוצאות שני יחידות ה- pooling בהתאם לצפוי. (מופיעים כל הערכים של כל הצורות כמו באיור 17 בחומר ההכנה)

- שנה את ערך הסף ביחידת ה- **pooling** ל 0. הרץ את הסימולציה שוב.
  - : O42 הסבר כיצד זה משפיע על התנהגות המערכת.

. שמור תמונת מסך של צורת הגל וצרף את התמונה לדוייח:  $\mathbf{G42}$ 

- הראה את התוצאות למדריך.
- שחזור את הערך המקורי של הסף (2).

# 5. הוספת יחידות ה- Top5) FC:

צור גרסה חדשה (5) של כל התכנון באופן הבא.

שמור את NeuralNet\_cont4.sv לקובץ בשם File->Save As בעזרת NeuralNet cont5.sv

.Top5.sv שמור את Top4.sv שמור את File->Save As בעזרת

.Top5\_test.sv שמור את File->Save As בעזרת File->Save As

## לקובץ Top5.sv הוסף את נוירון הסיווג fcneuron.

- השתמש בקובצים בשם - **Top5\_test.sv** ו- **Top5\_test.sv** שהכנת. הרץ סימולציה של המודול בעזרת הפקודה :

# \$ run\_Top5

בחלון של ה- **Design Browser** בחר ביחידה בחלון



- לחץ על כפתור ה- Waveform (אור זאת פותחת חלון עבור צורות הגל של כל Top test).. פעולה זאת פותחת חלון עבור צורות הגל של
- לחץ על הכפתור Play (▶ שמופיע בחלק העליון של חלון ה- Waveform להרצת ה-testbench.

. שמור תמונת מסך של צורת הגל וצרף את התמונה לדו״ח.

. בדוק והראה על גבי צורות הגל שכל תוצאות הן בהתאם לצפוי.

- הראה את התוצאות למדריך.

על כל קטעי הקוד שהכנת להופיע בדוח (עם רקע לא כהה) ובנוסף יש להביא את כל הקוד בקבצים נפרדים לפי שמות המודולים השונים למעבדה.