

## 本科实验报告

| 课程名称: |    | 计算机体系结构               |  |
|-------|----|-----------------------|--|
| 设计名称: |    | Cache Design          |  |
| 姓     | 名: | 曾帅王异鸣                 |  |
| 学     | 号: | 3190105729 3190102780 |  |
| 学     | 院: | 计算机学院                 |  |
| 专     | 业: | 计算机科学与技术              |  |
| 班     | 级: | 图灵 1901               |  |
| 指导老师: |    | 姜晓红                   |  |

2021年10月30日

# 目录

| 1 | 实验目的             | 3  |
|---|------------------|----|
| 2 | 实验内容             | 3  |
| 3 | 实验原理             | 3  |
|   | 3.1 Data Line 设计 | 3  |
|   | 3.2 Cache Mode   | 4  |
|   | 3.3 源代码          | 5  |
| 4 | 实验结果与分析          | 11 |
|   | 4.1 仿真代码设计       | 11 |
|   | 4.2 仿真结果分析       | 16 |
| 5 | 讨论与心得            | 20 |

### 1 实验目的

本次实验要求我们实现一个简单的二路主关联 Data Cache

- 1. 理解 Cache Line
- 2. 理解缓存管理单元及其状态机的原理
- 3. 掌握缓存管理单元的设计方法
- 4. 掌握 Cache Line 的设计方法
- 5. 掌握 Cache Line 的验证方法

### 2 实验内容

实验的基本要求是实现 RISC-V 架构下,支持 sb, sw, sd, lb, lw, ld 的 Cache 模块。本实验已给出主要框架,需要完成的实验内容如下:

- 1. 设计 Cache Line 与缓存管理模块
- 2. 验证 Cache Line 与缓存管理模块
- 3. 利用测试程序验证 Cache 的执行情况

### 3 实验原理

#### 3.1 Data Line 设计

实现 Cache 的最基本单元就是 Data Line, 在本次实验中 Data Line 含有与 LRU 替换策略有关的 recent 位,与替换与读写策略有关的 Vaild 位和 Dirty 位,还有数据相关的 Tag 位与 Data 位,基本结构显示如下

| recent(1bit) | Valid(1bit) | Dirty(1bit) | Tag(23bits) | Data |
|--------------|-------------|-------------|-------------|------|
|              | vand(1010)  |             | 148(200100) | Data |

了解完 Data Line 的结构之后,我们就需要对 Data Line 中的 Data 结构进行分析,在本次实验中,一共有 64 个元素,二路主关联将 64 个数据分为两组, $64 \div 2 = 32 = 2^5$  所以索引的位数是 5 位,又由于我们需要实现三种 load/store 指令,所以这就要求此 Cache 是字节寻址的,这就意味着需要有 2 位的 byte address(1 word 等于  $4 = 2^2$ bytes)。综上所述,一个元素的结构如下:

| $\mid \text{Tag}(23\text{bits}) \mid \text{Index}(5\text{bits}) \mid \text{Word}(2\text{bits}) \mid \text{By}$ | Syte(2bits) |
|----------------------------------------------------------------------------------------------------------------|-------------|
|----------------------------------------------------------------------------------------------------------------|-------------|

通过上述结构的说明, 我们就能根据分析出地址各部分的含义

#### 3.2 Cache Mode

本次实验主要采用双路主关联,一次内存的存取会涉及到两个数据块,通过同时对比两个数据块的 Tag 值确定是否命中,具体的结构图如下所示:

Address from microprocessor

# Word xx Tag Une 20 bits 8 bits 2 bits Main Memory 4 bytes wide Way 0 Way 1 Tag. 20 bits Data, 16 bytes Tag. 20 bits Data, 16 bytes 4 bytes 4 bytes Comparator Comparator Data, 4 bytes, to microprocessor

图 3.1: Cache 结构

通过同时比较两个数据块是否命中,来确定整个 Cache 的此次读写是否命中,所以整个 Cache 的命中信号就可以表示为两个子部分的 hit 信号的并。

Write Back 本次实验中实现的是 Write Back 策略,也即修改 Cache 的内容后,Cache 并不会立即更新内存中的内容,而是等到这个 Cache Line 因为某种原因需要从 Cache 中移除时,Cache 才会更新内存中的数据。此策略在本次实验中通过 Dirty 位与 Valid 位进行实现,对缓存中的 valid 为 1(也即有效数据) 的数据进行修改之后,需要将 Dirty 位置为 1,并不直接写入内存,而当此块需要被替换时,才将 Valid 为 1 且 Dirty 为 1的数据块写入内存,并且 Valid 位与 Dirty 位重新置位。同时,为了对于整个 Cache 的 Dirty 信号与 Valid 信号,我们只需要将其置为下次需要被替换的 Data Line 的 Dirty 位与 Valid 位。

Write Allocate 本次实验中实现了 Write Allocate。Write Allocate 是用于实现 Write miss 之后的处理,如果在写失效之后直接将需要写入的内容写入内存,那么这是 no allocate 的做法,而我们在此实验中是把要写的地址所在的块先从 main memory 调入 cache 中,然后写 cache,这一过程同样依赖于 Valid 位与 Dirty 位,但此过程还涉及到替换策略,我们需要决定哪一块实验被新读入的数据块给替换掉的。

LRU 策略 本次实验中用到的替换策略是 LRU 策略,并且由于此 Cache 仅是二路主关联,所以我们可以只用一位来实现这一策略,但我们读写两个数据块之一时我们就将它的 recent 位置为 1,并且将另一块的 recent 位置为 0,这就可以表明最近访问的是 recent 位为 1 的那一块数据,替换的时候仅需检查 recent 位即可。

#### 3.3 源代码

综合上述设计思想,我们组得设计代码与注释如下:

```
// | ———— address 32 ————
  // | 31 9 | 8 4 | 3 2 | 1
  // | tag 23 | index 5 | word 2 | byte 2 |
3
4
5
   module cache (
6
                              // clock
       input wire clk,
7
       input wire rst,
                              // reset
8
       input wire [ADDR_BITS-1:0] addr, // address
                                        // read refreshes recent bit
9
       input wire load,
10
       input wire store,
                                        // set valid to 1 and reset dirty to
11
       input wire edit,
                                        // set dirty to 1
12
       input wire invalid,
                                        // reset valid to 0
                                        // select signed or not & data width
13
       input wire [2:0] u_b_h_w,
14
                              // please refer to definition of LB, LH, LW,
                                 LBU, LHU in RV32I Instruction Set
```

```
// data write in
15
        input wire [31:0] din,
16
                                                // hit or not
        output reg hit = 0,
        \mathbf{output} \ \mathbf{reg} \ [31:0] \ \mathrm{dout} = 0,
                                               // data read out
17
18
        output reg valid = 0,
                                                // valid bit
19
        output reg dirty = 0,
                                                // dirty bit
20
        output reg [TAG\_BITS-1:0] tag = 0 // tag bits
21
        );
22
23
         `include "addr_define.vh"
24
25
         wire [31:0] word1, word2;
         wire [15:0] half_word1, half_word2;
26
27
         wire [7:0] byte1, byte2;
28
         wire recent1, recent2, valid1, valid2, dirty1, dirty2;
29
         wire [TAG\_BITS-1:0] tag1, tag2;
30
         wire hit1, hit2;
31
32
        //ELEMENT_NUM = 64, 一个Line有4个WORD
33
         reg [ELEMENT NUM-1:0] inner recent = 0;
34
        reg [ELEMENT_NUM-1:0] inner_valid = 0;
35
        reg [ELEMENT_NUM-1:0] inner_dirty = 0;
        //总共64个元素的tag数组
36
37
        reg [TAG_BITS-1:0] inner_tag [0:ELEMENT_NUM-1];
         // 64 elements, 2 ways set associative \Rightarrow 32 sets
38
39
        reg [31:0] inner_data [0:ELEMENT_NUM*ELEMENT_WORDS-1];
40
41
        // initialize tag and data with 0
42
        integer i;
43
         initial begin
44
             for (i = 0; i < ELEMENT_NUM; i = i + 1)
45
                  inner\_tag[i] = 23'b0;
46
             \label{eq:formula} \textbf{for} \hspace{0.2cm} (\hspace{0.1cm} i \hspace{0.1cm} = \hspace{0.1cm} 0\hspace{0.1cm}; \hspace{0.2cm} i \hspace{0.1cm} < \hspace{0.1cm} \underline{\texttt{FLEMENT\_NUM*ELEMENT\_WORDS}}; \hspace{0.2cm} i \hspace{0.1cm} = \hspace{0.1cm} i \hspace{0.1cm} + \hspace{0.1cm} 1)
47
48
                  inner_data[i] = 32'b0;
49
        end
50
51
        // the bits in an input address:
52
         wire [TAG_BITS-1:0] addr_tag;
         wire [SET_INDEX_WIDTH-1:0] addr_index; // idx of set
53
         wire [ELEMENT_INDEX_WIDTH-1:0] addr_element1;
54
         wire [ELEMENT_INDEX_WIDTH-1:0] addr_element2; // idx of element
55
56
         wire [ELEMENT INDEX WIDTH+ELEMENT WORDS WIDTH-1:0] addr word1;
```

```
57
        wire [ELEMENT_INDEX_WIDTH+ELEMENT_WORDS_WIDTH-1:0] addr_word2; //
           element index + word index
58
        assign addr tag = addr[31:9];
59
                                                            //need to fill in
60
        //index = set number, 32 = 2 ^ 5
61
        assign addr_index = addr[8:4];
                                                            //need to fill in
62
        //根据结构赋值
63
        assign addr_element1 = {addr_index, 1'b0};
64
        assign addr_element2 = {addr_index, 1'b1};
                                                           //need to fill in
65
        assign addr_word1 = {addr_element1, addr [ELEMENT_WORDS_WIDTH+
           WORD_BYTES_WIDTH-1:WORD_BYTES_WIDTH] };
        \mathbf{assign} \ \ \mathrm{addr\_word2} = \left\{ \mathrm{addr\_element2} \right., \ \ \mathrm{addr} \left[ \underline{\mathsf{ELEMENT\_WORDS\_WIDTH+}} \right.
66
           WORD_BYTES_WIDTH-1:WORD_BYTES_WIDTH] };
                                                                 //need to fill in
67
68
        //与数据类型有关的赋值
69
        assign word1 = inner_data[addr_word1];
        assign word2 = inner_data[addr_word2];
70
                                                           //need to fill in
71
        assign half_word1 = addr[1] ? word1[31:16] : word1[15:0];
72
        assign half_word2 = addr[1] ? word2[31:16] : word2[15:0];
                                                                            //need
           to fill in
73
        assign byte1
                           = addr[1]?
74
                              addr[0] ? word1[31:24] : word1[23:16] :
                              addr [0] ? word1 [15:8] : word1 [7:0]
75
76
        assign byte2
                           = addr[1]?
77
                              addr[0] ? word2[31:24] : word2[23:16] :
78
                              addr [0] ? word2 [15:8] : word2 [7:0]
                                                 //need to fill in
79
80
        assign recent1 = inner_recent[addr_element1];
81
        assign recent2 = inner_recent[addr_element2];
                                                                        //need to
            fill in
82
        assign valid1 = inner_valid[addr_element1];
83
        assign valid2 = inner_valid[addr_element2];
                                                                       //need to
            fill in
84
        assign dirty1 = inner_dirty[addr_element1];
        assign dirty2 = inner_dirty[addr_element2];
                                                                       //need to
85
            fill in
86
        assign tag1 = inner_tag[addr_element1];
87
        assign tag2 = inner_tag[addr_element2];
                                                                     //need to fill
            in
88
89
        assign hit1 = valid1 & (tag1 = addr tag);
```

```
90
         assign hit2 = valid2 & (tag2 == addr_tag);
                                                                        //need to
             fill in
 91
 92
         always @ (posedge clk) begin
 93
             valid <= recent1 ? valid2 : valid1;</pre>
 94
             dirty <= recent1 ? dirty2 : dirty1;
                                                     //need to fill in
 95
             tag \le recent1 ? tag2 : tag1;
                                                      //need to fill in
 96
             hit  <= hit1 \mid hit2;
                                                      //need to fill in
 97
98
             // read $ with load==0 means moving data from $ to mem
99
             // no need to update recent bit
             // otherwise the refresh process will be affected
100
101
             if (load) begin
102
                 if (hit1) begin
103
                      dout <=
104
                         u_b_h_w[1] ? word1 :
105
                          u_b_h_w[0] ? \{u_b_h_w[2] ? 16'b0 : \{16\{half_word1\}\}
                             [15]}}, half_word1}:
106
                          \{u_b_h_w[2] ? 24'b0 : \{24\{byte1[7]\}\}, byte1\};
107
108
                     // inner recent will be refreshed only on r/w hit
109
                     // (including the r/w hit after miss and replacement)
110
                      inner recent [addr element1] <= 1'b1;
                     inner_recent[addr_element2] <= 1'b0;
111
112
                 end
113
                 else if (hit2) begin
114
                     dout <=
115
                         u_b_h_w[1] ? word2 :
116
                          u_b_h_w[0] ? \{u_b_h_w[2] ? 16'b0 : \{16\{half_word2\}\}
                             [15]}}, half_word2}:
117
                          \{u_b_h_w[2] ? 24'b0 : \{24\{byte1[7]\}\}, byte2\};
118
119
                     // inner recent will be refreshed only on r/w hit
120
                     // (including the r/w hit after miss and replacement)
121
                     inner_recent [addr_element1] <= 1'b0;
122
                      inner_recent[addr_element2] <= 1'b1; //need to fill in
123
                 end
124
             end
125
             else dout <= inner_data[ recent1 ? addr_word2 : addr_word1 ];
126
127
             if (edit) begin
128
                 if (hit1) begin
```

```
129
                       inner_data[addr_word1] <=
130
                            u_b_h_w[1] ?
                                             // word?
131
                                 din
132
                            :
                                u_b_h_w[0]? // half word?
133
134
                                     addr[1] ? // upper / lower?
                                          \{ \dim [15:0], \operatorname{word1} [15:0] \}
135
136
137
                                          {word1[31:16], din[15:0]}
138
                                     // byte
139
                                     addr[1] ?
140
                                          addr [0] ?
141
                                              \{ \dim [7:0], \operatorname{word1} [23:0] \} // 11
142
                                               \{ word1 [31:24], din [7:0], word1 [15:0] \}
143
                                                  // 10
144
145
                                          addr [0] ?
                                               \{ word1 [31:16], din [7:0], word1 [7:0] \}
146
                                                     // 01
147
148
                                               \{ word1 [31:8], din [7:0] \} // 00
149
150
                       inner_dirty[addr_element1] <= 1'b1;
151
                       inner_recent [addr_element1] <= 1'b1;
                       inner_recent[addr_element2] <= 1'b0;
152
153
                   end
154
                   else if (hit2) begin
155
                   //need to fill in
156
                       inner_data[addr_word2] <=
157
                            u_b_h_w[1]?
                                               // word?
158
                                 din
159
160
                                u_b_h_w[0]? // half word?
161
                                     addr [1] ?
                                                       // upper / lower?
162
                                          \{ \dim [15:0], \operatorname{word2} [15:0] \}
163
164
                                          \{ word2 [31:16], din [15:0] \}
165
                                     // byte
166
                                     addr[1] ?
167
                                          addr [0] ?
168
                                               \{ \dim [7:0], \operatorname{word2} [23:0] \} // 11
```

```
169
                                              \{ \text{word2} [31:24], \text{din} [7:0], \text{word2} [15:0] \}
170
                                                 // 10
171
172
                                         addr [0] ?
                                              \{ word2 [31:16], din [7:0], word2 [7:0] \}
173
                                                    // 01
174
175
                                              \{ \text{word2} [31:8], \text{din} [7:0] \} // 00
176
177
                       inner_dirty[addr_element2] <= 1'b1;
                       inner_recent[addr_element2] <= 1'b1;
178
179
                       inner_recent [addr_element1] <= 1'b0;
180
181
                  end
182
              end
183
184
              if (store) begin
                   if (recent1) begin // replace 2
185
186
                       inner_data[addr_word2] <= din;
187
                       inner_valid[addr_element2] <= 1'b1;
                       inner_dirty[addr_element2] <= 1'b0;
188
189
                       inner tag[addr element2] <= addr tag;
190
                  end else begin
191
                       // recent2 \Longrightarrow 1 \Longrightarrow replace 1
                       // recent2 \Longrightarrow no data in this set, place to 1
192
193
                       //need to fill in
194
                       inner_data[addr_word1] <= din;
195
                       inner_valid[addr_element1] <= 1'b1;
                       inner_dirty[addr_element1] <= 1'b0;
196
197
                       inner_tag[addr_element1] <= addr_tag;
198
                  end
199
              end
200
201
              // not used currently, can be used to reset the cache.
202
              if (invalid) begin
203
                  inner_recent[addr_element1] <= 1'b0;
                  inner_recent [addr_element2] <= 1'b0;
204
205
                  inner_valid[addr_element1] <= 1'b0;
                  inner_valid[addr_element2] <= 1'b0;
206
207
                  inner_dirty[addr_element1] <= 1'b0;
208
                  inner dirty[addr element2] <= 1'b0;
```

```
209 end
210 end
211
212 endmodule
```

## 4 实验结果与分析

本次实验比较特殊,仅通过仿真即可完成实验结果的正确性检测。

#### 4.1 仿真代码设计

为了验证各项功能与各种情况的正确性, 我组使用了如下仿真代码

```
`timescale 1ns / 1ps
1
2
3
   module cache_sim;
4
5
            // Inputs
6
            reg clk;
7
            reg rst;
8
            reg [31:0] addr;
9
            reg load;
10
            reg store;
11
            reg edit;
12
            reg invalid;
13
            reg [2:0] u_b_h_w;
14
            reg [31:0] din;
15
            // Outputs
16
17
            wire hit;
18
            wire [31:0] dout;
19
            wire valid;
20
            wire dirty;
            wire [22:0] tag;
21
22
23
            // Instantiate the Unit Under Test (UUT)
            cache uut (
24
25
                     . clk(\sim clk),
26
                     . rst(rst),
27
                     .addr(addr),
28
                     .load(load),
```

```
29
                          .store(store),
30
                          .edit(edit),
31
                          .invalid (invalid),
32
                          .u_b_h_w(u_b_h_w),
33
                          .din(din),
34
                          . hit (hit),
35
                          .dout(dout),
36
                          .valid (valid),
37
                          .dirty(dirty),
38
                          .tag(tag)
39
               );
40
41
               initial begin
42
                          clk = 1;
43
                          \mathbf{forever} \ \#10 \ \mathrm{clk} \ = \ \mathtt{\sim} \, \mathrm{clk} \ ;
44
               end
45
46
               reg [31:0] counter = 0;
47
48
               always @(posedge clk) begin
49
                          counter <= counter + 32'b1;</pre>
50
51
                         case (counter)
52
                                    // Initialize Inputs
53
                                    32 \,\mathrm{^{\prime}d0}: begin
                                               rst \ll 0;
54
55
                                               addr \le 0;
56
                                               load \ll 0;
57
                                               store \leq 0;
58
                                               edit \le 0;
59
                                               invalid \le 0;
                                               u_b_h_w <= 0;
60
61
                                               din \ll 0;
62
                                    end
63
64
                                    // init
65
                                    32 \, \mathrm{^{\prime}} \, \mathrm{d} 10: begin
66
                                               load \ll 0;
67
                                               store \ll 1;
68
                                               edit \le 0;
69
70
                                               din \le 32'h111111111;
```

```
71
                                              addr \le 32'h00000004;
 72
                                    end
 73
 74
                                    32'd11: begin
                                              addr\,<=\,32\,{}^{\shortmid}h0000000C\,;
 75
 76
                                    end
 77
 78
                                    32'd12: begin
 79
                                              addr \le 32'h00000010;
 80
                                    \mathbf{end}
 81
 82
                                    32 \, d13: begin
 83
                                               addr \le 32'h00000014;
 84
                                    end
 85
 86
                                    // read miss
                                    32'd14: begin
 87
 88
                                              load \le 1;
 89
                                               store \leq 0;
 90
                                               edit \le 0;
 91
 92
                                              u_b_h_w \le 3'b010;
 93
                                               din \ll 0;
 94
                                               addr \le 32'h00000020;
 95
                                    end
 96
                                    // read hit
 97
 98
                                    32'd15: begin
99
                                              u_b_h_w \ll 3'b010;
100
                                              addr \le 32'h00000010;
101
                                    \mathbf{end}
102
103
                                    // write miss
104
                                    32 \, \mathrm{^{\prime}} \, \mathrm{d} 16 : \,\, \mathbf{begin}
105
                                              load \leq 0;
106
                                               store \leq 0;
107
                                               edit \ll 1;
108
109
                                              u_b_h_w \le 3'b010;
110
                                               din \le 32'h22222222;
111
                                               addr \le 32'h00000024;
112
                                    end
```

```
113
114
                                // write hit
115
                                32'd17: begin
116
                                         u b h w \le 3'b010;
                                         addr \le 32'h00000014;
117
118
                                end
119
120
121
                                // read line 0 of set 0, set recent bit
122
                                32'd18: begin
123
                                         load \ll 1;
124
                                         store \leq 0;
125
                                         edit \ll 0;
126
127
                                         u_b_h_w \le 3'b010;
128
                                         din \ll 0;
129
                                         addr \le 32'h00000004;
130
                                end
131
132
                                // store to line 1 of set 0 due to line 0 recent
                                32'd19: begin
133
134
                                         load \le 0;
135
                                         store \leq 1;
136
                                         edit \le 0;
137
138
                                         u\_b\_h\_w <= \ 3 \ ' \, b010 \ ;
139
                                         \dim \le 32 \, h33333333;
140
                                         addr \le 32'h00000204;
141
                                end
142
143
                                // edit line 1 of set 0, set dirty & recent
144
                                32 d20: begin
145
                                         load \ll 0;
146
                                         store \leq 0;
147
                                         edit \ll 1;
148
149
                                         u_b_h_w \ll 3'b010;
150
                                         din \ll 32'h444444444;
151
                                         addr \le 32'h00000204;
152
                                end
153
154
                                // read line 0 of set 0, set recent bit
```

```
155
                                 32 d21: begin
156
                                           load \ll 1;
157
                                           store \leq 0;
158
                                           edit \ll 0;
159
160
                                           u\_b\_h\_w <= \ 3 \ ' \, b010 \ ;
161
                                           din \ll 0;
162
                                           addr \le 32'h00000004;
163
                                 end
164
165
                                 // read miss, tag mismatch. output tag (of line 1)
                                     , valid and dirty = 1
166
                                 32 d22: begin
167
                                           load \ll 1;
168
                                           store \leq 0;
169
                                           edit \ll 0;
170
171
                                           u\_b\_h\_w <= \ 3 \ ' \, b010 \ ;
172
                                           din <= 32'h0;
173
                                           addr \le 32'h00000404;
174
                                 end
175
                                 // auto replace line 1 of set 0
176
177
                                 32 d23: begin
178
                                           load \ll 0;
179
                                           store \leq 1;
180
                                           edit \le 0;
181
182
                                           u\_b\_h\_w <= \ 3 \ ' \, b010 \ ;
183
                                           din \le 32'h55555555;
184
                                           addr \le 32'h00000404;
185
                                 end
186
187
                                 // clear
188
                                 default: begin
189
                                           load \ll 0;
190
                                           store \leq 0;
191
                                           edit \ll 0;
192
                                           din \ll 0;
193
                                           addr \le 0;
194
                                 end
195
                        endcase
```

#### 4.2 仿真结果分析

根据仿真代代码,我们组对仿真结果的详细分析如下所示:首先我们需要对整个 cache 进行初始化,清空所有缓存并重置所有控制信号,这个过程持续十个周期



图 4.2: 初始化过程

Store 实现 Cache 的初始化 状态初始化之后,首先验证 store 的正确性,首先输入的数据为 32'h111111111,地址为 32'h000000004,此时 hit 信号为 0,说明是写缺失。然后紧接着保持需要写入的数据不变,将写入地址改为 32'h00000000C,此时我们可以发现 32'h00000000C 的 Index 与 Tag 均与 32'h000000004 相同,仿真结果上 hit 信号也升起,结果正确。继续保持写入数据不变,将写入地址改为 32'h000000010,此时 Index与 cache 中的已经写入的 Data Line 均不同,hit 信号没有升起,Cache 将对应块读入。最后将写入地址改变为 32'h00000014 此地址对应的 Data Line 与 32'h00000010 相同,故又会产生 hit 信号,仿真结果正确。至此,Cache 的 Index 为 0, 1 的两个 Data Line 都被填满。



图 4.3: Store 过程

Read 验证 通过上述过程,Cache 已经被初始化完毕,我们写下来验证 read miss 的情形,我们采用 load 读取 32'h00000020 地址所对应的一个 Word 的形式来验证,32'h00000020 的 Index 为 2,会产生 read miss,hit 信号没有升起。在下一个周期,当 我们读取 32'h00000010 的一个 Word 时,会发现 Index 为 1 的 Data Line 中有 Tag 为 0 的 Data Line,此时 hit 信号升起,并且 Tag 位 0 的数据块由于产生了读取操作,属于最近被访问,它的 recent 位会被置为 1,与之对应的另一 Data Line 的 recent 位被置为 0 从仿真图的对应位置来看,仿真结果正确。



图 4.4: Read 过程

Write 验证 下面我们继续来验证 Write 操作的正确性,同样通过 Write hit 与 Write Miss 两种情形分别验证,首先我们使用 edit 向地址为 32'h000000024 的地方修改一个数据,此时 Index 为 2,显然是 Miss 的,此时 hit 信号没有升起,结果正确。但需要修改的地址为 32'h00000014 时,由于前面的读写操作,此地址对应的数据块应该加载进了 Cache 中,所以此时 hit 信号会升起同时我们可以直到是两路中的第一路命中,命中产生修改之后,此块的 recent 位与 Dirty 位都会被置为 1,说明它最近被修改过。



图 4.5: Write 过程

Cache Mode 验证 下面的过程会通过一系列读写操作完成对本次实验中使用到的 Cache Mode 进行验证,主要验证 LRU 替换策略,Write Back 与 Write Allocate 策略。首先使用 ld 指令读取地址为 32'h00000004 的一个 word,显然是 Hit 的,并且这一操作会使此数据块 (line 0) 被设置为最近使用。再使用 store 指令写入到 32'h000000204,此时会将此地址的数据块读入到 set 0,但是由于 line 0 的 recent 位为 1,说明最近被使用,所以会直接 store 到的 line 1,并且是写失效。下个周期修改地址为 32'h00000204 的 Word,此时 line 1 被修改,Dirty 位与 Recent 位均被置为 1,line 0 的 recent 位被置为 1 为 0,从仿真结果来看正确。然后再通过 read 操作读取一个 line 0,使其成为最近访问的 Data Line。然后再读取 32'h00000404 的数据块,此时由于 tag 位与两个 Data Line 均不匹配,会发生 read miss。最后写入内容 32'h00000404,发生 write miss,并且由于 LRU 策略此时 line 1 是需要被替换的那一块,而 line 1 又是有效并且 Dirty 的,所以 line 1 会被写回内存,从仿真图来看结果正确。



图 4.6: CacheMode 验证

## 5 讨论与心得

本次实验中,我们实现了一个简单的 cache。通过本次实验,我们进一步了解了 cache 的组成与使用方法,对数据的写入和替换有了更为深入的了解。在本次实验中,我们也遇到了一些问题。一开始。我们搞不清楚 valid、dirty 等信号到底该如何设置。经过探索之后,我们才发现这些信号在数据替换时发生作用,它们要返回将要被替换的 block 的相关信息。