# **Computer Architecture 2020**

# **Project 1 Building Pipelined CPU**

team: RISK-V

# **Modules Explanation**

### Adder

- input:
  - o data0 in
  - o data1\_in
- output:
  - o data\_o

把 data0\_in 和 data1\_in 加起來之後, assign 到 data\_o 上面。

### MUX32

- input:
  - o data0\_i
  - o data1\_i
  - o data2\_i
  - o data3\_i
  - o select\_i (2 bits)
- output:
  - o data\_o

根據 [select\_i] · [assign data\_o] 為 data0\_i 、 data1\_i 、 data2\_i ] 或 data3\_i 。本次專案中 · 我們把所有的 MUX 都使用 4-way MUX · 沒有用到的 port 全部都會設成 [32'b0]。

### Imm\_Gen

- input:
  - o instruc\_i (32 bits)
- output:
  - o imm\_o

輸入整個 instruction ( instruc\_i ) ·如果 instr[5] == 0 (在用的到 imm 的前提下 ·代表的是 addi · srai · lw ) · 就輸出 instr[31:20] 前面補 20 位 instr[31] ,接著如果 instr[6] == 0 的話 (代表是 sw ) ·輸出 ( instr[31:25] concatenate instr[11:7] )前面補 20 位 instr[31] ,如果 不是以上的 case (代表是 beq), 就輸出 ( instr[31] concatenate instr[7] concatenate instr[7] concatenate instr[30:25] concatenate instr[11:8] )前面補 20 位 instr[31] 。

### **ALU**

- input:
  - o data0\_i
  - o data1\_i

- o ALUCtrl\_i
- output:
  - o data\_o

根據 ALU\_Control 給予的訊號(ALUCtr1\_i )進行各種運算。設定當任意 input ( data0\_i 、 data1\_i 或 ALUCtr1\_i ) 有更動時進行運算。注意若是 srai instruction · 由於 immediate 只有最後 5 個 bit 有意義 · 故僅使用 data1\_i [4:0] 。

### Zero

- input:
  - data0\_i (32 bits)
  - data1\_i (32 bits)
- output:
  - o zero\_o (1 bit)

如果 data0\_i == data1\_i · 會把 zero\_o assign 1'b1; 否則為 1'b0 。此元件是為了給 branch 在 ID 階段就可以判斷結果是否為 0 所使用。

#### Control

- input:
  - o Op\_i
  - O NOOP
- output:
  - RegWrite\_o
  - o MemtoReg\_o
  - o MemRead\_o
  - o MemWrite\_o
  - o ALUOp\_o
  - o ALUSrc\_o
  - o Branch\_o

輸出主要的 control signal。

- RegWrite\_o:控制資料是否寫入 Register。0表示不寫入、1表示寫入。R-type、I-type 或 load instruction 時,輸出 1; save 或branch instruction 時,輸出 0。
- MemtoReg\_o : 控制寫入 Register RD 的值。0 表示使用 ALU·1 表示使用從 Data Memory 讀出的值。R-type、I-type instruction 時‧輸出 0; load instruction 時‧輸出 1; save 與 branch instruction 由於不寫入 RD‧設為don't care(X)。
- MemRead\_o:控制 Data Memory 是否進行讀取。0表示不讀·1表示進行讀取。除了 load instruction 需要讀取而設為 1,其餘 instruction 時都設為 0。
- Memwrite\_o:控制 Data Memory 是否進行寫入。0表示不寫,1表示進行寫入。除了 save instruction 需要寫入而設為 1,其餘 instruction 時都設為 0。
- ALUOP\_o : 控制傳給 ALU\_Control 的值·幫助 ALU\_Control 進行正確的計算。我們對於 R-type instruction 輸出 2'b10 ; I-type instruction 輸出 2'b11 ; load 和 save instruction 輸出 2'b00 ; branch instruction 輸出 2'b01。
- ALUSrc\_o: 控制 ALU 的 data1 是來自 Register RS2 還是 immediate。0 表示使用 RS2、1 表示使用 immediate。R-type 和 branch instruction 時使用 RS2、輸出 0; I-type、load 和 save instruction 時使用 immediate、輸出 1。
- Branch\_o : 與其他 module 一同控制 PC · 通知是否進行 branch · 當遇到 branch instruction 時,輸出 1;其餘輸出 0。

• 當遇到 Stall 時( NoOP = 1 ) · 所有 signal 都設為 0 · 確保所有 Register 與 Data Memory 都沒有被寫入。

### **ALU\_Control**

- input:
  - o funct
  - o ALUOp\_i
- output:
  - o ALUCTRI o

讀取 instruction 中的 funct7 與 funct3.以及 Control 的 ALUOp.決定 ALU 要進行何種運算。

- ALUOp\_i = 2'b00 時,為 save instruction, ALU 要進行加法。
- ALUOp\_i = 2'b01 時,為 branch instruction, ALU 要進行減法。
- ALUOp\_i = 2'b11 時,為 I-type instruction。根據 funct 決定是進行 addi instruction,還是 srai instruction。
- ALUOp\_i = 2'b10 時,為 R-type instruction。根據 funct 決定輸出 and、xor、sll、add、sub、mul。
- 由於 add 與 addi instruction 皆是進行加法運算,故兩種情形輸出給 ALU 的信號皆相同 (4'b0011)。

### CPU

- input:
- output:

適當地配置各種元件然後正確地接線。

### **AND**

- input:
  - data0\_i (1 bit)
  - data1\_i (1 bit)
- output:
  - o boo1\_o (1 bit)

會把 bool\_o assign 為 data0\_i & data1\_i 的結果。此元件是要結合 Control.Branch 來判斷 Zero 的輸出是否有意義。 bool\_o 的結果會決定是否需要 flush IF/ID 以及下一個 PC 的 source。

### **Forwarding Unit**

- input:
  - o IDEX\_rs1\_addr\_i
  - o IDEX\_rs2\_addr\_i
  - o EXMEM\_rd\_addr\_i
  - o MEMWB\_rd\_addr\_i
  - EXMEM\_RegWrite\_i
  - O MEMWB\_RegWrite\_i
- output:
  - o ForwardA\_o
  - o ForwardB\_o
- 判斷是否需要進行Forwarding。

- o 當 pipeline latch EX/MEM 中的 RegWrite signal 為 1 · Register RD 不為 0 · 且 RD = pipeline latch ID/EX 中的 RS1 時 · 會發生 EX hazard 。此時 ForwardA\_o 輸出 2'b10 · 使 ALU 使用 EX/MEM pipeline latch 裡的 register 資料做運算。
- o 當 pipeline latch MEM/WB 中的 RegWrite signal 為 1 · Register RD 不為 0 · 且 RD = pipeline latch ID/EX 中的 RS1 時,會發生 MEM hazard。此時 ForwardA\_o 輸出 2 ' b01 · 使 ALU 使用 MEM/WB pipeline latch 裡的 register 資料做運算。
- ForwardB\_o 與 ForwardA\_o 雷同。ForwarA\_o 控制 ALU 的 data0 來源,ForwardB\_o 控制 ALU 的 data1 來源。
- 當 EX hazard 與 MEM hazard 同時發生時,需使用 EX hazard 的 forwarding 結果,故優先 判斷 EX hazard。

### **Hazard Detection Unit**

- input:
  - o rs1\_addr\_i
  - o rs2\_addr\_i
  - O IDEX\_MemRead\_i
  - O IDEX\_rd\_addr\_i
- output:
  - o Stall\_o
  - o PCWrite\_o
  - O NOOP\_O

本次專案裡面的 Hazard Detection 主要處理的是 Toad instruction 所造成必須要 stall 的問題。而會造成 hazard 的條件是:

- 1. IDEX\_MemRead\_i 為 1'b1
- 2. IDEX\_rd\_addr\_i 等於 rs1\_addr\_i 或是 rs2\_addr\_i

當以上兩個條件都滿足時,會 assign Stall\_o 為 1'b1。代表 IF/ID 需要暫停寫入,且 PC 也不需要更新,Control 也需要送一個 NoOp 讓整個 pipeline stall 一個 cycle。

因此 assign PCWrite\_o 為 ~Stall\_o · 表示 PC 不能寫入; NoOP\_o 為 Stall\_o · 表示需要給一個 NoOp。

### Pipeline latch IF/ID

- input:
  - clk\_i
  - o rst\_i
  - o IFID\_Write\_i
  - o Flush\_i
  - o PC\_i
  - o [instruc\_i]
- output:
  - O PC\_O
  - o instruc\_o

使用 reg 宣告所需要的暫存變數。

用 always block 判斷,當 clk\_i 或 rst\_i 上升時:

- 如果 IFID\_Write\_i 為 1'b1 · 會更新 (使用 non-blocking 把 input 指定給 output ) PC · instruc\_o 。
- 如果 Flush\_i 為 1'b1, 會把 PC 、instruc\_o 更新為 32'b0。

### Pipeline latch ID/EX

- input:
  - o c1k\_i
  - o rst\_i
  - RegWrite\_i
  - o MemtoReg\_i
  - o MemRead\_i
  - o MemWrite\_i
  - o ALUOp\_i (2 bits)
  - o ALUSrc\_i
  - o rs1\_data\_i
  - o rs2\_data\_i
  - o rs1\_addr\_i
  - o rs2\_addr\_i
  - o rd\_addr\_i
  - funct\_i (10 bits)
  - o imm\_i (32 bits)
- output:
  - o Regwrite\_o
  - o MemtoReg\_o
  - o MemRead\_o
  - o MemWrite\_o
  - o ALUOp\_o (2 bits)
  - o ALUSTC\_O
  - o rs1\_data\_o
  - o rs2\_data\_o
  - o rs1\_addr\_o
  - o rs2\_addr\_o
  - o rd\_addr\_o
  - funct\_o (10 bits)
  - o imm\_o (32 bits)

使用 reg 宣告所需要的暫存變數。

用 always block 判斷 · 當 clk\_i 或 rst\_i 上升時 · 如果 rst\_i 為 l'b0 · 則把所有的變數 (除了 clk\_i 和 rst\_i ) 都以 ID stage 來的 input 使用 non-blocking 指定給 EX stage 的 output 。 註:因為初始化是由 testbench 來執行 · 因此當 rst\_i 為 l'b1 時 · 代表目前的 output 已經被初始化好了 · 不需要進行更新 · 否則會被 input 蓋掉變成 l'bx 。

### Pipeline latch EX/MEM

- input:
  - o clk\_i
  - o rst\_i
  - o Regwrite\_i
  - o MemtoReg\_i
  - o MemRead\_i
  - o MemWrite\_i
  - o ALUout\_i
  - o rs2\_data\_i

- o rd\_addr\_i
- output:
  - RegWrite\_o
  - o MemtoReg\_o
  - o MemRead\_o
  - MemWrite o
  - o ALUout\_o
  - o rs2\_data\_o
  - o rd\_addr\_o

使用 reg 宣告所需要的暫存變數。

用 always block 判斷 · 當 clk\_i 或 rst\_i 上升時 · 如果 rst\_i 為 l'b0 · 則把所有的變數 (除了 clk\_i 和 rst\_i ) 都以 EX stage 來的 input 使用 non-blocking 指定給 MEM stage 的 output 。 註:因為初始化是由 testbench 來執行 · 因此當 rst\_i 為 l'b1 時 · 代表目前的 output 已經被初始化好了 · 不需要進行更新 · 否則會被 input 蓋掉變成 l'bx 。

### Pipeline latch MEM/WB

- input:
  - o c1k\_i
  - o rst\_i
  - o RegWrite\_i
  - o MemtoReg\_i
  - o ALUout\_i
  - o Memout\_i
  - o rd\_addr\_i
- output:
  - o Regwrite\_o
  - o MemtoReg\_o
  - o ALUout\_o
  - o Memout\_o
  - o rd\_addr\_o

使用 reg 宣告所需要的暫存變數。

用 always block 判斷,當 clk\_i 或 rst\_i 上升時,如果 rst\_i 為 l'b0 · 則把所有的變數(除了 clk\_i 和 rst\_i )都以 MEM stage 來的 input 使用 non-blocking 指定給 wB stage 的 output。 註:因為初始化是由 testbench 來執行,因此當 rst\_i 為 l'b1 時,代表目前的 output 已經被初始化好了,不需要進行更新,否則會被 input 蓋掉變成 l'bx。

### **Testbench**

- input:
- output:

初始化的過程中,依據各個資料的 bit 數,設成適當 bit 數的 0,然後在 always block 裡面加上計算 stall 和 flush 的次數。

### **Members and Teamwork**

- B07209016 鐘晨瑋:負責新增 pipeline latch、testbench、Hazard Detection Unit,和 修改 Immediate Generator 和其餘小模組(MUX、Adder、AND、Zero)。第一階段 Debug(使 CPU 可以正常執行一般指令、處理 Forwarding、Stall)。
- B07201022 杜宗顁:主要負責 CPU 的接線工作。

- B07902063 陳耕宇:從 HW4 成果新增 load、save、branch instruction。更新 Control、ALU\_Control、ALU。新增 Forwarding Unit。
- 共同撰寫 Report。

# **Difficulties Encountered and Solutions**

• Q: 一開始進行 pipeline 初始化的時候,過不了幾個 cycle 整個 PC 停止前進。

A:主要問題有兩個:

- 1. pipeline latch 在 rest 時的 clock positive edge 會把預設好的 output 被 not defined 的 input 蓋掉,造成輸出全部都是  $\mathbf{x}$ 。
- 2. Control Unit 原本所有的預設值都是 x · 造成 Hazard Unit 對於 PCWrite 也會是 x · 讓 PC 無法往下。
- Q:port 太多,名稱過於混亂。

A:使用共同編輯文件的方式,事先約定好各自 module 的名稱。

# **Development Environment**

- OS: Windows 10 Home ver 1909
- Compiler: Icarus Verilog version 11.0