## Anleitung bis zu Milestone 1 Synthesizer Projekt

## 1. Aufgaben für die Codec\_Controller Design-Person

1. Entwerfen Sie den VHDL Code für den Codec Controller in einer Datei *codec\_controller.vhd* sowie in DTP2-Vorlesung\_04 S.21 ff beschrieben.



Abbildung 1: Block Diagramm von codec\_controller.vhd

2. Die Signale *sw\_sync\_i* (von Schalter (SW2..0)) sollen die Codec Register entsprechend der folgenden Tabellen initialisieren. Die Initialisierungs-Tabellen sind in *reg\_table\_pkg.vhd* (herunterladen von OLAT MS1) beschrieben.

| SW(2) | SW(1) | SW(0) | Codec Initialisierungs-Tabelle |
|-------|-------|-------|--------------------------------|
| 0     | 0     | 1     | C_W8731_ANALOG_BYPASS          |
| 1     | 0     | 1     | C_W8731_ANALOG_MUTE_LEFT       |
| 0     | 1     | 1     | C_W8731_ANALOG_MUTE_RIGHT      |
| 1     | 1     | 1     | C_W8731_ANALOG_MUTE_BOTH       |
| X     | Х     | 0     | C_W8731_ADC_DAC_0DB_48K        |

3. Synthetisieren und überprüfen Sie *codec\_contoller.vhd* mit Quartus bevor Sie den Entwurf an die Top-Level-Design-Person weitergeben. Prüfen Sie das RTL Diagramm auf Latches.

## 2. Aufgaben der Top-Level-Design-Person

1. Setzen Sie eine neue Projektdatei *synthi\_project* auf. Simulations wird von der Testperson populiert. Source enthält sämtliche vhdl Dateien die alle Gruppenmitglieder generieren.



Abbildung 2: Verzeichnisse im Projekt

2. Erstellen Sie den Infrastructure-Block wie unten gezeigt.



Achtung: Modulo Divider und Synchronizer nicht mit Reset versehen

Abbildung 3: Infrastrukture Block

- 3. Benutzen Sie als Basis für die Synchronisierung *synchronize.vhd* (im OLAT). Erweitern Sie den Infrastructure-Block mit Synchronisierern für SW(17..0), KEY\_1 und einem Modulo-Divider, der den Takt von 50Mhz auf 12.5 MHz herunter teilt.
  - **Hinweis:** Der Synchronizer lässt sich mit einem *Generic* skalieren, so dass Sie für sw\_sync(17..0) den Block nur einmal einbauen müssen.
- 4. Einen *modulo\_divider.vhd* finden Sie in OLAT/Laborübungen/Milestone 1 zum Herunterladen. Benutzen Sie "Generic-Map" in *infrastructure.vhd*, um die Ausgangsfrequenz des Modulo-Dividers zu bestimmen.
- 5. Kopieren Sie sich aus OLAT die Datei *synthi\_top.vhd*. Die "Architecture" ist noch leer. Integrieren Sie *infrastructure.vhd* in *synthi\_top.vhd* mit Hilfe von emacs, wie in Lab1.
- 6. Erstellen Sie ein neues Quartus Projekt "synthi\_top" im Verzeichnis quartus. Laden Sie DE2\_115\_pin.csv aus Downloads herunter und importieren Sie die Pin-Assignments in das Quartus Projekt.
- 7. Synthetisieren sie das Projekt, bis es keine Fehler mehr gibt. Prüfen Sie mit dem RTL Viewer ob der Infrastucture-Block ohne Latches implementiert wurde.
- 8. Sobald der Codec-Controller fertig ist, integrieren Sie diesen zusammen mit *i2c\_master.vhd* ebenfalls in *synthi\_top.vhd*



Abbildung 4: synthi\_top bis MS1

## 3. Aufgaben der Testperson

1. Laden Sie das Verzeichnis *simulations* aus OLAT herunter, entpacken Sie es und platzieren Sie *simulations* im Verzeichnis *synthi\_project (siehe* Abbildung 2).



Abbildung 5: Aufbau des Simulationsverzeichnisses

2. Der Verzeichnisname der Testbench wie er im Download enthalten ist, soll in top\_level\_tb umbenannt werden.

Vervollständigen Sie *compile.do* mit allen VHDL Dateien, die im Verzeichnis *source* vorhanden sind. Achten Sie auf den richtigen relativen Pfad zu den VHDL Dateien. Da VHDL hierarchisch aufgebaut ist, müssen zuerst die Libraries, dann die Source VHDL Dateien kompiliert werden. Gehen Sie vor wie in Lab2.

Passen Sie ein *testcase.dat an.* Die erste Zeile sollte *rst\_sim* sein, gefolgt vom Befehl *ini\_cod arg1.* arg1 repräsentiert das *SW(2..0)* Signal, durch welches die Initialisierungstabelle bestimmt wird.

Ein Template *testcase.dat* für die Test-Befehle befindet sich ebenfalls im OLAT (Vorsicht, die i2c\_ch Funktionen zunächst mit # auskommentieren, den sie funktionieren erst, nachdem Sie die i2c\_chk Funktionen eingebaut haben (später in Punkt 9).

- 3. Der Top Level Designer sollte inzwischen *synthi\_top.vhd* erzeugt haben, falls nicht, laden Sie von OLAT *synthi\_top.vhd* in das *source* Verzeichnis und erzeugen Sie eine Testbench mit Hilfe von emacs, wie in Lab2 beschrieben.
- 4. Suchen Sie in der Testbench (emacs hat diese *synthi\_top\_tb.vhd* genannt) den Teil, an dem die Test Procedures aufgerufen werden. Fügen Sie nach dem Aufruf der Procedure *rst\_sim* die Prozedur *ini\_cod* ein, welche KEY\_1 und SW(2..0) stimuliert.

5. Integrieren Sie in die Testbench (Abbildung 6) noch das Bus Functional Model (bfm), welches die Funktion des Codecs emuliert. Dazu wird *i2c\_slave\_bfm.vhd* als Komponente in die Testbench eingebunden (Achtung: i2c\_slave\_bfm nicht in den synthi\_top einbinden).

- 6. Starten Sie die Kompilation im Transcript Fenster mit *do ../compile.do*. Falls *compile.do* nicht gefunden wird, könnte es sein, dass der Simulator im falschen Verzeichnis läuft. Vorher sollte die Person, die am Top-Level arbeitet, den Top Level korrekt synthetisiert haben.
- 7. Nachdem alle Dateien erfolgreich kompiliert wurden, startet der Simulator. Wählen Sie jetzt die Signale, die Sie betrachten wollen und speichern Sie den *wave.do* ab. Prüfen Sie zunächst nur im Zeitverlaufsdiagramm, ob Ihre Schaltung wie geplant funktioniert.
- 8. Wenn Sie mit der Funktionalität vertraut sind, bauen Sie in die Testbench die *gpo\_chk* Procedures für jeden *i2c\_slave\_bfm* Registerausgang ein. Fügen Sie danach die automatischen Checks im testcase.dat *i2c\_chk* hinzu (s. DTP2\_Vorlsung\_04, Folie 28). Studieren Sie *reg\_table\_pkg.vhd* (herunterladen von OLAT MS1) und finden Sie heraus, was die zu erwartenden Ergebnisse für die Registerinitialisierung sein sollten. Testen Sie den Codec Controller mit den verschiedenen Tabellen, die Sie mit SW(2..0) umschalten.
- 9. Starten Sie die Simulation und bringen Sie den Codec-Controller zum Laufen. Der MS1 ist dann erreicht, wenn alle Initialisierungs-Tabellen selbstcheckend passieren.



Abbildung 6: Aufbau der Testbench mit i2c\_slave\_bfm