## Steuereinheit (CU)

- □ Voraussetzungen
  - von-Neumann-Rechner
  - Kombinatorische und sequenzielle Logik
- □ Ziel
  - Detailliertes Verständnis und Anwendung von Steuermechanismen
- □ Inhalt
  - MINIMAX-Beispielmaschine
  - CU-Aufgaben
  - Interpretation von Maschinenbefehlen
  - Steuersignale
  - Mikrobefehle und -operationen
  - CU nach Wilkes

- Endlicher Automat als CU
- Sequenzzähler als CU
- Mikroprogrammierung
- Mikroprogrammierte CU

## Steuereinheit (CU)



RA - T11 - 2



### **Ein-Adress-Beispielmaschine MINIMAX (1)**

- Zum genaueren Verständnis des Datenpfadaufbaus und anschließend zur Entwicklung der Steuerung wird die einfache Ein-Adress-Beispielmaschine MINIMAX verwendet
- Sie hat folgende Eigenschaften:
  - 1 ALU für arithmetische Operationen, auch zur Adressrechnung verwendet
  - 1 bit-Flagregister: COND = 1 wenn ALU == 0
  - arithmetische Operationen verknüpfen ACCU und MDR (MDR: Memory Data Register)
  - ALU-Eingänge A und B werden belegt über MUXe; keine Busse
  - HS: Adresse 24 bit, Daten 32 bit, wortadressiert (32-bit)



### **Datenpfad der Beispielmaschine MINIMAX**



**MDR: Memory Data Register** 

**MAR: Memory Address Register** 

**HS.DO: Hauptspeicher.Data out** 

**HS.DI: Hauptspeicher.Data in** 





□ ALU und Register (bis auf MAR: Memory Address Register): 32 bit

MAR: 24 bit

☐ Befehlsformat:

|    | 8  | 24 |
|----|----|----|
| IR | OP | AT |

Opcode OP: 8 bit

Adressteil AT: 24 bit

- Die Register sind als zweiflankengesteuerte MS-FFs ausgelegt. Damit kann ein Register während eines Taktes zunächst als Quelle und dann als Ziel dienen.
- □ Der Adressteil AT sowie der Opcode OP werden aus IR (IR: Instruktionsregister) gewonnen:

$$\mathsf{AT}_{23...0} \leftarrow \mathsf{IR}_{23...0};$$

$$OP_{7...0} \leftarrow IR_{31...24};$$

□ AT wird durch die Sign Extension Unit vorzeichenrichtig auf 32 bit aufgefüllt.

### **Testfrage**

☐ Wie groß ist der adressierbare Speicher der MINIMAX Maschine maximal?

- 1 KiByte
- 16 KiByte
- 1MiByte
- 16 MiByte
- 64 MiByte
- 1 GiByte







## **ALU kennt 4 Operationen**

| Symbol  | ALU-Operation      | ALU Ctrl |
|---------|--------------------|----------|
| ADD     | ALUresult ← A + B  | 00       |
| SUB     | ALUresult ← -A + B | 01       |
| TRANS.A | ALUresult ← A      | 10       |
| TRANS.B | ALUresult ← B      | 11       |

### MINIMAX-Selektoren (Steuerung der Multiplexer)

| ALUSel.A | Α    |
|----------|------|
| 0        | 0    |
| 1        | 1    |
| 2        | ACCU |

| MDR.Sel | MDR       |
|---------|-----------|
| 0       | ALUresult |
| 1       | HS.DO     |



**HS.DO:** Hauptspeicher.Data out

| ALUSel.B | В                                                   |
|----------|-----------------------------------------------------|
| 0        | MDR                                                 |
| 1        | PC                                                  |
| 2        | (IR <sub>23</sub> ) <sup>8</sup> @IR <sub>230</sub> |
| 3        | ACCU                                                |



ALUSel.B=2: Auffüllen mit Wert von Bit 23 mittels sign. ext.



### Hautpspeicher-Ansteuerung und Schreibsignale



| H  | S   | Operation      |  |  |  |  |  |
|----|-----|----------------|--|--|--|--|--|
| CS | R/W |                |  |  |  |  |  |
| 0  | 0   | -              |  |  |  |  |  |
| 0  | 1   | -              |  |  |  |  |  |
| 1  | 0   | M(MAR) ← HS.DI |  |  |  |  |  |
| 1  | 1   | HS.DO ← M(MAR) |  |  |  |  |  |

**HS.DO:** Hauptspeicher.Data out **HS.DI: Hauptspeicher.Data in** 



J. Brehm T10-V6

MAR

### **MINIMAX-Register**



| Register | W  |                                            |
|----------|----|--------------------------------------------|
| ACCU     | 32 | Accumulator                                |
| PC       | 32 | Program Counter;<br>PC <sub>3124</sub> = 0 |
|          |    | (Speicheradresse 24 bit breit)             |
| MDR      | 32 | Memory Data<br>Register                    |
| IR       | 32 | Instruktionsregister                       |
| MAR      | 24 | Memory Address<br>Register                 |



- ☐ Die Ausführungseinheit (EU) kann dargestellt werden als eine Black Box, welche
  - einen Dateneingang D<sub>in</sub> und einen Datenausgang D<sub>out</sub> besitzt (1) (+ Adressleitungen)
  - durch Leitungen Cout gesteuert wird, (2)
  - (3)Signale C<sub>in</sub> an die Steuerung zurückgibt.





CU

☐ Aufgabe der Steuereinheit (Contröt Unit, CU) ist es, die Steuerleitungen Cout in der richtigen Abfolge zu aktivieren und dabei die von der EU erhaltenen Signale C<sub>in</sub> zu berücksichtigen.

J. Brehm T10-V6

☐ Häufig werden Steuerungen geschachtelt eingesetzt, so dass eine Hierarchie entsteht.





- ☐ Ein typischer Mikroprozessor benötigt etwa 100 bis 150 Steuerleitungen c<sub>i</sub>out.
- ☐ Jede Steuerleitung ist dabei (u.U. zusammen mit anderen) für die Ausführung einer elementaren RT-Operation verantwortlich.
- □ Die CU greift auf drei Arten steuernd in die EU ein:
  - Sie führt den Datentransfer zwischen Registern durch, wobei auch zwischen unterschiedlichen Quellen unterschieden werden muss (Datenlenkung).
  - Sie wählt eine von mehreren möglichen Operationen aus (Operationsselektion).
  - Sie gibt ein Taktschema vor.



## Steuerungstypen und Übersetzungsvorgang

- Steuerungen können festverdrahtet (hardwired control) oder durch Mikroprogrammierung realisiert werden.
- ☐ In beiden Fällen sind die Maschinenbefehle in der Form von Sequenzen von RT-Operationen darzustellen.
- ☐ Es soll zunächst dieser Übersetzungsvorgang Maschinenbefehl → RT-Operation an Hand der Beispielmaschine MINIMAX dargestellt werden.
- □ Die Umsetzung jeweils eines Maschinenbefehls in eine Folge von RT-Operationen stellt die oberste HW-Interpretationsebene dar.
- Im Folgenden werden für MINIMAX einige Maschinenbefehle in RT-Operationen übersetzt.



$$ACCU \leftarrow ACCU + 1 : MDR \leftarrow M[MAR]$$

☐ Steuersignaltabelle:

| A <sub>0</sub> | <b>A</b> <sub>1</sub> | B <sub>0</sub> | B <sub>1</sub> | MDR.S | CS   | R/W   |
|----------------|-----------------------|----------------|----------------|-------|------|-------|
|                |                       |                |                |       |      |       |
| Ctrl.0         | Ctrl.1                | A.W            | PC.W           | MDR.W | IR.W | MAR.W |
|                |                       |                |                |       |      |       |



□ Allen Befehlen gemeinsam ist die IFETCH-Phase.

☐ IFETCH:

```
MAR ← PC; /* Befehlszähler adressiert Befehl im Speicher MDR ← M [MAR]; /* HS read IR ← MDR; /* CU ← OP PC ← PC + 1; /* Befehle sind i.d.R. aufeinander folgend GOTO OP; /* CU-interner Befehl, s.u.
```

□ Kommentar zu PC ← PC + 1 :
 Inkrement zum n\u00e4chsten Befehl = 1 bei wortadressiertem Speicher,
 ansonsten ein Vielfaches von Byte, z.B. PC ← PC + 4 bei 32-Bit-Architektur



### Beispiel: IFETCH (0) MAR <- PC



```
IFETCH:
MAR ← PC;

MDR ← M [MAR];

IR ← MDR;

PC ← PC + 1;

GOTO OP;
```





### $\rightarrow$

### Beispiel: IFETCH (1) MDR <- M[MAR]



```
IFETCH:
MAR ← PC;
MDR ← M [MAR];
IR ← MDR;
PC ← PC + 1;
GOTO OP;
```







### Beispiel: IFETCH (2) IR <- MDR



```
IFETCH:
MAR ← PC;
MDR ← M [MAR];
IR ← MDR;
PC ← PC + 1;
GOTO OP;
```





# Beispiel: IFETCH (3) PC <- PC+1





**←** 32 →

```
IFETCH:
MAR ← PC;
MDR \leftarrow M [MAR];
IR \leftarrow MDR;
PC \leftarrow PC + 1;
GOTO OP;
```



### LOAD und STORE (Laden und Speichern von Operanden)

LOAD

/\* (ACCU ← M[AT]):

MAR  $\leftarrow$  AT;

/\* Adresse aus Adressteil des Befehls

MDR

 $\leftarrow$  M [MAR];

/\* HS read

ACCU

← MDR;

GOTO IFETCH;

/\* Nächster Befehl

STORE

 $/* (M[AT] \leftarrow ACCU)$ :

 $\leftarrow$  AT; MAR

/\* Adresse aus Adressteil des Befehls

MDR  $\leftarrow$  ACCU;

 $M[MAR] \leftarrow MDR;$ 

/\* HS write

GOTO IFETCH;

/\* Nächster Befehl

### Datenpfad der Beispielmaschine MINIMAX (Load, Store)





LOAD

MAR  $\leftarrow$  AT;

 $MDR \leftarrow M [MAR];$ 

ACCU ← MDR;

**GOTO IFETCH**;

### **STORE**

MAR  $\leftarrow$  AT;

MDR ← ACCU

 $M [MAR] \leftarrow MDR;$ 

**GOTO IFETCH**;

**MDR: Memory Data Register** 

**MAR: Memory Address Register** 

HS.DO: Hauptspeicher.Data out

HS.DI: Hauptspeicher.Data in



☐ Ein LOAD Befehl benötigt in der MINIMAX Maschine 4 Operationen um umgesetzt zu werden.

□ Wenn nun ein weiterer Multiplexer eingebaut wird (in der Grafik grün markiert), wie viele Operationen umfasst der neue LOAD Befehl?



### $\rightarrow$

### **Arithmetische Befehle: ADD**

□ ADD /\* (ACCU ← ACCU + M[AT]):

MAR ← AT; /\* Adresse aus Adressteil des Befehls

 $MDR \leftarrow M[MAR];$  /\* HS read

ACCU ← ACCU + MDR; /\* ACCU ist mit 1. Operanden bereits geladen

GOTO IFETCH; /\* Nächster Befehl



### **Datenpfad der Beispielmaschine MINIMAX**





```
ADD

MAR ← AT;

MDR ← M[MAR];

ACCU ← ACCU + MDR;

GOTO IFETCH;
```







JUMP (unbedingter Sprung nach AT):

 $PC \leftarrow AT$ ; /\* Adressteil des Befehls adressiert nächsten Befehl

GOTO IFETCH; /\* Nächster Befehl

BZ (Branch Zero, springe nach AT, falls COND == 1):

IF (COND == 1) PC ← AT; /\* COND=1, wenn ALU-Ausgang=0

GOTO IFETCH; /\* Nächster Befehl

**CALL UP** (Unterprogrammaufruf):

Unterprogrammaufruf bei der Minimax nicht möglich, es fehlen Register zum Retten des PC und/oder Register für Stackpointer



### **Datenpfad der Beispielmaschine MINIMAX**

ALU Ctrl 1 1 ALU.Sel B 1 0 PC.W 1



JUMP
PC ← AT;
GOTO IFETCH;

BZ

IF (COND == 1) PC ← AT;

GOTO IFETCH;

### **Testfrage**

- Ein IFETCH Befehl benötigt in der MINIMAX Maschine 5 Operationsschritte um umgesetzt zu werden.
- Wenn nun ein Inkrementer eingebaut wird (in der Grafik grün markiert), wie viele Operationsschritte ließen sich einsparen?





J. Brehm T10-V6

- □ Jede RT-Operation wird aktiviert durch Setzen bestimmter Steuersignale. Die folgende Tabelle zeigt die Steuersignale c<sub>0</sub> ... c<sub>14</sub> für die Maschinenbefehle ADD, JUMP und BZ.
- ☐ Die RT-Operationssequenz IFETCH wird jedem Befehl vorangestellt.
- $\Box$  c<sub>0</sub> ... c<sub>14</sub> sind Ausgabesignale (aus Sicht der CU), COND (ALU == 0) ein Eingabesignal.
- □ Das OP/Ā -Signal c<sub>14</sub> legt die Quelle für die Mikroadresse des Folgebefehls im CM (Control Memory, Speicher für µBefehle) fest:

 $OP/\bar{A} = 0$ : CMAR  $\leftarrow$  Adressfeld A (siehe Wilkes-CU)

OP/Ā = 1: CMAR ← OP /\* Adresse des Maschinenbefehls im CM



### **Datenpfad der Beispielmaschine MINIMAX**



MDR: Memory Data Register

**MAR: Memory Address Register** 

**HS.DO: Hauptspeicher.Data out** 

HS.DI: Hauptspeicher.Data in



## Steuersignale für Beispielmaschine (sequenziell)

| Label     | Adr.<br>CM | ALU Sel.<br>A | ALU<br>Sel.B | MDR<br>Sel | HS<br>CS | HS<br>R/W | ALU Ctrl | ACCU. | PC.W | MDR.W | IR.W | MAR.W | OP/Ā | COND<br>(ALU==0) | A  | Bemerkung      |
|-----------|------------|---------------|--------------|------------|----------|-----------|----------|-------|------|-------|------|-------|------|------------------|----|----------------|
| Signalnr. |            | c0 c1         | c2 c3        | с4         | с5       | c6        | c7 c8    | с9    | c10  | c11   | c12  | c13   | c14  |                  |    |                |
| IFETCH:   | 0          | х             | 0 1          | х          | 0        | х         | TRANS.B  | 0     | 0    | 0     | 0    | 1     | 0    | х                | 1  | MAR ← PC;      |
|           | 1          | х             | х            | 1          | 1        | 1         | х        | 0     | 0    | 1     | 0    | 0     | 0    | х                | 2  | MDR ← M[MAR];  |
|           | 2          | х             | 0 0          | х          | 0        | х         | TRANS.B  | 0     | 0    | 0     | 1    | 0     | 0    | х                | 3  | IR ← MDR;      |
|           | 3          | 0 1           | 0 1          | х          | 0        | х         | ADD      | 0     | 1    | 0     | 0    | 0     | 0    | х                | 4  | PC ← PC + 1;   |
|           | 4          | х             | х            | х          | 0        | х         | х        | 0     | 0    | 0     | 0    | 0     | 1    | х                | X  | GОТО ОР;       |
| ADD:      | 5          | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0     | 0    | 0     | 0    | 1     | 0    | х                | 6  | MAR ← AT;      |
|           | 6          | х             | х            | 1          | 1        | 1         | х        | 0     | 0    | 1     | 0    | 0     | 0    | х                | 7  | MDR ← M[MAR];  |
|           | 7          | 0             | 0 0          | х          | 0        | х         | ADD      | 1     | 0    | 0     | 0    | 0     | 0    | х                | 8  | ACCU←ACCU+MDR; |
|           | 8          | х             | х            | х          | 0        | х         | х        | 0     | 0    | 0     | 0    | 0     | 0    | х                | 0  | GOTO IFETCH;   |
| BZ:       | 9          | 1 0           | Х            | х          | 0        | х         | TRANS.A  | 0     | 0    | 0     | 0    | 0     | 0    | 1                | 10 | GOTO JUMP;     |
|           |            |               |              |            |          |           |          |       |      |       |      |       | 0    | 0                | 0  | GOTO IFETCH;   |
| JUMP:     | 10         | х             | 1 0          | х          | 0        | Х         | TRANS.B  | 0     | 1    | 0     | 0    | 0     | 0    | х                | 11 | PC ← AT;       |
|           | 11         | х             | х            | х          | 0        | х         | х        | 0     | 0    | 0     | 0    | 0     | 0    | х                | 0  | GOTO IFETCH;   |

| Symbol  | ALU Ctrl |
|---------|----------|
| ADD     | 0        |
| TRANS.A | 10       |
| TRANS.B | 11       |



### Beispiel: IFETCH (0) MAR <- PC



**MDR: Memory Data Register** 

**MAR: Memory Address Register** 

**HS.DO: Hauptspeicher.Data out** 

HS.DI: Hauptspeicher.Data in



## Beispiel: IFETCH (0) MAR <- PC

| Label     | Adr.<br>CM | ALU Sel.<br>A | ALU<br>Sel.B | MDR<br>Sel | HS<br>CS | HS<br>R/W | ALU Ctrl | ACCU.<br>W | PC.W | MDR.W | IR.W | MAR.W | OP/Ā   | COND<br>(ALU==0) | Α       | Bemerkung                  |
|-----------|------------|---------------|--------------|------------|----------|-----------|----------|------------|------|-------|------|-------|--------|------------------|---------|----------------------------|
| Signalnr. |            | c0 c1         | c2 c3        | с4         | с5       | с6        | c7 c8    | с9         | c10  | c11   | c12  | c13   | c14    |                  |         |                            |
| IFETCH:   | 0          | x             | 0 1          | x          | 0        | x         | TRANS.B  | 0          | 0    | 0     | 0    | 1     | 0      | х                | 1       | MAR ← PC;                  |
|           | 1          | х             | х            | 1          | 1        | 1         | х        | 0          | 0    | 1     | 0    | 0     | 0      | х                | 2       | MDR ← M[MAR];              |
|           | 2          | х             | 0 0          | х          | 0        | х         | TRANS.B  | 0          | 0    | 0     | 1    | 0     | 0      | х                | 3       | IR ← MDR;                  |
|           | 3          | 0 1           | 0 1          | х          | 0        | х         | ADD      | 0          | 1    | 0     | 0    | 0     | 0      | х                | 4       | PC ← PC + 1;               |
|           | 4          | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 1      | х                | x       | GOTO OP;                   |
| ADD:      | 5          | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0          | 0    | 0     | 0    | 1     | 0      | х                | 6       | MAR ← AT;                  |
|           | 6          | х             | х            | 1          | 1        | 1         | х        | 0          | 0    | 1     | 0    | 0     | 0      | х                | 7       | MDR ← M[MAR];              |
|           | 7          | 0             | 0 0          | х          | 0        | х         | ADD      | 1          | 0    | 0     | 0    | 0     | 0      | х                | 8       | ACCU←ACCU+MDR;             |
|           | 8          | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 0      | х                | 0       | GOTO IFETCH;               |
| BZ:       | 9          | 1 0           | х            | х          | 0        | Х         | TRANS.A  | 0          | 0    | 0     | 0    | 0     | 0<br>0 | 1<br>0           | 10<br>0 | GOTO JUMP;<br>GOTO IFETCH; |
| JUMP:     | 10         | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0          | 1    | 0     | 0    | 0     | 0      | х                | 11      | PC ← AT;                   |
|           | 11         | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 0      | х                | 0       | GOTO IFETCH;               |

### Beispiel: IFETCH (1) MDR <- M[MAR]



**MDR: Memory Data Register** 

**MAR: Memory Address Register** 

**HS.DO: Hauptspeicher.Data out** 

HS.DI: Hauptspeicher.Data in



## Beispiel: IFETCH (1) MDR <- M[MAR]

| Label     | Adr.<br>CM | ALU Sel.<br>A | ALU<br>Sel.B | MDR<br>Sel | HS<br>CS | HS<br>R/W | ALU Ctrl | ACCU.<br>W | PC.W | MDR.W | IR.W | MAR.W | OP/Ā | COND<br>(ALU==0) | Α       | Bemerkung                  |
|-----------|------------|---------------|--------------|------------|----------|-----------|----------|------------|------|-------|------|-------|------|------------------|---------|----------------------------|
| Signalnr. |            | c0 c1         | c2 c3        | с4         | с5       | с6        | с7 с8    | с9         | c10  | c11   | c12  | c13   | c14  |                  |         |                            |
| IFETCH:   | 0          | х             | 0 1          | х          | 0        | х         | TRANS.B  | 0          | 0    | 0     | 0    | 1     | 0    | х                | 1       | MAR ← PC;                  |
|           | 1          | х             | x            | 1          | 1        | 1         | x        | 0          | 0    | 1     | 0    | 0     | 0    | х                | 2       | MDR ← M[MAR];              |
|           | 2          | х             | 0 0          | х          | 0        | х         | TRANS.B  | 0          | 0    | 0     | 1    | 0     | 0    | х                | 3       | IR ← MDR;                  |
|           | 3          | 0 1           | 0 1          | х          | 0        | х         | ADD      | 0          | 1    | 0     | 0    | 0     | 0    | х                | 4       | PC ← PC + 1;               |
|           | 4          | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 1    | х                | x       | GOTO OP;                   |
| ADD:      | 5          | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0          | 0    | 0     | 0    | 1     | 0    | х                | 6       | MAR ← AT;                  |
|           | 6          | х             | х            | 1          | 1        | 1         | х        | 0          | 0    | 1     | 0    | 0     | 0    | х                | 7       | MDR ← M[MAR];              |
|           | 7          | 0             | 0 0          | х          | 0        | х         | ADD      | 1          | 0    | 0     | 0    | 0     | 0    | х                | 8       | ACCU←ACCU+MDR;             |
|           | 8          | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 0    | х                | 0       | GOTO IFETCH;               |
| BZ:       | 9          | 1 0           | х            | х          | 0        | Х         | TRANS.A  | 0          | 0    | 0     | 0    | 0     | 0    | 1<br>0           | 10<br>0 | GOTO JUMP;<br>GOTO IFETCH; |
| JUMP:     | 10         | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0          | 1    | 0     | 0    | 0     | 0    | Х                | 11      | PC ← AT;                   |
|           | 11         | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 0    | х                | 0       | GOTO IFETCH;               |

### Beispiel: IFETCH (2) IR <- MDR



**MDR: Memory Data Register** 

**MAR: Memory Address Register** 

**HS.DO: Hauptspeicher.Data out** 

HS.DI: Hauptspeicher.Data in



## Beispiel: IFETCH (2) IR <- MDR

| Label     | Adr.<br>CM | ALU Sel.<br>A | ALU<br>Sel.B | MDR<br>Sel | HS<br>CS | HS<br>R/W | ALU Ctrl | ACCU. | PC.W | MDR.W | IR.W | MAR.W | OP/Ā   | COND<br>(ALU==0) | Α       | Bemerkung                  |
|-----------|------------|---------------|--------------|------------|----------|-----------|----------|-------|------|-------|------|-------|--------|------------------|---------|----------------------------|
| Signalnr. |            | c0 c1         | c2 c3        | с4         | с5       | c6        | c7 c8    | с9    | c10  | c11   | c12  | c13   | c14    |                  |         |                            |
| IFETCH:   | 0          | х             | 0 1          | х          | 0        | х         | TRANS.B  | 0     | 0    | 0     | 0    | 1     | 0      | х                | 1       | MAR ← PC;                  |
|           | 1          | х             | х            | 1          | 1        | 1         | х        | 0     | 0    | 1     | 0    | 0     | 0      | х                | 2       | MDR ← M[MAR];              |
|           | 2          | х             | 0 0          | x          | 0        | x         | TRANS.B  | 0     | 0    | 0     | 1    | 0     | 0      | х                | 3       | IR ← MDR;                  |
|           | 3          | 0 1           | 0 1          | х          | 0        | х         | ADD      | 0     | 1    | 0     | 0    | 0     | 0      | х                | 4       | PC ← PC + 1;               |
|           | 4          | х             | х            | х          | 0        | х         | х        | 0     | 0    | 0     | 0    | 0     | 1      | х                | X       | GOTO OP;                   |
| ADD:      | 5          | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0     | 0    | 0     | 0    | 1     | 0      | х                | 6       | MAR ← AT;                  |
|           | 6          | х             | х            | 1          | 1        | 1         | х        | 0     | 0    | 1     | 0    | 0     | 0      | х                | 7       | MDR ← M[MAR];              |
|           | 7          | 0             | 0 0          | х          | 0        | х         | ADD      | 1     | 0    | 0     | 0    | 0     | 0      | х                | 8       | ACCU←ACCU+MDR;             |
|           | 8          | х             | х            | х          | 0        | х         | х        | 0     | 0    | 0     | 0    | 0     | 0      | х                | 0       | GOTO IFETCH;               |
| BZ:       | 9          | 1 0           | х            | х          | 0        | Х         | TRANS.A  | 0     | 0    | 0     | 0    | 0     | 0<br>0 | 1<br>0           | 10<br>0 | GOTO JUMP;<br>GOTO IFETCH; |
| JUMP:     | 10         | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0     | 1    | 0     | 0    | 0     | 0      | Х                | 11      | PC ← AT;                   |
|           | 11         | х             | х            | х          | 0        | х         | х        | 0     | 0    | 0     | 0    | 0     | 0      | х                | 0       | GOTO IFETCH;               |

# Beispiel: IFETCH (3) PC <- PC+1



MDR: Memory Data Register
MAR: Memory Address Register

HS.DO: Hauptspeicher.Data out

HS.DI: Hauptspeicher.Data in



# Beispiel: IFETCH (3) PC <- PC+1

| Label     | Adr.<br>CM | ALU Sel.<br>A | ALU<br>Sel.B | MDR<br>Sel | HS<br>CS | HS<br>R/W | ALU Ctrl | ACCU.<br>W | PC.W | MDR.W | IR.W | MAR.W | OP/Ā | COND<br>(ALU==0) | Α       | Bemerkung                  |
|-----------|------------|---------------|--------------|------------|----------|-----------|----------|------------|------|-------|------|-------|------|------------------|---------|----------------------------|
| Signalnr. |            | c0 c1         | c2 c3        | с4         | с5       | с6        | c7 c8    | с9         | c10  | c11   | c12  | c13   | c14  |                  |         |                            |
| IFETCH:   | 0          | х             | 0 1          | х          | 0        | х         | TRANS.B  | 0          | 0    | 0     | 0    | 1     | 0    | х                | 1       | MAR ← PC;                  |
|           | 1          | х             | х            | 1          | 1        | 1         | х        | 0          | 0    | 1     | 0    | 0     | 0    | х                | 2       | MDR ← M[MAR];              |
|           | 2          | х             | 0 0          | х          | 0        | х         | TRANS.B  | 0          | 0    | 0     | 1    | 0     | 0    | х                | 3       | IR ← MDR;                  |
|           | 3          | 0 1           | 0 1          | x          | 0        | x         | ADD      | 0          | 1    | 0     | 0    | 0     | 0    | x                | 4       | PC ← PC + 1;               |
|           | 4          | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 1    | х                | x       | GOTO OP;                   |
| ADD:      | 5          | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0          | 0    | 0     | 0    | 1     | 0    | х                | 6       | MAR ← AT;                  |
|           | 6          | х             | х            | 1          | 1        | 1         | х        | 0          | 0    | 1     | 0    | 0     | 0    | х                | 7       | MDR ← M[MAR];              |
|           | 7          | 0             | 0 0          | х          | 0        | х         | ADD      | 1          | 0    | 0     | 0    | 0     | 0    | х                | 8       | ACCU←ACCU+MDR;             |
|           | 8          | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 0    | х                | 0       | GOTO IFETCH;               |
| BZ:       | 9          | 1 0           | х            | х          | 0        | х         | TRANS.A  | 0          | 0    | 0     | 0    | 0     | 0    | 1<br>0           | 10<br>0 | GOTO JUMP;<br>GOTO IFETCH; |
| JUMP:     | 10         | х             | 1 0          | х          | 0        | х         | TRANS.B  | 0          | 1    | 0     | 0    | 0     | 0    | х                | 11      | PC ← AT;                   |
|           | 11         | х             | х            | х          | 0        | х         | х        | 0          | 0    | 0     | 0    | 0     | 0    | х                | 0       | GOTO IFETCH;               |

- □ Wir bezeichnen jede Zeile der Steuersignaltabelle als Mikrobefehl. Er setzt sich aus einer oder mehreren Mikrooperationen (= RT-Operationen) zusammen.
- Mikrooperationen können parallel ablaufen, Mikrobefehle nacheinander.
- Aus der für einen bestimmten Maschinenbefehl (Instruction) nötigen Anzahl von Mikrobefehlen bestimmt sich das CPI (Cycles per Instruction) für diesen Befehl.

| IFETCH: | 0 | X   | 0 1 | Х | 0 | X | IRANS.B | 0 | 0 | 0 | 0 | 1 | 0 | X | 1 | MAR ← PC;     |
|---------|---|-----|-----|---|---|---|---------|---|---|---|---|---|---|---|---|---------------|
|         | 1 | х   | х   | 1 | 1 | 1 | х       | 0 | 0 | 1 | 0 | 0 | 0 | х | 2 | MDR ← M[MAR]; |
|         | 2 | х   | 0 0 | х | 0 | х | TRANS.B | 0 | 0 | 0 | 1 | 0 | 0 | х | 3 | IR ← MDR;     |
|         | 3 | 0 1 | 0 1 | х | 0 | х | ADD     | 0 | 1 | 0 | 0 | 0 | 0 | Х | 4 | PC ← PC + 1;  |

Mikrobefehl

Mikrooperationen

#### **Testfrage**

☐ In welcher Reihenfolge werden die Befehle für den IFETCH (Laden eines Befehls) durchgeführt?

- GOTO OP
- IR <- MDR
- MAR <- PC
- PC <- PC+1
- MDR <- M[MAR]





- ☐ Grundsätzlich lassen sich RT-Operationen gleichzeitig (parallel) ausführen, sofern sie keine gemeinsamen Ressourcen benutzen.
- Im Beispiel der Minimax ist das kaum der Fall, da die ALU für die TRANSFER-Operationen verwendet wird. Trotzdem lassen sich die Operationen GOTO IFETCH, GOTO OP und PC ← PC + 1 parallel durchführen.
- □ Bei komplexeren Prozessoren sind mehrere ALUs mit Spezialisierung vorhanden (z.B. arithmetische Operationen, Adressrechnung, Befehlszählerinkrement, logische Operationen)

### **Steuersignale für Beispielmaschine (parallel)**

| Label     | Adr.<br>CM | ALU Sel.<br>A | ALU<br>Sel.B | MDR<br>Sel | HS<br>CS | HS<br>R/W | ALU Ctrl | ACCU. | PC.W | MDR.W | IR.W | MAR.W | OP/Ā | COND<br>ALU==0 | Α      | Bemerkung                      |
|-----------|------------|---------------|--------------|------------|----------|-----------|----------|-------|------|-------|------|-------|------|----------------|--------|--------------------------------|
| Signalnr. |            | c0 c1         | c2 c3        | с4         | с5       | c6        | c7 c8    | с9    | c10  | c11   | c12  | c13   | c14  |                |        |                                |
| IFETCH:   | 0          | х             | 0 1          | х          | 0        | х         | TRANS.B  | 0     | 0    | 0     | 0    | 1     | 0    | х              | 1      | MAR ← PC;                      |
|           | 1          | 0 1           | 0 1          | 1          | 1        | 1         | ADD      | 0     | 1    | 1     | 0    | 0     | 0    | х              | 2      | MDR ← M[MAR];<br>PC ← PC +1;   |
|           | 2          | х             | 0 0          | х          | 0        | х         | TRANS.B  | 0     | 0    | 0     | 1    | 0     | 1    | х              | X      | IR ← MDR; GOTO OP;             |
| ADD:      | 3          | х             | 1 0          | х          | 0        | Х         | TRANS.B  | 0     | 0    | 0     | 0    | 1     | 0    | х              | 4      | MAR ← AT;                      |
|           | 4          | х             | Х            | 1          | 1        | 1         | х        | 0     | 0    | 1     | 0    | 0     | 0    | х              | 5      | MDR ← M[MAR];                  |
|           | 5          | 1 0           | 0 0          | х          | 0        | х         | ADD      | 1     | 0    | 0     | 0    | 0     | 0    | х              | 0      | ACCU←ACCU+MDR;<br>GOTO IFETCH; |
| BZ:       | 6          | 1 0           | х            | х          | 0        | х         | TRANS.A  | 0     | 0    | 0     | 0    | 0     | 0    | 1<br>0         | 7<br>0 | GOTO JUMP;<br>GOTO IFETCH;     |
| JUMP:     | 7          | х             | 1 0          | х          | 0        | х         | Trans.B  | 0     | 1    | 0     | 0    | 0     | 0    | х              | 0      | PC ← AT : GOTO<br>IFETCH;      |

Reduktion des CM von 12 Zeilen (sequentiell) auf 8 Zeilen (parallel)

#### CU (nach Wilkes) für die Beispielmaschine MINIMAX

CMAR <- OP:
OP bestimmt
Anfangsadresse für
die Operation in CM

CMAR < A:
A bestimmt Folgeadresse für die
Abarbeitung des
µBefehls

Der Opcode erlaubt 256 Befehle. Hier werden nur 3 bit benutzt. Die hier gezeigten Steuersignale entsprechen der parallelen Version.



CU für die Beispielmaschine MINIMAX

RA - T11 - 6



J. Brehm T10-V6

#### Wilkes-CU: Funktionsweise

- □ Das Control Memory Address Register CMAR (im Beispiel 3 bit weit) zeigt auf eine der 8 Zeilen des Control Memory CM.
- Die aktivierte Zeile setzt die mit einem Punkt versehenen Steuersignale c<sub>i</sub> auf 1.
- Ist  $OP/\bar{A} = 0$ , dann wird die in  $(a_2 \ a_1 \ a_0)$  codierte Folgeadresse A in CMAR geladen.
- ☐ Für OP/Ā = 1 wird der Opcode OP inCMAR geladen.
  - ADD: Opcode 3, BZ: Opcode 6, JUMP: Opcode 7
- ☐ Über COND kann eine von 2 alternativen Folgeadressen gewählt werden.

Die Wilkes-CU lässt sich als spezielle Form eines endlichen Automaten auffassen:

$$\overrightarrow{C}_k = f(COND, OP, \overrightarrow{Z}_k)$$

- ☐ Die Steuersignaltabelle (= Mikrobefehlstabelle) kann in einen endlichen Automaten umgeformt werden. Dazu wird jedem Mikrobefehl ein Zustand zugeordnet.
- □ Durch die Folgeadressen werden die Zustandsübergänge gesteuert.
- □ Für RISC-Prozessoren werden üblicherweise endliche Automaten als Steuerung verwendet.



Umformung der Wilkes-CU in einen Endlichen Automaten (2<sup>n</sup> Zustände)



- Die Wilkes-CU lässt sich als spezielle Form eines endlichen Automaten auffassen. Handelt es sich dabei um:
  - Einen Moore Automaten oder
  - Einen Mealy Automaten
- Die Trefferquote liegt bei 50%, mit Überlegung kann man sie auf 100% steigern!

### Control Unit basierend auf einem Sequenzzähler (Sequencer)

- Mit Hilfe eines Modulo-k-Sequenzzählers kann eine feste Abfolge von Einzelimpulsen Φ<sub>i</sub> erzeugt werden.
- ☐ Diese Art von Steuerung korrespondiert mit Abläufen, die nach einer festen Schrittzahl von vorne beginnen, z.B. der Abarbeitung eines Befehlszyklus.



□ Durch eine Kombinatorik werden aus den Phasensignalen Φ<sub>i</sub> die Steuersignale c<sub>out</sub> erzeugt.

#### Modulo-k Sequenzzähler





Bedingte Sprünge so nicht möglich, Feedback fehlt.

RA - T11 - 9



- □ Festverdrahtete Steuerungen (z.B. Wilkes, Sequenzzähler) sind schnell und mit relativ geringem HW-Aufwand zu realisieren. Dies gilt vor allem für kleinere Befehlssätze, die typisch sind für RISC-Prozessoren.
- ☐ Sie haben aber auch Nachteile:
  - Sie sind unflexibel. Fehler führen möglicherweise zu großen HW-Änderungen.
  - Das CM enthält für jeden bedingten Sprungbefehl einen MUX. Es lässt sich also nicht als Standard-ROM oder -RAM realisieren.
- → Alternative: Mikroprogrammierung



#### Begriffsdefinitionen

- μprogrammierter Prozessor:
   μProgramm durch Hersteller erzeugt, steht im ROM
- μprogrammierbarer Prozessor:μProgramm im RAM, Änderung durch Anwender möglich
- dynamisch µprogrammierbarer Prozessor: Inhalt des Control Memory kann zur Laufzeit verändert werden (writeable control store WCS).
- ☐ (Firmware-)Emulator: Menge der Mikroprogramme, welche einen bestimmten Befehlssatz implementieren
- Firmware: Inhalt von CM





RA - T11 - 11

- ☐ Die Sequenzinformation besteht aus der Folgeadresse A sowie einem Code, der für bedingte Sprünge benutzt wird (Condition Select, OP/Ā etc.).
- Steuerinformationen = Folge von Mikrooperationen
- Mikrooperation = RT-Befehl

| μBį | $Z_1 \leftarrow f_1(X_1)$   | Z <sub>2</sub> ←f <sub>2</sub> (X <sub>2</sub> ) |   | Folgeadressse       | Cond. Select/ OP/A     |
|-----|-----------------------------|--------------------------------------------------|---|---------------------|------------------------|
|     | <b>←</b> μΟΡ <sub>1</sub> → | <b>←</b> μΟΡ <sub>2</sub> →                      |   |                     |                        |
|     |                             |                                                  | i | <br> <br>           |                        |
|     | i <del>∢</del> Ste≀         | uerinformation —                                 | - | <del> </del> Sequen | zinformation RA-T11-12 |

#### Mikroprogrammierte CU



Mikroprogramm steht im Control Memory und kann bei Bedarf geändert werden





- ☐ Eine mikroprogrammierte Steuerung ist eine Abwandlung der Wilkes-CU mit folgenden Änderungen:
  - Die Bedingungsauswahl ist aus dem CM herausverlagert.
  - Das CMAR kann inkrementiert werden. Es heißt jetzt Micro Program Counter (μPC).
  - Das Mikrobefehlswort wird erweitert. Es enthält jetzt folgende Felder:

C: Steuersignale C<sub>out</sub>

A: Folgeadresse für Sprung im CM

CONDSEL: "Condition Select" wählt aus, welche externe

Statusvariable (je 1 Bit aus SR) für die

Sprungentscheidung bei bedingten Sprüngen

verwendet werden soll.

OP/Ā: Das 1 bit-Signal wählt aus, ob im Fall eines Sprungs

die Folgeadresse intern (A) oder extern (OP)

bereitgestellt werden soll.



Cond. Select

□ μOPCODE (evtl.): Im Fall von Nicht-Sprungbefehlen wird das A-Feld nicht benötigt. Sprungbefehle brauchen kein C-Feld (Steuerinformationen). Durch den OPCODE kann also z.B. zwischen 2 Mikrobefehlsformaten ausgewählt werden (Platzersparnis im CM).





#### Mikrobefehl: Codierung der Sprungauswahl

|                                  | Spri | ungauswahl |        |                                            |  |  |  |  |  |
|----------------------------------|------|------------|--------|--------------------------------------------|--|--|--|--|--|
| Sprungaus-<br>wahl <sub>10</sub> | OP/Ā | COND SEL   | SPRUNG | Bemerkung                                  |  |  |  |  |  |
| 0                                | 0    | 00         | 0      | μPC ← μPC + 1;                             |  |  |  |  |  |
| 1                                | 0    | 0 1        | 1      | μPC ← A;                                   |  |  |  |  |  |
| 2                                | 0    | 1 0        | COND1  | if COND1: μPC ← A<br>else: μPC ← μPC + 1;  |  |  |  |  |  |
| 3                                | 0    | 1 1        | COND2  | if COND2: μPC ← A<br>else: μPC ← μPC + 1;  |  |  |  |  |  |
| 4                                | 7    | 0          | 0      | μPC ← μPC + 1;                             |  |  |  |  |  |
| 5                                | 1    | 0 1        | 1      | μPC ← OP;                                  |  |  |  |  |  |
| 6                                | 1    | 1 0        | COND1  | if COND1: μPC ← OP<br>else: μPC ← μPC + 1; |  |  |  |  |  |
| 7                                | 1    | 1 1        | COND2  | if COND2: μPC ← OP<br>else: μPC ← μPC + 1; |  |  |  |  |  |

linear

Sprung im µProgramm

Bedingter Sprung im µProgramm

linear

Sprung zu neuer OP

Bedingter Sprung zu Neuer OP



#### **MINIMAX-Mikroprogramm**



- Die folgende Tabelle zeigt das MINIMAX-Mikroprogramm.
- Der Steuersignalteil ist unverändert von der Wilkes-CU übernommen. Nur das Signal GOTO OP entfällt.
- Ergänzt sind die Felder OP/Ā, CONDSEL und A.
- Es ist angenommen, dass das Statussignal ALU == 0 mit COND1 verbunden ist.
- Da sich hier nur eine Folgeadresse A codieren lässt, ist das Mikroprogramm für BZ um einen Schritt länger (Zeile mit Nr. 7 kommt dazu)



#### **MINIMAX-Mikroprogramm**

| Label     | Adr.<br>CM <sub>10</sub> | OP/A | CC<br>SE | ND<br>L | AL<br>Se |    | AL<br>Se | .U<br>I.B | MDR<br>Sel | HS<br>CS | HS<br>R/W |    | LU<br>trl | ACC<br>U.W | PC.<br>W | MDR.<br>W | IR.W | MAR.<br>W | A <sub>10</sub> | Bemerkung                                        |
|-----------|--------------------------|------|----------|---------|----------|----|----------|-----------|------------|----------|-----------|----|-----------|------------|----------|-----------|------|-----------|-----------------|--------------------------------------------------|
| Signalnr. |                          |      |          |         | с0       | c1 | c2       | c3        | c4         | c5       | с6        | с7 | с8        | с9         | c10      | c11       | c12  | c13       |                 |                                                  |
| IFETCH:   | 0                        | х    | 0        | 0       | x        | x  | 0        | 1         | x          | 0        | x         | 1  | 1         | 0          | 0        | 0         | 0    | 1         | X               | MAR ← PC;                                        |
|           | 1                        | x    | 0        | 0       | 0        | 1  | 0        | 1         | 1          | 1        | 1         | 0  | 0         | 0          | 1        | 1         | 0    | 0         | x               | $MDR \leftarrow M[MAR];$ $PC \leftarrow PC + 1;$ |
|           | 2                        | 1    | 0        | 1       | x        | ×  | 0        | 0         | x          | 0        | x         | 1  | 1         | 0          | 0        | 0         | 1    | 0         | OP              | IR ← MDR:<br>GOTO OP;                            |
| ADD:      | 3                        | x    | 0        | 0       | x        | ×  | 1        | 0         | x          | 0        | х         | 1  | 1         | 0          | 0        | 0         | 0    | 1         | X               | MAR ← AT;                                        |
|           | 4                        | х    | 0        | 0       | x        | x  | x        | x         | 1          | 1        | 1         | x  | x         | 0          | 0        | 1         | 0    | 0         | х               | $MDR \leftarrow M[MAR];$                         |
|           | 5                        | 0    | 0        | 1       | 1        | 0  | 0        | 0         | X          | 0        | x         | 0  | 0         | 1          | 0        | 0         | 0    | 0         | 0               | ACCU ← ACCU + MDR;<br>GOTO IFETCH;               |
| BZ:       | 6                        | 0    | 1        | 0       | 1        | 0  | x        | x         | x          | 0        | x         | 1  | 0         | 0          | 0        | 0         | 0    | 0         | 8               | If COND1 :<br>GOTO JUMP;                         |
|           | 7                        | 0    | 0        | 1       | x        | x  | x        | x         | ×          | 0        | x         | x  | x         | 0          | 0        | 0         | 0    | 0         | 0               | GOTO IFETCH;                                     |
| JUMP:     | 8                        | 0    | 0        | 1       | x        | x  | 1        | 0         | X          | 0        | X         | 1  | 1         | 0          | 1        | 0         | 0    | 0         | 0               | PC ← AT :<br>GOTO IFETCH;                        |

rot: GOTO

grün: linear µPC + 1

Steuersignale "Nutzlast":

3Bit OP/A und Cond + 14 Bit Control + 8 Bit Adressen Control Memory CM

Blau: Sequenzinformation

Grundlagen der Rechnerarchitektur

#### **—**

### Mikroprogrammierte CU der MINIMAX



© J. Brehm T10-V6

- ☐ Bisher hatten wir angenommen, dass jeder Steuerleitung ein Bit im Feld Steuerinformation zugeordnet ist. Diese Technik heißt horizontale Mikroprogrammierung.
- ☐ In einem uncodierten (horizontalen) Steuerinformationsfeld können beliebig viele Stellen auf 1 gesetzt sein. Dies entspricht der gleichzeitigen (parallelen) Ausführung der entsprechenden Mikrooperationen.



keine Codierung



- ☐ Codiert man die Steuerinformation, so erreicht man eine Platzersparnis im CM, allerdings erkauft durch einen nun zusätzlich nötigen Decodierungsschritt (vertikale Mikroprogrammierung).
- □ Am Ausgang eines Decoders ist genau eine Leitung aktiv. Die vertikale Mikroprogrammierung begrenzt also die Parallelität auf Hardwareebene.



vollständige Codierung





☐ Ein Kompromiss ist die teilweise Codierung (quasi-horizontale oder diagonale Mikroprogrammierung).

# Steuerinformation 2 teilweise Codierung Decoder Decoder Decoder Steuerleitungen

schnell, teuer, parallel, >100 bit Steuerinformation (sehr große Wortlänge für Mikrobefehle: 1 bit pro µOP)

quasi-horizontale M.P.:

Kompromiss zwischen horizontaler und vertikaler Mikroprogrammierung. Volle Nutzung der Parallelität möglich durch Gruppenbildung.

Nachteil: Decodieraufwand

vertikale M.P.:

kleine Wortlänge ( < 30 bit )

Nachteile:

Beschränkung der Parallelität, große Mikroprogrammlänge, µProgramm-Adressen lang

