# Journal n°1 IOT

### COMBE Gaétan

2025

## *TP 1*

# I - Le makefile

# I.1 - Partie configurable

C'est une partie du makefile ou on peut configurer nos paramètres si nos besoins changent dans le futur. Voici la liste des configurations :

- **BOARD=versatile**: Variable qui définit la carte matérielle cible où les programmes vont s'exécuter dont la valeur est versatile. Cela correspond à versatileAB, une carte de développement pour ARM. Cette variable est utilisée par QEMU.
- **CPU=cortex-a8** : Indique le CPU pour pouvoir compiler le code pour un processeur cortex-a8. Cette variable est utilisée pour la compilation.
- TOOLCHAIN=arm-none-eabi : définit une chaîne de compilation. C'est un ensemble d'outils pour compiler, assembler, lier et générer un exécutable pour une architecture cible. Dans arm-none-eabi, arm désigne l'architecture ARM. none indique qu'il n'y a pas de système d'exploitation et eabi désigne l'ABI (Application Binary Interface). C'est une convention d'interface binaire utilisée pour les systèmes embarqués. Ça définit notamment comment on gère les appels de fonction avec le retour et le passage des arguments. mais aussi pour structurer les registres et la mémoire, la gestion de la pile ou des règles d'alignements. L'ordre des paramètres de la toolchain sont importants. Il peut avoir un 4 argument qui peut être par exemple un compilateur comme gcc, un linker -ld ou d'autres outils.
- **DEBUG**?=yes: La compilation, le linkage et pour transformer les fichiers assembleur en fichier objets auront les options de débug pour pouvoir faire fonctionner gdb correctement. Le ? signifie que DEBUG aura la valeur yes seulement si DEBUG n'a pas été définie avant dans le fichier ou lors de l'appel du make (par exemple: make DEBUG=no).
- BUILD=build/: indique le répertoire dans lequel seront placés les fichiers compilés.
- objs= startup.o main.o exception.o uart.o: indique de manière pas propre la liste des fichiers objets utilisée pour faire l'exécutable final. Petite note: cela n'indique pas nécessairement des fichiers existants, en effet, ils sont créés lors de la compilation ou de la transformation d'un fichier en assembleur en fichier objet.

# I.2 - Partie non configurable

On se concentre sur la partie non configurable du makefile. Ici, toute la configuration concerne la carte matérielle versatile. On pourrait très bien avoir d'autres configurations pour d'autre type de carte.

- VGA=-nographic : permet de déactiver l'affichage graphique dans QEMU.
- **SERIAL**—**-serial mon :stdio** : indique à QEMU de rediriger les messages de la console vers l'entrée/sortie standard (stdio). -serial c'est pour ouvrir une connexion série, c'est un type de connexion pour envoyer des bits de manière séquentiel.
- **MEMSIZE=32** : sera la taille de la mémoire de QEMU
- MEMORY="\$(MEMSIZE)K": ici, c'est juste transformer la valeur numérique en string avec le suffixe K pour kilooctets. Ainsi MEMORY est une variable qui sera utilisée pour définir la taille mémoire de QEMU, ici 32Ko.
- MACHINE=versatileab: définit un type de machine virtuel pour QEMU. À ne pas totalement confondre avec la variable BOARD. Ici la différence entre les deux C'est une question d'organisation du makefile, Ici, le makefile semble prévu pour changer de BOARD facilement, ce qui explique l'utilisation de BOARD seulement dans des conditions if ifeq (\$(BOARD), versatile). Ainsi si on veut programmer sur plusieurs cartes

différentes, on aurait juste à changer la valeur de BOARD qu'on donne en entrée du makefile sans devoir refaire, tous les arguments potentiellement différent dans la partie non configurable.

- **QEMU=qemu-system-arm** : définit le programme de QEMU qui permet d'émuler les systèmes ARM.
- QEMU\_ARGS=-M \$(MACHINE) -cpu \$(CPU) -m \$(MEMORY) \$(VGA) \$(SERIAL) : La variable possède tous les arguments qui seront passés à QEMU grâce aux variables définit précédemment.
- CFLAGS=-c-mcpu=\$(CPU)-nostdlib-ffreestanding-DCPU=\$(CPU)-DMEMORY="(\$(MEMSIZE)\*10 définit les arguments du compilateur, CFLAGS est d'ailleurs le nom de la variable utilisé par la règle implicite par Makefile pour compiler si on ne met aucune règle de compilation (ce qui rend cet outil incompréhensible pour les nouveaux qui apprennent à l'utiliser).
  - -c: indique à GCC de compiler les fichiers source en fichiers objet sans les lier.
  - -mcpu=\$(CPU): permet d'optimiser le code et d'indiquer le processeur ciblé, ici cortex-a8.
  - -nostdlib : Pour ne pas utiliser la bibliothèque standard de C.
  - -- -ffreestanding: indique au compilateur qu'on n'utilise pas de librairie standard et qu'on est indépendant d'un OS.
  - -DCPU=\$(CPU): C'est une macro pour le code C, c'est un define CPU cortex-a8.
  - -DMEMORY="(\$(MEMSIZE)\*1024) : définit une macro dans le code avec la taille mémoire en octets.
- ASFLAGS= -mcpu=\$(CPU): Comme pour la compilation, mais c'est pour la transformation fichier assembleur en fichier objets.
- LDFLAGS= -T kernel.ld -nostdlib -static :
  - **-T kernel.ld** : spécifie un fichier de script de lien pour définir la disposition de la mémoire des différentes sections de code.
  - -nostdlib : n'utilise pas de bibliothèque standard libre.
  - **-static** : générer un fichier executable (binaire) sans bibliothèque dynamique, c'est-à-dire que les bibliothèques sont static et donc incluse directement dans le fichier exécutable.
- ifeq (\$(DEBUG),yes) CFLAGS+= -ggdb LDFLAGS+= -g ASFLAGS+= -g endif : Rajoute les options de debug de gdb à la compilation, au linkage et à l'assembleur pour pouvoir faire fonctionner gdb lorsqu'on veut l'utiliser via la variable DEBUG (ou une macro avec make DEBUG=yes).
- ifndef MACHINE \$(error Must choose a board (e.g. Versatile AB or PB)) endif: Arrête la compilation si on n'a pas défini la carte cible (via la variable MACHINE). Je suppose que c'est pour avoir une erreur plus explicite au cas où MACHINE n'a pas été définie, mais je suppose que qemu pourrait très bien nous renvoyer l'erreur, donc c'est quoi l'intérêt?

# I.3 Règles de compilation

On se concentre sur les deux règles de compilations, on a deux types de fichier à transformer en fichier objet, du code en langage C et du code en langage assembleur ARM.

- \$(BUILD)%.o : %.c

 $\COLCHAIN$ )-gcc  $\COLCHAIN$ )-gcc  $\COLCHAIN$ )-o  $\COLCHAIN$ )-o  $\COLCHAIN$ )-gcc  $\COLCHAIN$ )-o  $\COLCHAIN$ )-gcc  $\COLCHAIN$ )-o  $\COLCHAIN$ )-gcc  $\COLCHAIN$ -gcc  $\COL$ 

- \$(BUILD)%.o : %.s

**\$(TOOLCHAIN)-as \$(CFLAGS) -o \$@ \$<**: permet de compilier les programmes assembleur des fichiers .s en fichiers objets Ici, on utilise l'outils -as pour Asseubleur (concaténer à la toolchain) pour transformer le fichier assembleur en fichier objet.

Plusieurs choses à dire sur le Makefile :

— la structure d'une règle du make est de la forme :

target : dependances command

- target : La cible, c'est à dire le fichier ou une action que l'on souhaite construire
- dependances: Ce sont toutes les dépendances nécessaires pour faire l'action ou pour la construction du fichier cible. Si la date de création de la dépendance est plus récente que la cible, Make réxecutera la règle. De plus, si la dépendance n'est pas encore créer, Make essayera d'abord d'executer les règles nécessaires pour créer la dépendance.
- **commands** : liste des commandes à executer sur une règle.
- -- le % est une partie d'un nom de fichier présent dans le répertoire courant (ou le make est executé), pour

- chaque fichier trouvé correspondant à la cible, il executera la règle avec tous les % ayant la même valeur dans la règle.
- \$@ est une variable automatique qui correspond au nom du fichier cible, par exemple build/main.o avec % ayant main comme valeur
- \$< correspond à la première dépendance de la règle. C'est aussi une variable automatique de Make.

# I.3 Construction et linkage du tout

Cette partie correspond aux règles de construction finaux de notre exécutable.

- all : build \$(BUILD)kernel.elf \$(BUILD)kernel.bin : c'est la première règle appelée par défaut par le make. Dans cette règle il faut faire d'abord construire les 3 dépendances qui sont crées par les règles suivantes :
- \$(BUILD)kernel.elf: \$(OBJS)

### (TOOLCHAIN)-ld (LDFLAGS) (OBJS) -o (BUILD)kernel.elf

Création du fichier exécutable kernel.elf à partir des fichiers objets (\$(OBJS)). Ici, on est à l'étape du linkage, la compilation a déja été faite avant d'ou l'utilisation des options de linkage (de LDFLAGS).

- (BUILD)kernel.bin : (BUILD)kernel.elf :

#### \$(TOOLCHAIN)-objcopy -O binary \$(BUILD)kernel.elf \$(BUILD)kernel.bin

Permet la création du fichier kernel.bin qui ne contient pas les informations de débogage de gdb. C'est un fichier exécutable en binaire sans les métadonnées grâce à l'option -objcopy. Ici la carte n'a pas besoin de toutes les metadonnées pour s'exécuter donc on les enlève.

— build :

#### @mkdir \$(BUILD)

Création du répertoire définit par la variable BUILD, c'est à dire build

- clean:

#### rm -rf \$(BUILD)

Pour nettoyer tout les fichiers générés lors de la compilation et du linkage afin de garder seulement le code non compilé.

# I.5 Lancer QEMU

Cette partie s'occupe des règles pour lancer qemu avec ou sans debug, via make run ou make debug. On n'execute un des 2 règles seulement quand la BOARD est une carte versatile.

- run: all

### \$(QEMU) \$(QEMU ARGS) -device loader,file=\$(BUILD)kernel.elf

Lance QEMU avec le fichier kernel.elf sans le mode debogage. En réalité, il y a quand même la compilation, le linkage et l'assembleur avec gdb si on fait **make run** tout simplement. Pour avoir aucune trace de gdb, il faut faire **make run DEBUG=no**. loader est un chargeur de fichier binaire.

- debug: all

\$(QEMU\_ARGS) -device loader,file=\$(BUILD)kernel.elf -gdb tcp::1234 -S C'est la règle pour executer avec le mode de debogage, ici on rajoute l'option -gdb tcp::1234 qui indique à QEMU d'attendre une connexion de GDB sur le port 1234 afin de pouvoir deboger. -S permet à QEMU d'attendre gdb avant de lancer le programme.

# II - Le programme

# II.1 Le startup.s et exception.s

Lorsqu'on lance QEMU, le processeur execute l'instruction à l'adresse 0x00000000. Dans notre cas, on charge la table des vecteurs à l'adresse 0x0000 0000, cette table des vecteurs se trouve dans le fichier exception.s. Mais alors pourquoi c'est cette table des vecteurs est chargée en premier et pas autre chose. La raison est que lors du linkage, on a utilisé un script appelé kernel.ld. Dans ce dernier, on indique comment on assigne les adresses des différentes sections du programme. Dans ce script on voit ces lignes de codes :

```
.=0x0;
.text: \{ build/exception.o(.text) \}
```

#### build/startup.o(.text)

} on voit que exception.o est mis en premier a l'adresse 0x00000000, et que les premières instructions du fichier est la table des vecteurs.

La première ligne de cette table de vecteur est ldr pc, reset\_handler\_addr, il charge donc dans le registre Program counter (PC) l'adresse de reset\_handler. Pour rappel PC contient l'adresse de la prochaine instruction à executer. Ainsi il va executer la fonction dans startup.s indiquer par l'étiquette \_reset\_handler. Cette étiquette dans le fichier exception.s est connue car on a mis la directive .global \_reset\_handler qui permet de rendre visible aux autres fichiers l'étiquette lors l'édition de lien. Voici le code de \_reset\_handler :

- msr cpsr\_c,(CPSR\_SYS\_MODE | CPSR\_IRQ\_FLAG | CPSR\_FIQ\_FLAG) : permet de mettre le processeur en mode système et déactive les interruptions IRQ et FIQ. les interruption IRQ (interrupt request) sont des interruption matérielle utilisés par les périphéries comme UART par exemple. FIQ (Fast interrupt request) sont un aute type d'interruption prioritaire pour des accès mémoire critique par exemple.
- ldr sp,=stack\_top: permet de de charger le sommet de pile a 4KB après la dernière section bss. stack\_pop est définie a la fin du fichier kernel.ld utilisé pour configurer la mémoire.On a donc une pile de 4KB.

Permet à l'aide d'une boucle de mettre toute la section bss à 0. Cette section contient tous les variables globales et statiques et toutes les variables doivent être initialisées a 0, c'est une norme de C. Or en RAM, il peut rester des anciennes valeurs qui ne sont pas 0.

— eor r11, r11, r11 On efface le frame pointer, utilisé pour les retours de fonctions. Quand la valeur est null, ça indique le début de la pile, nécessaire pour GDB.

```
- \hspace{1cm} \begin{array}{ccc} \operatorname{ldr} \ \operatorname{r3,=\_star} \\ \operatorname{blx} \ \operatorname{r3} \end{array}
```

charge et saute au point d'entrée du programme C, ici c'est la fonction \_start présent dans le fichier main.c. – halt :

b.

C'est au cas ou le programme C se termine, via GDB, on verra cette boucle infinie

### II.2 Le main

On a une première fonction void check\_stacks() qui vérifie si la pile dépasse la mémoire alloué, elle est appelé au tout début du \_start qui pour faire simple est le "main()" du programme même si c'est pas tout à fait le premier code executé. La fonction check\_stacks utilise la macro MEMORY définit dans le makefile à la pré-compilation à l'aide de -DMEMORY définit a 32\*1024, d'où la raison que le define n'apparaît pas dans le code des différents fichiers. Il regarde si l'adresse du sommet de la pile au tout début de l'exécution du programme C est toujours dans la zone mémoire allouée du programme (de 32KB). Si on est pas dans la zone, C'est qu'on a une début de stack en dehors de la zone mémoire alloué au programme. Cela peut arriver si le code compilé est beaucoup trop gros. Par conséquent, il faut arrêter le programme, on appelle ainsi panic qui est une boucle infinie. Panic permet donc lorsqu'on debug avec gdb, de comprendre qu'on a eu un problème.

La fonction **void** \_start(void) est essentiellement le main de notre programme. Il est appelé par \_reset\_handler dans startup.s, c'est notre point d'entrée de notre programme C, il vérifie si la pile est bien dans la zone allouée. Puis il initialise les UARTs avec la fonction wart\_init(). et on active UART0, c'est pour les interruptionsmais on reparlera d'uart plus tard dans ce rapport. Ensuite on a une boucle infinie qui fait de l'attente active pour recevoir un character de l'utilisateur via la méthode uart\_receive(UART0, &c) et une fois recu, le programme l'affiche avec la fonction uart\_send(UART0, c).

Dans notre header main.h, nous avons un ensemble de definition de fonction permettant de lire ou d'écrire dans la

mémoire dans la zone MMIO (Memory-Mapped  $\rm I/O$ ) pour communiquer avec les periphéries. Toutes les fonctions définis ont plusieurs caractéristiques en commun :

- l'attribut \_\_\_inline qui indique au compilateur d'inclure le code de la fonction directement la ou elle est utilisé sans faire d'appel de fonction. Cela permet de gagner en performance en nombre d'instruction assembleur mais aussi peut dans certains cas éviter de faire grossir la pile d'appel de fonction qui pourrait faire un stack overflow.
- l'attribut <u>\_\_attribute\_\_((always\_inline))</u> permet de forcer l'utilisation du inline par le compilateur, même si la fonction est potentiellement grosse.
- les paramètres de fonction **bar** et **offset** qui sont respectivement l'adresse de base de la zone MMIO et offset le déplacement en octet dans cette zone. Ce qui permet de lire ou d'écrire à une adresse très précise.

Dans cette ensemble de fonction on retrouve :

- 3 fonctions de lecture appelés **uintX\_t mmio\_readX(void \*bar, uintX\_t offset)** de 8, 16 ou 32 bits qui a lit à partir de l'adresse bar+offset et renvoie la valeur lu.
- 3 fonctions d'écriture appelés 'void mmio\_writeX(void \*bar, uintX\_t offset, uintX\_t value) de 8, 16 ou 32 bits qui écrit à partir de l'adresse bar+offset.
- La fonction void mmio\_set(void\* bar, uint32\_t offset, uint32\_t bits) : Permet de passer certains bits à 1 à l'adresse mémoire bar+offset à l'aide du paramètre bits en utilisant un mask.
- void mmio\_clear(void\* bar, uint32\_t offset, uint32\_t bits) Permet d'effacer certains bits à l'adresse mémoire bar+offset à l'aide du paramètre bits en utilisant un mask
- La définition de la fonction **void panic()** qui comme indiqué plus haut savoir lorsqu'on a eu un problème avec la pile au démarrage du programme C.
- La définition de la fonction void kprintf(const char \*fmt, ...) dont je n'ai aucune idée de ce qu'elle fait.

### II.3 UART et la MMIO

UART est un protocole de communication série qui permet d'échanger des informations entre le micro-contrôleur et un périphérique comme un ordinateur. Dans mon cas, ici, on communique entre QEMU et le terminal. On définit une structure uart comme suit :

```
struct uart {
     uint8_t uartno;
     void* bar};
```

Avec **uartno** une constante différente pour chaque uart pour les différencier. C'est un index dans le tableau uarts. On définit le uartno de chaque uart par une macro présent dans le fichier **uart.h**. Pour Bar (Base adresse register) qui est l'adresse de base du uart, il est unique pour chaque uart. On a aussi une macro définie dans le fichier **uart-mmio.h** On retrouve toutes les adresses dans la documentation :

| Location  | Interrupt <sup>a</sup> PIC and SIC | Address                                              | Region                                      |
|-----------|------------------------------------|------------------------------------------------------|---------------------------------------------|
| Dev. chip | PIC 15                             | 0x101F0000-<br>0x101F0FFF                            | 4KB                                         |
| Dev. chip | PIC 12                             | 0x101F1000-<br>0x101F1FFF                            | 4KB                                         |
| Dev. chip | PIC 13                             | 0x101F2000-<br>0x101F2FFF                            | 4KB                                         |
| Dev. chip | PIC 14                             | 0x101F3000-<br>0x101F3FFF                            | 4KB                                         |
|           | Dev. chip  Dev. chip               | Dev. chip PIC 15  Dev. chip PIC 12  Dev. chip PIC 13 | Dev. chip   PIC 15   0x101F0000- 0x101F0FFF |

Table 4-1 Memory map (continued)

FIGURE 1 – Versatile Application Baseboard ARM926EJ-S User GUIDE, p.140

On voit les plages d'adresse de chaque uart, pour définir nos macro pour la BAR de chaque uart, on récupère la première adresse de chaque plage. d'ou les macros suivantes dans le code :

```
define UART0_BASE_ADDRESS ((void*)0x101F1000)
define UART1_BASE_ADDRESS ((void*)0x101F2000)
define UART2_BASE_ADDRESS ((void*)0x101F3000)
```

Dans ces plages d'adresse, on a 2 adresses spécifiques :

- Data register à l'offset 0x00 qui stock la donnée à envoyer ou recut.
- Flag Register à l'offset 0x18 indique le statut de l'uart pour savoir s'il est pret a recevoir ou à envoyer des données ou à recevoir des données. Dans ce même registre, au bit à la position 4 (en partant de droite), on a l'information sur l'envoie de donnée. Si le bit est à 1, cela signifie que la donnée n'est pas prête a être lu. Lorsque le bit vaut 0, il peut être lu. Un autre bit nous intéresse, celui à la position 1 qui indique si on peut envoyer la donnée ou pas.

Ainsi, grâce a tout ce qui est dit au dessus. On peut lister les fonctions présent dnas le fichier uart.c:

- void uart\_init(uint32\_t uartno, void\* bar): Permet d'initialiser un seul uart avec son index dans le tableau et son adresse de base de sa plage d'adresses.
- void uarts init(): initialise les 3 uarts avec leurs index et leurs BARs
- void uart\_enable(uint32\_t uartno) : Devrait activer les interruptions du uart spécifié mais cela reste légèrement flou pour moi.
- void uart\_disable(uint32\_t uartno) : Devrait déactiver les interruptions du art spécifié, mais comme pour la fonction précédente, cela reste encore flou pour moi.
- void uart\_receive(uint8\_t uartno, char \*pt) Fait une attente active pour recevoir la donnée à l'adresse prévu du uart comme vu précédemment. L'attente se fait sur le bit prévu du registre flag.
- void uart\_send(uint8\_t uartno, char s) Fait une attente active pour envoyer la donnée à l'adresse prévu du uart, et comme pour recevoir, on attend un bit spécifique du registre de flag comme vu précédemment
- void uart\_send\_string(uint8\_t uartno, const char \*s) Permet d'envoyer une chaine de caractères complète qui se finit par le caractère de fin .

### Les questions

- Est ce normal que lorsqu'on fait make run, on a quand même les options de gdb a la compilation, le linkage et à la conversion de l'assembleur en objet.?
- pourquoi avoir mis des ifeq pour vérifier que le board est bien en versatile, si on a aucun autre type de board avec lequel on travaille?
- A quoi sert la fonction définie dans le main.h kprintf(const char \* fmt,...)???
- A quoi ca sert d'avoir des plages d'adresse pour les uarts aussi énorme?
- clarifier le lien avec les uart et les interruptions, cela reste encore flou.
- pk dans le code par défaut dans le main.h on envoie un uint32\_t alors que ca retourne un uint8\_t dans l'implémentation pour une des fonctions.

Le problème actuel du projet à la fin de l'étape 1 est l'utilisation d'attente active, c'est à dire l'utilisation une boucle while/for qui consomme du temps processeur alors qu'il ne fait rien. L'objectif avec les interruptions est d'endormir le processeur jusqu'a ce que le périphérie envoie une donnée envoie une interruption qui réveillera le processeur.

### I - Les interruptions

Pour pouvoir utiliser les interruptions, il faut les activer a différent niveaux :

- Au niveau du périphérie (device) au niveau du UART dans des registres spécifiques.
- Au niveau du VIC qui est un contrôleur central des interruptions de la carte.
- Au niveau du CPU, c'est un composant différent du CPU sur la carte ou le code est executé.

# I.1 - Interruption au niveau du UART

Pour activer les périphéries, notamment lorsqu'on recois des données du terminal, il faut connaitre ou modifier dans les registres.

- **UART\_IMSC** est un registre ou chaque bit correspond à l'activation d'un type d'interruption sur l'interface d'un UART. Il est définit a l'offset **0x038** à partir de la base adress de l'uart concerné.
- Le bit numéro 4 : Lorsqu'il est à 4, il permet d'activer la réception d'interruption lorsqu'une donnée est recu dans la FIFO de reception dont la macro est **UART IMSC RXIM**
- Le bit numéro 5 : (non utilisé dans le code du step2) active l'interruption d'émission (TX)

Par conséquence, dans le code, on rajoute la fonction void uar\_enable(const uint32\_t uartno) qui permet d'activer les interruptions au niveau du device et qui va donc écrire a cette endroit : mmio\_write32(uart->bar, UART IMSC, UART IMSC RXIM);.

# I.2 - Interruption au niveau du VIC

Pour comprendre comment fonctionne les interruptions au niveau du VIC, Voici une explication rapide et utile des registres et information nécéssaires :

- VIC\_BASE\_ADDR Tout comme les UARTS, Il y a une zone mémoire avec différents registres pour controler le VIC. Et donc il y a une base adresse mémoire. Tous les points suivant sont des registres.
- **VICRAWSTATUS** registre contenant les interruptions actives. Si le VIC recoit une demande d'interruption d'un device. C'est ici que le bit passera à 1 pour indiquer d'une irq. (autorisé ou non)
- registre indiquant les interruptions autorisés par des bits à 1.
- VICIRQSTATUS Il indique quelles interruptions sont actives ET autorisé en faisant un & entre les 2 registres précédant. Il permet de transmettre au CPU. La macro définit ne sert a rien hormis a nous faire chercher dans la documentation. Le signal est effectué au niveau matériel et la fonction \_isr\_handler est appelé automatiquement.
- VICINTSELECT Permet de selectionner le type d'interruption, IRQ ou IFQ qui est une interruption plus rapide.
- VICINTCLEAR registre pour indiquer que l'interruption a été traité. Lorsque le bit passe à 1, ca effacera le bit dans le registre VICINTENABLE.

# II - Traitement d'une interruption et modification du code

### II.1 Modification du code

Il y a beaucoup de modification a faire pour pouvoir traiter des interruptions. Premièrement dans le makefile, on rajoute les nouveaux fichiers objets **irq.o isr.o** à la liste déja existante.

Deuxièmement, dans le script de linkage, on doit rajouter une pile pour les interruptions dont le nom du sommet de cette pile est <code>irq\_stack\_top</code>. C'est une nouvelle pile qui permet d'enregistrer tous les registres du CPU qui peuvent potentiellement être modifié lors de l'interruption. Dans mon cas, j'ai rajouté la pile d'interruption 4Kb après la pile d'éxécution du programme ce qui probablement beaucoup. Il faudrait aussi modifier la fonction <code>void check\_stacks()</code> pour vérifier que le sommet de pile au début du programme reste dans les 32Kb alloué au programme. (ce que je n'ai pas fait dans le code).

Troisièmement, dans la fonction du point d'entré du programme C start(void) :

- on autorise les interruptions au niveau des périphéries (seulement le uart0) via la fonction uart\_enable(UART0);

On déactive les interruptions puis on appelle \_\_irqs\_\_setup().(Note importante : Oui elles sont déja activés, ce qui semble être bizzare, enfaite j'ai enlevé le flag qui déactive les interruptions dans \_\_reset\_\_handler ce qui est très probablement pas du tout une bonne idée. Je devrais laisser déactiver les IRQ dans le reset\_\_handler et les activer seulement lorsqu'on appelle la fonction \_\_irqs\_\_setup.) Voici le code de la fonction \_\_irqs\_\_setup qui permet de setup la pile des interruptions :

```
mrs r0, cpsr Save le mode du processeur
bic r1, r0, CPSR_SYS_MODE Supprimer le mode système du CPU
orr r1, r1, CPSR_IRQ_MODE
msr cpsr, r1 Passer en mode IRQ du CPU
ldr sp, =irq_stack_top Charger l'adrese de pile des IRQ dans sp
msr cpsr, r0 Recharger le mode du CPU du début de fct
mov pc, lr Revenir a la fonction appelante.
.size _irqs_setup, . - _irqs_setup
.endfunc
```

On configure une fonction receive handler à appeler lorsqu'on recoit une interruption sur UARTO. On envoie aussi un cookie qui possède 2 informations, l'index dans tableau des UART pour que dans receive handler on puisse accéder a la base adresse du UART utilisé et une adresse d'un charactère pour qu'on puisse utiliser le char recu plus tard même si ce dernier n'est pas utile vu qu'on ne l'utilise pas dans start.

# II.2 Traitement d'une interruption

Une fois tout configuré, que se passe t-il lorsqu'on envoie une requête d'interruption au CPU?

Pour information, l'interruption se fait au niveau matériel, lorsque le CPU en recoit une, il execute cette instruction ldr pc, irq\_handler\_addr qui permet de charger en prochaine instruction l'adresse d'une fonction appelé \_isr\_handler dont voici le code :

```
sub lr, lr, #4
stmfd sp!, {r0-r12, lr}
bl isr
ldmfd sp!, {r0-r12, pc}^
```

On commence par sauvegarder l'adresse de retour pour savoir une fois l'interruption fini d'éxécuter, pour retourner à l'endroit ou le programme était. Ensuite on enregistre tous les registres r0 à r12 désignée par Stack Pointer. On execute **isr()** puis on recharge tous les registres enregistrés avant de finir l'interruption.

Dans la fonction **void isr()**:

- On déactive les interruptions au niveau du CPU dans le registre CPSR via la fonction irqs disable.
- On récupère le registre VICIRQSTATUS ou chaque bit indique si y'a une interruption ou non.

- Pour chaque bit à 1 du registre précédant, on récupère la structure **handler\_t** associé au bit ou on a le cookie et la fonction à appeller. Puis on appelle la fonction de cette structure.
- On réactive les interruptions du processeur une fois toutes les IRQ traité avec la fonction \_irqs\_disable() qui touche au registre CPSR.

Dans mon cas, sur le bit numéro 12 qui correspond au interruption du UARTO, j'appelle ma fonction void receive handler(uint8 t id, void\* cookie void) qui récupère le charactère recu et le renvoie directement.

## III - Les charactères

Certains touches du clavier semble être mal interpréter par qemu, Ainsi la flèche de gauche semble faire un signal de reset et reexecuter le programme. Donc l'apparition de mon message présent dans la fonction \_start. Les accents ne semble pas poser de problèmes.

# Les questions :

- A quoi sert IFQ par rapport a une IRQ, et comment elle fait pour être "plus rapide". Est ce qu'elle a juste une priorité par rapport a IRQ lorsqu'il y a 2 interruptions.
- Qu'est ce qu'il se passe si y'a une interruption dans le **\_reset\_handler**? je suppose que rien n'est transmis et donc y'a aucun effet puisque le vic etc n'est pas configuré. Pourtant le control C semble marchait (a reverif en testant)

### I - Séparation du mode interruption du reste du code

Les interruptions doivent être courte, elle ne doivent pas prendre beaucoup de temps à executer sous peine de perdre des informations envoyés par des périphéries externes car les files FIFO sont pleine ou même de perdre le l'interruption du périphérie. Ainsi le but est de rendre les interruptions bien plus courte en évitant par exemple d'éxecuter un shell qui peut potentiellement être long. De plus cela permet de structurer le code et de bien séparer les différentes taches.

Comme première idée, on faire une "barrière" entre la fonction **isr()** executé lors d'une interruption et le programme éxecuté en mode "normal". Pour que isr() fasse sa tâche rapidement dans la fonction de callback **void uart\_rx\_handler(uint32\_t irq, void\* cookie)**, on lit seulement les données dans la FIFO et on les écrit dans un buffer circulaire qu'on appellera un **ring** dont on reparlera plus tard de son importance. Lorsqu'on a lu toutes les données de la FIFO, on appelle une fonction **read\_listener(void \*cookie)** qui lit les données du ring pour les placer dans un buffer présent dans le cookie. Ici, malgré que c'est ce qu'il y a dans mon code, ce n'est pas une bonne méthode de faire. En effet, les données doivent être lu au niveau du main (ici c'est **\_start()**) pas du coté de isr().

Or pendant qu'on lit ces données dans **read\_listener()** les interruptions sont toujours coupés ce qui est une mauvaise chose.

Revenons au ring, ce dernier est très important, les lectures et écritures sont fait de tel manière que même s'il y a 2 programmes qui accèdent aux données en même temps, il n'y a pas de problème d'incohérence. Cela est garanti par la manière ou est construit le code du ring et surtout par des méthodes au niveau matériels pour rendre le code "free lock". Ca peut être soit via des registres dédiés ou des instructions dit atomiques. Cela veut dire qu'il ne peut pas avoir un programme qui interrompt l'instruction. Ainsi le ring nous permet d'être utiliser par 2 p le mode d'interruption via la fonction **isr** et l'éxecution normal du programme via **start()**.

Pour corriger le problème de la fonction **read\_listener()** appelé par isr et qui lit toutes les données. Il faudrait que ce read\_listener modifie juste une variable global pour indiquer qu'on a de la données à lire et faire une fonction supplémentaire **read()**. Cette dernière sera appelé coté \_\_**start()** dès que le programme se reveille après une interruption et si la variable globale indique qu'il y a de la donnée à lire (ce que je n'ai pas fait dans le code).

Dans notre cas, on va supposer qu'on veut faire un shell et qu'on veut executer un programme dès qu'on voit le caractères \r. Pourquoi ce caractère et pas \n? car lorsqu'on appuie sur entrée dans un terminal, c'est ce caractère la qui est envoyé et non \n. Cela dépend de la configuration du terminal. Le shell est executé en déactivant les interruptions. Une fois l'execution fini, on réactive les interruption via la fonction core\_halt() qui appelle l'instruction assembleur wfi qui dans mon cas ne semble pas réactiver les interruptions et je ne sais pas pourquoi. De plus, je me demande pourquoi on déactive les interruptions a ce moment la. On n'utilise aucune structures ou ressources en commun avec isr hormis le ring mais ce dernier est construit pour fonctionner de manière synchronisé. Du coup, je déactive pas les interruptions avant d'executer le shell.

## I - Les evênements

Au TP précédent, j'ai eu beaucoup de problème sur comment appeler le listener. Grâce à la nouvelle file d'evênement. On rajoute désormais un evenement à la file d'evenement pour dire au programme principal d'appeler le listener. C'est une file disponible partout dans le programme (en mode interruption comme en mode normal).



Figure 2 – Schéma simplifié de la gestion des evênements

La file d'évent est un tableau circulaire d'événement très fortement inspiré du ring, Attention, le ring est lock free. Ici vu qu'on ne manipule pas des entiers, mais des structures de type **event\_t**. Je ne suis pas certain que ça soit synchronisé. Ainsi, à chaque appel à la file est synchronisé par des désactivations des interruptions. Pour information, ma file d'événement est codé par les fichiers **queue.c** et **queue.h**.

Comment marche le code? Lorsqu'on lance le programme, on commence toujours par vérifier la pile via **stacks()** puis d'initialiser les interruptions via le VIC et sur le device uart0 pour la lecture. On passe en paramètre de callback la fonction **read\_listener** et le cookie. Maintenant, mon main (\_start()) rajoute un événement à la file d'événement pour exécuter une fonction pour afficher du texte. Puis, on boucle à l'infinie sur récupérer le prochain événement de ma file. Pour cela, on vérifie qu'elle n'est pas vide, on exécute le plus vieil événement arrivé dans la file. Sinon, on s'endort en attendant un réveil via la fin d'une interruption. Sur le schéma, par exemple, l'évent 3 est rajouté à la fin de la file, et sera exécuté après tous les événements (1 et 2) déjà présent dans la file.

Lorsqu'on a une interruption sur uart0 pour des données reçut. On lit dans la FIFO receive du uart0 et on met la donnée dans le ring tant qu'on a des données dans la FIFO. On lit la donnée octet par octet. Ceci est réalisé par la fonction de callback donné en paramètre, ici, c'est uart\_rx\_handler() dans notre schéma, cela correspond à une boucle de l'action 1 et 2. Une fois la fonction de callback fini. On déactive les interruptions pour rajouter dans la file un evênement qui contient la fonction read\_listener() à appeler (action numéro 3 sur le schéma) puis réactive les interruptions.

Ici, contrairement à mon TP précédant, read\_listener() n'est pas appelé coté interruption, mais bien coté mode normal. Lors du réveil du programme principal, on boucle sur tous les événements et on exécute chaque évent en appelant la fonction définit dans sa structure. Lorsqu'on récupère un événement dans la file d'évent, on interdit les interruptions pour empêcher la file d'être modifiée par le mode interruption en même temps que le mode normal. Lorsque notre événement 3 (sur mon schéma) est en sommet de file. On le récupère (action 4 sur le schéma) et on exécute la fonction, dans notre cas, c'est notre read\_listener qui va lire toutes les données du ring (action 5 sur

le schéma) et les placer dans le buffer du cookie et puis agir en conséquence. Dans notre cas, lorsqu'il reçoit le char  $\$ r, on renvoie "EXE command" à l'utilisateur.

## II - Pour aller plus loin

Même si les événements semblent fonctionner dans mon cas, voici quelques pistes d'améliorations possibles dont certaine aurait dû être fait :

- Une spécification et une implémentation des fonctions **read write** pour un utilisateur. On peut aussi rajouter des appels système.
- Rajouter l'activation des interruptions pour le write avec un ring spécialement pour lui.
- On peut envisager une file d'événement avec des priorités, notamment lorsqu'on exécute des longs événements. Cela a pour effet d'empêcher que la lecture de la FIFO du uart0 soit fait longtemps après et donc avec possible perte de données. Une autre solution aurait été de rajouter l'événement en début de file plutôt qu'à la fin, mais cela n'empêche pas que l'evênement exécuté en cours par le main soit long. Ainsi, il faudrait arrêter d'exécuter l'évent en cours et exécuter le read\_listener d'abord. Mais cela complique beaucoup la gestion et il y a des risques de famine dans des cas extrême.
- On aurait pu coder les threads, mais cela aurait nécessité une scheduler ainsi que des espaces mémoires réservés pour le processus. Cela prend du temps et on a déjà codé les threads et les processus lors du projet Nachos.
- Faire une fonction shell plutôt qu'un envoie de "EXE command".