

## بسمه تعالی

## پاسخ تمرین سیزدهم نیمسال اول ۰۱-۰۰



اگر یک خط لوله ا را که دارای سه ایستگاه بوده، به خط لوله ای با چهار ایستگاه تبدیل کنیم، مدت زمان پالس ساعت از ۲ به 0,9T کاهش می یابد. فرض کنید که در برنامه ای 30% دستورات، پرش هستند. می دانیم که دستور بعد از دستور پرش وارد خط لوله نمی شود تا اینکه دستور پرش به اتمام برسد. با توجه به این نکته محاسبه کنید که نسبت زمان اجرای مستور در ساختار سه ایستگاهی به ساختار چهار ایستگاهی چقدر است؟

اگر در یک برنامه N دستور داشته باشیم که m تا از آنها دستور پرش باشد این n دستور به m+1 دسته تقسیم میشود(اگر m دسته m دسته تقسیم میشوند). درنتیجه زمان اجرا برای یک پایپلاین با m مرحله برابر خواهد بود. m خواهد بود. m دسته m دسته تقسیم میشوند). درنتیجه زمان m دسته m مرحله برابر خواهد بود. m از توریخ نامه m دسته تقسیم میشود(اگر در تاییخ و سازه و

در این مثال از n دستور ۳۰ درصد دستور پرش هستند. پس m=0.3n

$$\begin{split} T_{3-stage} &= (0.3n+1)3T + (n-0.3n-1)T = 1.6nT + 2T \\ T_{4-stage} &= (0.3n+1)4*0.9T + (n-0.3n-1)*0.9*T = 1.71nT + 2.6T \\ \frac{T_{3-stage}}{T_{4-stage}} &= \frac{1.6nT + 2T}{1.71nT + 2.6T} \end{split}$$

۲. معمولا در برنامههای گرافیکی از تابع ریشه دوم اعشاری استفاده می شود. فرض کنید که زمان اجرای این تابع %20 زمان یک برنامه ی گرافیکی، مناسب یک برنامه ی گرافیکی خاص باشد. کدام یک از دو پیشنهاد زیر را برای اجرای سریعتر این برنامه ی گرافیکی، مناسب می دانید؟

الف) تابع ریشهی دوم را ده برابر سریع کنیم.

ب) همهی دستورات شامل اعداد اعشاری را دو برابر سریع کنیم. (عملیاتهای دارای اعداد اعشاری %50 زمان کار گرافیکی را اشغال میکنند).

طبق قانون آمدال، اگر ریشه دوم را ۱۰ برابر سریع تر کنیم: 
$$speadup_1 = \frac{1}{0.8 + \frac{0.2}{10}} = \frac{1}{0.82}$$
 
$$speadup_2 = \frac{1}{0.5 + \frac{0.5}{10}} = \frac{1}{0.75}$$

بنابراین پیشنهاد دوم موجب تسریع بیشتری خواهد شد.

۳. یک کامپیوتر متشکل از یک CPU و یک دستگاه I/O آن را نمایش میدهیم) وجود دارد که از طریق یک گذرگاه مشترک ۱۰۶-بیتی به حافظه اصلی M متصل میشود. CPU میتواند حداکثر ۱۰۶ دستور در ثانیه را اجرا کند. به طور میانگین هر دستورالعمل به پنج کلاک پردازنده نیاز دارد که در سه تای آنها از گذرگاه حافظه استفاده میشود. عملیات خواندن یا نوشتن حافظه در یک کلاک پردازنده انجام میشود. فرض کنید که CPU به طور مداوم برنامههای پسزمینه را اجرا می کند که به ۹۵ درصد نرخ اجرای دستورات نیاز دارند، اما به هیچ دستورالعمل ورودی/خروجی نیاز ندارند. فرض را اجرا می کند که به ۹۵ درصد نرخ اجرای دستورات نیاز دارند، اما به هیچ دستورالعمل ورودی/خروجی نیاز ندارند. فرض

<sup>&</sup>lt;sup>1</sup> Pipeline

کنید که یک کلاک پردازنده برابر با یک کلاک گذرگاه است. حال فرض کنید که بلوکهای بسیار بزرگی از دادهها بین  $D_{\rm p}$  منتقل می شوند.

در صورت استفاده DMA، نرخ انتقال داده ورودی/خروجی از طریق D را با کلمه در ثانیه محاسبه کنید (فرض کنید که ماژول DMA می تواند از همه این کلاکها استفاده کند و زمان تنظیم یا بررسی وضعیت را نادیده بگیرد)؟

با توجه به اینکه به طور متوسط یک دستورالعمل به ۵ سیکل نیاز دارد و CPU در ۹۵٪ مواقع مشغول اجرای آن دستورالعمل ها است. از این ۵ چرخه،  $\pi$  چرخه برای عملیات حافظه مورد نیاز است. در این مدت DMA نمی تواند به حافظه دسترسی پیدا کند.

بنابراین تنها ۲ سیکل برای استفاده از DMA در ۹۵٪ مواقع باقی مانده است.

۲\*۰.۹۵ سیکل

برای 0٪ زمان استراحت، CPU دستورالعمل ها را اجرا نمی کند، بنابراین همه چرخه ها در دسترس هستند، بنابراین DMA از 0.05 \* 5 سیکل استفاده می کند.

کل چرخه های موجود برای DMA برابر است با:

<sup>۴</sup>. شکل زیر ارتباط بین یک سیستم کامپیوتری و بلندگو است. سیگنالهای زمانبندی این ارتباط را با رسم شکل به طور کامل توضیح دهید.

ابتدا کامپیوتر سیگنال های صوتی را به بلندگو به همراه سیگنال valid به نشانه معتبر بودن سیگنال های روی خط ارسال می کند. و بلندگو پس از دریافت سیگنال ها برای کامپیوتر Data accepted را به نشانه تایید دریافت داده ها ارسال میکند.



## لطفا نکات زیر را در نظر بگیرید.

اشكالات خود را مى توانيد از طريق ايميل autcafall2021@gmail.com بيرسيد.

لینک کانال تلگرام درس https://t.me/cafall2021 است. برای اطلاع از اخبار درس دنبال کنید.