# Computer Architecture Lab Session 3

**01010101 Sequence Detector** 

Bardia Ardakanian 9831072

Ali Asad 9831004

## طراحی یک Sequence Detector با ماشین مور

برای طراحی یک ماشین مور stateها را مینویسیم و خروجیهای هر استیت را هم مشخص می کنیم، در نهایت با توجه به ورودی ارتباط بین stateها را مشخص می کنیم. در هر مرحله بیشترین overlap را برای رسیدن به stateبعدی در نظر می گیریم. نمودار حالت و جدول حالت در زیر رسم شده است.



Scanned with CamScanner

### پیادہ سازی یک Sequence Detector با زبان

برای نوشتن یک Sequence Detector ، ابتدا موجودیت Detector را تعریف می کنیم و سپس پورت های ورودی خروجی را تعریف می کنیم، در نهایت در ساختمان رفتاری Detector را تعریف می کنیم.

در ساختمان رفتاری این ماشین، ابتدا TYPE MOORE\_FSM را تعریف می کنیم که همانند ENUM ، حالت های ماشین را نشان می دهد. در PROCCESS اول حالت جدید را با خروجی کلاک یا ریست، تعیین می کنیم. حال در PROCCESS دوم و سوم به ترتیب، حالت های بعدی و خروجی های بعدی را مشخص می کنیم.

```
-- The sequence being detected is "01010101"
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY VHDL MOORE FSM Sequence Detector IS
    PORT (
        clock : IN STD LOGIC; --- clock signal
        reset : IN STD_LOGIC; -- reset input
        sequence_in : IN STD_LOGIC; -- binary sequence input
        detector out : OUT STD LOGIC -- output of the VHDL sequence
detector
    );
END VHDL MOORE FSM Sequence Detector;
ARCHITECTURE Behavioral OF VHDL MOORE FSM Sequence Detector IS
    TYPE MOORE_FSM IS (Init, S0, S1, S2, S3, S4, S5, S6, S7);
    SIGNAL current_state, next_state : MOORE_FSM;
BEGIN
    -- Sequential memory of the VHDL MOORE FSM Sequence Detector
    PROCESS (clock, reset)
    BEGIN
        IF (reset = '1') THEN
            current_state <= Init;</pre>
        ELSIF (rising_edge(clock)) THEN
            current_state <= next_state;</pre>
        END IF;
    END PROCESS;
    -- Next state logic of the VHDL MOORE FSM Sequence Detector
    -- Combinational logic
    PROCESS (current_state, sequence_in)
```

```
BEGIN
    CASE(current_state) IS
         WHEN Init =>
             IF (sequence_in = '0') THEN
                  next_state <= S0;</pre>
             END IF;
         WHEN SO =>
             IF (sequence_in = '1') THEN
                  next_state <= S1;</pre>
             END IF;
         WHEN S1 =>
             IF (sequence_in = '0') THEN
                  next_state <= S2;</pre>
             ELSE
                  next_state <= Init;</pre>
             END IF;
         WHEN S2 =>
             IF (sequence_in = '1') THEN
                  next_state <= S3;</pre>
             ELSE
                  next_state <= S0;
             END IF;
         WHEN S3 =>
             IF (sequence_in = '0') THEN
                  next_state <= S4;
                  next_state <= Init;</pre>
             END IF;
         WHEN S4 \Rightarrow
             IF (sequence_in = '1') THEN
                  next_state <= S5;
             ELSE
                  next_state <= S0;</pre>
             END IF:
         WHEN S5 =>
             IF (sequence_in = '0') THEN
                  next_state <= S6;</pre>
             ELSE
                  next_state <= Init;</pre>
             END IF;
```

```
WHEN S6 =>
                 IF (sequence_in = '1') THEN
                      next_state <= S7;</pre>
                 ELSE
                      next_state <= S0;</pre>
                 END IF;
             WHEN S7 =>
                 IF (sequence_in = '0') THEN
                      next_state <= S6;</pre>
                 ELSE
                      next_state <= Init;</pre>
                 END IF;
        END CASE;
    END PROCESS;
    PROCESS (current_state)
    BEGIN
        CASE current_state IS
             WHEN S7 =>
                 detector_out <= '1';</pre>
             WHEN OTHERS =>
                 detector_out <= '0';</pre>
        END CASE;
    END PROCESS;
END Behavioral;
```

#### پیاده سازی test bench

برای نوشتن Test bench ، ابتدا موجودیت ماشینی که در مرحله قبل کدش را نوشتیم ،تعریف میکنیم و سپسcomponent را به پورت های مربوطه وصل میکنیم. در مرحله بعدی به تعداد ورودی و خروجی، سیگنال تعریف کرده و هر یک از ورودی و خروجی شیگنال تعریف کرده و هر یک از ورودی و خروجی ها را به آن map میکنیم. نهایتا سیگنال ها را در تناوب های مختلف مقداردهی میکنیم.

```
-- VHDL testbench for Moore FSM Sequence Detector
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY tb_VHDL_Moore_FSM_Sequence_Detector IS
END tb VHDL Moore FSM Sequence Detector;
ARCHITECTURE behavior OF tb VHDL Moore FSM Sequence Detector IS
    -- Component Declaration for the Moore FSM Sequence Detector in VHDL
    COMPONENT VHDL MOORE FSM Sequence Detector
        PORT (
            clock : IN STD_LOGIC;
            reset : IN STD LOGIC;
            sequence_in : IN STD_LOGIC;
            detector_out : OUT STD_LOGIC
    END COMPONENT;
    --Inputs
    SIGNAL clock : STD LOGIC := '0';
    SIGNAL reset : STD LOGIC := '0';
    SIGNAL sequence_in : STD_LOGIC := '0';
    --Outputs
    SIGNAL detector_out : STD_LOGIC;
    -- Clock period definitions
    CONSTANT clock_period : TIME := 10 ns;
BEGIN
    -- Instantiate the Moore FSM Sequence Detector in VHDL
    uut : VHDL_MOORE_FSM_Sequence_Detector PORT MAP(
        clock => clock,
```

```
reset => reset,
        sequence in => sequence in,
        detector_out => detector_out
    );
    clock_process : PROCESS
    BEGIN
        clock <= '0';
        WAIT FOR clock_period/2;
        clock <= '1';
        WAIT FOR clock_period/2;
    END PROCESS;
    stim_proc : PROCESS
    BEGIN
        sequence_in <= '0';</pre>
        reset <= '1';
        WAIT FOR 30 ns;
        reset <= '0';
        WAIT FOR 40 ns;
        sequence_in <= '0';</pre>
        WAIT FOR 10 ns;
        sequence in <= '1';
        WAIT FOR 10 ns;
        sequence_in <= '0';</pre>
        WAIT FOR 20 ns;
        sequence_in <= '1';</pre>
        WAIT FOR 20 ns;
        sequence_in <= '0';</pre>
        WAIT FOR 20 ns;
        sequence in <= '1';
        WAIT FOR 20 ns;
        sequence_in <= '0';</pre>
        WAIT FOR 20 ns;
        sequence_in <= '1';</pre>
        WAIT FOR 20 ns;
        sequence_in <= '0';</pre>
        WAIT FOR 20 ns;
        sequence_in <= '1';</pre>
        -- insert stimulus here
        WAIT;
    END PROCESS;
END;
```

#### **Simulation**

تست بنچ نوشته شده را simulate می کنیم تا موج های خروجی نمایش داده شود.

در اولین زمانی که نمودار آخری از ۰ به ۱ تغییر پیدا می کند، اولین دنباله شناسایی شده است.

حال بعد از ۲ کلاک (به ترتیب با ورودی های  $\cdot$  و ۱) با توجه به همپوشانی، دوباره خروجی ۱ شده و ماشین دنباله را شناسایی می کند.

