## 数字系统综合设计测试记录与评分表

课程号: 04061201-3(2学分) 任课教师: 班恬 学期: 2021-2022(秋)

| $T \perp T = T$ | 学生学号: | 学生班级: | 学生姓名: |
|-----------------|-------|-------|-------|
|-----------------|-------|-------|-------|

| 类型 | 序号   | 测试内容      | 评分标准                 | 满分  | 测试记录     | 评分  |
|----|------|-----------|----------------------|-----|----------|-----|
|    | (1)  | 显示学号      | 采用动态显示的方法,通过8        | 10  | 是否能显示学   |     |
|    |      |           | 个数码管显示学号后八位          |     | 号()      |     |
|    | (2)  | 显示输出频率理论  | (1) 能设置不同的频率控制       | 15  | (1) 能显示设 |     |
|    |      | 值         | 字                    |     | 置频率( )   |     |
|    |      |           | (2)在左四位数码管(且使用       |     | (2) 频率控制 |     |
| 基  |      |           | 左边第一个小数点)显示          |     | 字可变( )   |     |
| 本  | (3)  | 正弦信号产生    | (1) 示波器测量的正弦信号       | 20  | (1) 能产生正 |     |
| 要  |      |           | 频率与设置频率值一致           |     | 弦信号()    |     |
| 求  |      |           | (2)产生的正弦信号频率可        |     | (2) 频率变化 |     |
|    |      |           | 变                    |     | 范围 ( )   |     |
|    | (4)  | 测量(3)中产生的 | 在(2)和(3)的基础上,在       | 15  | 频率测量是否   |     |
|    |      | 正弦信号频率    | 右边四个数码管显示测得的         |     | 正确显示( )  |     |
|    |      |           | 正弦信号频率               |     |          |     |
|    | (5)  | 扫频信号产生    | 产生 1kHz 到 10kHz 的相位连 | 10  | (1) 能产生扫 |     |
| 提  |      |           | 续的正弦线性扫频信号, 用左       |     | 频信号( )   |     |
| 高  |      |           | 右四个数码管分别显示低频         |     | (2) 相位是否 |     |
| 要  |      |           | 和高频界限                |     | 连续( )    |     |
| 求  | (6)  | 频率步进      | (1) ROM 容量和 Clock 不变 | 5   | 步进为( )Hz |     |
|    |      |           | (2) 同基本要求(3) 和(4)    |     |          |     |
| 其  | (7)  | 测试内建 XADC | 采集模拟电压输入并使用中         | 5   | 能正确转换并   |     |
| 它  |      |           | 间四个数码管显示转换后的         |     | 显示( )    |     |
| 功  |      |           | 电压值                  |     |          |     |
| 能  | (8)  | 其它功能      |                      | 酌情  |          |     |
|    | (9)  |           | (1)清晰、完整的设计思路        | 20  |          |     |
| 设  |      |           | (2) 带有注释的 Verilog 代码 |     |          |     |
| 计  |      |           | (3) Testbench file   |     |          |     |
| 报  |      |           | (4) 实验结果及数据分析        |     |          |     |
| 告  |      |           | (5) 遇到的问题和解决方案       |     |          |     |
|    |      |           | (6)报告的结构及规范性         |     |          |     |
| 学  | (10) |           | (1) 部分或全部抄袭他人的       | N/A | 认定为剽窃    | 最高  |
| 术  |      |           | 算法、源码或设计报告           |     | 是( )     | 成绩  |
| 诚  |      |           | (2) 其它违反学术诚信的行       |     | 否()      | 为60 |
| 信  |      |           | 为                    |     |          |     |