# Digital1

### Maquinas de Estado algorítmico ASM

Ferney Alberto Beltrán Molina

figs/unal.jpg

Agosto 2019

### Contacto

Nombre:

Email: Ferney Alberto Beltrán Molina, Ing, MSc, PhD(c)

oficina:

2 / 22

### Contenido

Recordando

ASM introducción

**ASM** 

# Índice

Recordando

ASM introducción

ASIV

4 / 22

### **FSM**

# Circuitos síncronos secuenciales Un circuito con K registros puede ser una FSM de 2k estados Siempre usa reloj y puede incluir RESET Consta de: dos bloques lógicos combinacionales (siguiente estado), (lógica de salida).

### **FSM**



### **FSM**



# Índice

Recordando

ASM introducción

**ASIV** 

### Multiplicador NxM



El algoritmo de multiplicación que se implementa se basa en productos parciales (PP).

### Multiplicador NxM

Se realiza la multiplicación iniciando con el bit menos significativo del multiplicador, el resultado de la multiplicación se suma al primer producto parcial y se obtiene el segundo producto parcial; si el bit del multiplicador es 0 no se afecta el contenido de PP, por lo que no se realiza la suma.

A continuación se realiza la multiplicación del siguiente bit (a la izquierda del LSB) y el resultado se suma al producto parcial pero corrido un bit a la izquierda. Este proceso continua hasta completar todos los bits del multiplicador y el último producto parcial es el resultado fina

### Multiplicador NxM



# Multiplicador NxM: Descripción Funcional - diagrama de flujo



### Multiplicador NxM: identificación de componentes



### Multiplicador NxM: DATAPATH



# Multiplicador NxM: DATAPATH-verilog

```
always @(posedge clk) begin
   if (rst) begin
     A = \{3'b0000,MD\};
     B = MR;
   end
   else begin
      if (sh) begin
         A= A << 1;
         B = B >> 1:
      end
   end
end
always @(posedge clk) begin
   if (rst) begin
      pp =0;
   end
   else begin
      if (add) begin
      pp =pp+A;
      end
   end
end
 assign z=(B==0)?1:0;
```



### Multiplicador: se identifica la unidad Control



# Multiplicador: Maquina de estados Finitos (FSM) - Control



# Multiplicador: FSM - Control-verilog





# Índice

Recordando

ASM introducción

**ASM** 

### Proceso Realizado

- 1. Se elabora un diagrama de flujo que describa la funcionalidad deseada ya sea a nivel gráfico o en texto.
- 2. Se identifica los componentes del DataPath.
- 3. Se identifican las señales necesarias para controlar el Datapath y la interconexión.
- 4. Se especifica de la unidad de control (FSM) utilizando diagramas de estado.
- 5. En laboratorio:
  - Se implementan los componentes del DataPath y de la unidad de control utilizando HDL.
  - Simulación y pruebas.

### **ASM**



# ASM - Multiplicación

