# Лабораторная работа 8

## Синтаксические конструкции

## Конечный автомат Мура

Пример реализации конечного автомата Мура.

```
type state_type is (init_state, state1, state2, state3);
signal state, next state : state type;
signal output in : std logic;
process (clk) begin
   if rising edge(clk) then
      if srst = '1' then
          state <= init state; -- Инициализация конечного автомата
         output <= '0'; -- Инициализация выходных сигналов
          state <= next state;</pre>
         output <= output in;</pre>
      end if;
   end if;
end process;
-- Управление выходными сигналами
GET OUTPUT: process (state) begin
   if state = state3 then
      output in <= '1';
      output in <= '0';</pre>
   end if;
end process;
-- Управление состояниями конечного автомата
GET NEXT STATE: process (state, input1, input2) begin
   next state <= state; -- по умолчанию остаемся в текущем состоянии
   case (state) is
      when init state =>
          next state <= state1;</pre>
      when state1 =>
         if input1 = '1' then
            next state <= state2;</pre>
         end if;
      when state2 =>
         if input2 = '1' then
            next state <= state3;</pre>
         end if;
      when state3 =>
         next state <= state1;</pre>
      when others =>
         next_state <= init_state;</pre>
   end case;
end process;
```

#### Конечный автомат Мили

Пример реализации конечного автомата Мили. Отличия от предыдущего примера – только во втором процессе.

```
type state_type is (init_state, state1, state2, state3);
```

```
signal state, next state : state type;
signal output in : std logic;
process (clk) begin
   if rising edge(clk) then
      if srst = '1' then
         state <= init state; -- Инициализация конечного автомата
         output <= '0'; -- Инициализация выходных сигналов
         state <= next state;</pre>
         output <= output in;</pre>
      end if:
   end if;
end process;
-- Управление выходными сигналами
GET OUTPUT: process (state, input1, input2) begin
   if (state = state3 and input1 = '1') then
      output in <= '1';</pre>
      output in <= '0';</pre>
   end if;
end process;
-- Управление состояниями конечного автомата
GET NEXT STATE: process (state, input1, input2) begin
   next state <= state; -- по умолчанию остаемся в текущем состоянии
   case (state) is
      when init state =>
          next state <= state1;</pre>
      when state1 =>
         if input1 = '1' then
            next state <= state2;</pre>
          end if;
      when state2 =>
         if input2 = '1' then
            next state <= state3;</pre>
         end if;
      when state3 =>
         next state <= state1;</pre>
      when others =>
         next state <= init state;</pre>
   end case;
end process;
```

#### Особенности построения конечных автоматов на VHDL1

Приведенные выше примеры реализации конечных автоматов не являются единственными в своем роде. Возможна реализация конечных автоматов в двух и даже в одном процессе, а вывод данных можно размещать в тактируемом процессе. Более того, можно управлять кодированием состояний конечного автомата выполняя традиционный размен быстродействия на количество используемых ресурсов. Далее на примерах будут рассмотрены различные варианты реализации одного и того же конечного автомата. Диаграммы состояний построены в среде HDL Designer компании Mentor Graphics.

\_

<sup>&</sup>lt;sup>1</sup> Материал основан на документе Predicting the output of Finite State Machines компании Mentor Graphics.

## Простой автомат Мура

Рассмотрим сначала простой конечный автомат Мура. На рис. 1а приведена диаграмма состояний такого автомата, а на рис. 1б – соответствующая ему структурная схема. Ниже представлен VHDL-код, автоматически сгенерированный из редактора конечных автоматов среды HDL Designer.



Рис. 1а. Пример конечного автомата Мура



Рис. 16. Структурная схема конечного автомата на рис. 1а.



Рис. 1в. Временные диаграммы работы конечного автомата на рис. 1а

В приведенном примере значения сигналов на входах а и b совместно с current\_state определяют значение следующего состояния автомата next\_state. По значению current\_state определяются выходные сигналы x и y.

Важно отметить, что присваивание значений выходным сигналам привязано к **состояниям**, а не ветвям диаграммы состояний (автомат Мура). Присваивание значений выходным сигналам **комбинационное**.

В выходном процессе явное обновление значений сигналов x и у выполняется только в интересующих состояниях (внутри оператора case). В остальных случаях выходным сигналам присваиваются значения по умолчанию – нули (секция Default values). Такой подход с одной стороны сокращает объем исходного кода и улучшает его читаемость, а с другой – предотвращает появление триггеров-защелок в проекте.

В тактируемом процессе (clocked\_proc) присутствует только сигнал current\_state, все остальные сигналы, включая выходы, – комбинаторные.

На рис. 1.в показаны временные диаграммы работы конечного автомата на рис. 1а. Задержка на выходах х и у определяется двумя составляющими: время реакции на фронт сигнала тактирования и время установления —  $t_{clocked} + t_{output}$ . Выходные сигналы могут искажаться. Все искажения закончатся, если  $t_{clocked} + t_{output} + t_{setup} < T_{clk}$ .

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
USE ieee.std logic arith.all;
ENTITY moore example IS
  PORT (
     a : IN std_logic;
b : IN std_logic;
clk : IN std_logic;
rst : IN std_logic;
x : OUT std_logic;
      y : OUT std_logic
   );
END moore example;
ARCHITECTURE fsm OF sm example IS
   TYPE STATE TYPE IS (s0,s1,s2);
   -- Declare current and next state signals
   SIGNAL current state : STATE TYPE;
   SIGNAL next state : STATE TYPE;
    ______
   clocked proc : PROCESS (clk) BEGIN
      IF rising edge(clk) THEN
         IF (rst = '0') THEN
            current state <= s0;
            current state <= next state;</pre>
         END IF;
      END IF;
   END PROCESS clocked_proc;
   nextstate proc : PROCESS (a,b,current state) BEGIN
      CASE current state IS
         WHEN s0 =>
            IF (a='1') THEN
               next state <= s1;</pre>
            ELSIF (b='1') THEN
               next state <= s2;
               next state <= s0;</pre>
            END IF;
         WHEN s1 =>
            IF (a='1') THEN
               next state <= s2;</pre>
            ELSIF (b='1') THEN
               next state <= s0;
            ELSE
```

```
next state <= s1;</pre>
            END IF;
         WHEN s2 =>
            next state <= s0;</pre>
         WHEN OTHERS =>
            next state <= s0;</pre>
      END CASE;
   END PROCESS nextstate_proc;
   _____
   output proc : PROCESS (current state) BEGIN
      -- Default Assignment
      x <= '0';
      y <= '0';
      -- Combined Actions
      CASE current state IS
         WHEN s1 =>
            x <= '1';
         WHEN s2 \Rightarrow
            y <= '1';
         WHEN OTHERS =>
            NULL;
      END CASE;
   END PROCESS output proc;
END fsm;
```

#### Простой автомат Мили

В конечном автомате Мура в предыдущем примере присутствуют задержки при обновлении выходных сигналов, также выходные сигналы могут искажаться. Аналогичный конечный автомат может быть реализован как автомат Мили, в котором выходные сигналы обновляются по фронту сигнала тактирования (registered).

На рис. 2а приведена диаграмма состояний такого автомата, а на рис. 2б – соответствующая ему структурная схема. Ниже представлен VHDL-код, автоматически сгенерированный из редактора конечных автоматов среды HDL Designer.



Рис. 2а. Пример конечного автомата Мили





Рис. 2в. Временные диаграммы работы конечного автомата на рис. 2а

В приведенном примере значения сигналов на входах а и b совместно с current\_state определяют значение следующего состояния автомата next\_state. По значениям current\_state и входов а и b определяются внутренние версии выходных сигналов x\_int и y\_int. Далее эти сигналы защелкиваются по фронту тактовой частоты и выводятся из модуля (выходы x и y).

В отличие от предыдущего примера, здесь присваивание значений выходным сигналам привязано к ветвям (переходам), а не состояниям диаграммы состояний (автомат Мили). Также появились внутренние версии выходных сигналов (\*\_int). Присваивание значений внутренним версиям выходных сигналов по-прежнему комбинаторное, а вывод данных из автомата – по фронту.

Зафиксируем внимание на том, что из состояния s1 выходит третья ветвь, замкнутая в этом же состоянии. Это необходимо для того, чтобы в состоянии s1 на выходе х была единица все то время, пока автомат находится в состоянии s1 (если убрать этот переход, то единица на выходе х будет присутствовать только на одном такте, потом выход будет сброшен в состояние по умолчанию).

На рис. 2.в показаны временные диаграммы работы конечного автомата на рис. 2а. Задержка на выходах х и у равна  $t_{clocked}$ . Искажения выходных сигналов **отсутствуют**. При этом для каждого выхода потребуется поставить (синтезатору) дополнительный триггер. Описание конечного автомата немного усложнилось за счет того, что теперь на каждом переходе необходимо указывать значения выходных сигналов.

```
);
END mealy example ;
ARCHITECTURE fsm OF mealy_example2 IS
  TYPE STATE TYPE IS (s2,s0,s1);
   -- Declare current and next state signals
  SIGNAL current_state : STATE_TYPE;
  SIGNAL next_state : STATE TYPE;
   -- Declare any pre-registered internal signals
  SIGNAL x int : std logic ;
  SIGNAL y_int : std_logic ;
BEGIN
   -----
   clocked proc : PROCESS (clk) BEGIN
      IF rising edge(clk) THEN
         IF (rst = '0') THEN
           current state <= s0;
           -- Default Reset Values
           x <= '0';
           y <= '0';
         ELSE
           current state <= next state;</pre>
            -- Registered output assignments
           x \le x int;
           y <= y_int;
         END IF;
      END IF;
   END PROCESS clocked proc;
   nextstate proc : PROCESS (a,b,current state) BEGIN
      CASE current state IS
        WHEN s2 =>
           next state <= s0;</pre>
        WHEN s0 =>
           IF (a='1') THEN
              next state <= s1;</pre>
           ELSIF (b='1') THEN
              next_state <= s2;</pre>
            ELSE
              next state <= s0;</pre>
           END IF;
         WHEN s1 =>
           IF (a='1') THEN
              next state <= s2;</pre>
           ELSIF (b='1') THEN
              next_state <= s0;</pre>
           ELSE
             next state <= s1;
           END IF;
         WHEN OTHERS =>
           next state <= s0;</pre>
      END CASE;
   END PROCESS nextstate_proc;
   output proc : PROCESS (a,b,current state) BEGIN
     -- Default Assignment
     x_int <= '0';</pre>
     y int <= '0';
```

```
-- Combined Actions
      CASE current state IS
         WHEN s0 =>
             IF (a='1') THEN
                x int <= '1';
             ELSIF (b='1') THEN
                y_int <= '1';</pre>
             END IF;
         WHEN s1 =>
             IF (a='1') THEN
                y_int <= '1';</pre>
             ELSIF (b='1') THEN
             ELSE
                x int <= '1';
             END IF;
         WHEN OTHERS =>
             NULL;
      END CASE;
   END PROCESS output proc;
END fsm;
```

## Простой автомат Мили с тактируемыми выходными сигналами

В предыдущем примере выходные сигналы (их внутренние версии) формировались сначала комбинаторно, а затем подавались на выход через триггеры. Возможна реализация, когда выходные сигналы сразу формируются по фронту сигнала тактирования (а не комбинаторно).

На рис. За приведена диаграмма состояний такого автомата, а на рис. Зб – соответствующая ему структурная схема. Ниже представлен VHDL-код, автоматически сгенерированный из редактора конечных автоматов среды HDL Designer.



Рис. За. Пример конечного автомата Мили



Рис. 3б. Структурная схема конечного автомата на рис. 3а.



Рис. 3в. Временные диаграммы работы конечного автомата на рис. 3а

В отличие от предыдущего примера, в текущем присваивание значений внутренним версиям (\*\_cld) выходных сигналов выполняется **по фронту сигнала тактирования**, а не комбинаторно. Весь конечный автомат описан двумя процессами. При этом внутри конечного автомата доступна защелкнутая по фронту версия выходных сигналов. Иногда это бывает полезным для повышения тактовой частоты устройства (естественно, ценой дополнительных ресурсов).

На рис. 3.в показаны временные диаграммы работы конечного автомата на рис. 3а. Задержка на выходах x и y равна  $t_{clocked}$ . Искажения выходных сигналов **отсутствуют**.

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
USE ieee.std_logic_arith.all;
ENTITY mealy example2 IS
   PORT (
          : IN
                  std logic;
      а
                  std logic;
         : IN
      b
                  std logic;
      clk : IN
                   std logic;
      rst : IN
                   std logic;
         : OUT
          : OUT
                   std logic
END mealy example2;
ARCHITECTURE fsm OF mealy_example2 IS
   TYPE STATE TYPE IS (s2,s0,s1);
   -- Declare current and next state signals
   SIGNAL current state : STATE TYPE;
   SIGNAL next_state : STATE_TYPE;
   -- Declare any pre-registered internal signals
   SIGNAL x_cld : std_logic ;
   SIGNAL y_cld : std_logic ;
BEGIN
   clocked proc : PROCESS (clk) BEGIN
      IF rising_edge(clk) THEN
         IF (rst = '0') THEN
            current state <= s0;</pre>
            -- Default Reset Values
```

```
x cld <= '0';
             y_cld <= '0';
          ELSE
             current state <= next state;</pre>
             -- Default Assignment To Internals
             x cld <= '0';
             y_cld <= '0';
             -- Combined Actions
             CASE current_state IS
                WHEN s0 =>
                    IF (a='1') THEN
                       x_cld <= '1';</pre>
                    ELSIF (b='1') THEN
                       y_cld <= '1';</pre>
                    END IF;
                WHEN s1 =>
                    IF (a='1') THEN
                      y cld <= '1';
                    ELSIF (b='1') THEN
                    ELSE
                      x_cld <= '1';
                    END IF;
                WHEN OTHERS =>
                   NULL;
             END CASE;
         END IF;
      END IF;
   END PROCESS clocked_proc;
   nextstate_proc : PROCESS (a,b,current_state) BEGIN
      CASE current state IS
         WHEN s2 =>
            next state <= s0;
          WHEN s0 = >
             IF (a='1') THEN
                next state <= s1;</pre>
             ELSIF (b='1') THEN
                next state <= s2;</pre>
             ELSE
               next_state <= s0;</pre>
             END IF;
         WHEN s1 =>
             IF (a='1') THEN
                next state <= s2;</pre>
             ELSIF (b='1') THEN
                next state <= s0;</pre>
             ELSE
               next_state <= s1;</pre>
             END IF;
          WHEN OTHERS =>
            next_state <= s0;</pre>
      END CASE;
   END PROCESS nextstate_proc;
   -- Concurrent Statements
   -- Clocked output assignments
   x \le x \operatorname{cld};
   y <= y_cld;
END fsm;
```

# Задание к лабораторной работе 8

Реализовать конечные автоматы по словесному описанию диаграмм состояний.

#### Необходимо реализовать:

#### 1. \* Реализовать кодер сверточного кода (7,5) и тестбенч к нему.

Кодер реализовывать не на основе регистра сдвига, а на основе общего синтаксиса конечных автоматов Мили/Мура.

Разрабатываемое устройство должно иметь входы сброса, тактирования и информационный и двухразрядный выход для кодированной последовательности.

Начальное состояние регистра сдвига кодера – все нули.

Начальное значение выходного сигнала – все нули.

Результат сложения по модулю 2 ячеек 7 отправлять в старший разряд выхода, результат сложения ячеек 5 – в младший разряд выхода.

Использовать вариант реализации конечного автомата на основе двух процессов.

При моделировании в качестве информационной (кодируемой) последовательности подавать 1. Напомним, что в процессе работы кодера на каждый входной бит генерируется два выходных бита. Это значит, что разрядность информационного входа должна быть равна 1, а выхода – 2.

Тестбенч должен генерировать сигнал сброса и сигнал тактирования. Результатом выполнения подзадания являются корректные временные диаграммы работы кодера и прошивка FPGA.

Использовать следующий шаблон для объявления интерфейса модуля и архитектуры:

#### 2. \*\*Разработать конечный автомат, который имеет четыре состояния, и тестбенч к нему.

Устройство должно иметь следующие входы: тактирования, синхронного сброса, на трехразрядных беззнаковых числа, кнопка. Устройство должно иметь один 8-разрядный выход. Состояния конечного автомата:

- 0 начальное состояние ожидания, в котором с периодом примерно 1 с мигает один светодиод (младший из восьми);
- -1 состояние "Суммирование", в котором выполняется комбинаторное (не в процессе) суммирование двух беззнаковых трехразрядных чисел;
- -2- состояние "Умножение", в котором выполняется комбинаторное умножение двух трехразрядных беззнаковых чисел;
- 3 состояние "Счетчик Грея", в котором выполняется 8-ми разрядный счет в коде Грея с периодом ровно 0,25 с на основе перекодировки прямого суммирующего счетчика. Для определенности автопроверки, перекодировку выполнять комбинаторно, инкрементирование перекодируемого счетчика выполнять при равенстве нулю счетчика, задающего период 0,25 с. Из каждого состояния возможен переход только в следующее состояние: из 0 в 1; из 1 в 2; из 2 в 3

из 3 в 0. Переход в следующее состояние должен выполняться по нажатию кнопки. Для предотвращения дребезга контактов состояние кнопки считывать с частотой примерно 0,5 с.

Результаты выводить на светодиоды, в качестве информационных входов использовать слайдеры. Для ускорения времени моделирования и/или автопроверки отключить антидребезг (т.е. вход Кнопка подключен прямо на конечный автомат), а период мигания светодиода и период счета счетчика Грея устанавливать равными 256 периодам сигнала тактирования.

Каждый модуль (мигание светодиодом, суммирование и т.д.) должен работать непрерывно независимо от состояния конечного автомата. Конечный автомат только подключает к выходным светодиодам выход того или иного модуля. Например, счетчик Грея считает, но на выходе результат перемножения входов.

Обратить внимание, что выходные сигналы некоторых модулей необходимо дополнить нулями для получения на выходе 8-разрядного числа.

Использовать следующий шаблон для объявления интерфейса модуля и архитектуры:

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
USE ieee.std logic arith.all;
entity lab82 is
   Port ( clk : in STD LOGIC;
          srst : in STD LOGIC;
          x1 : in STD LOGIC VECTOR (2 downto 0);
          x2 : in STD LOGIC VECTOR (2 downto 0);
          btn : in STD LOGIC;
              : out STD LOGIC VECTOR (7 downto 0));
end lab82;
architecture Behavioral of lab82 is
   TYPE STATE TYPE IS (s0,s1,s2,s3);
   -- Declare current and next state signals
   SIGNAL current state : STATE TYPE;
   SIGNAL next state : STATE TYPE;
   -- Declare any pre-registered internal signals
   SIGNAL y cld : std logic vector(7 downto 0);
   signal sum : std logic vector (7 downto 0);
   signal mult : std logic vector (7 downto 0);
   signal gcntr: std logic vector (7 downto 0);
   signal led : std logic;
   signal ibtn : std logic;
   component lab62 is
      end component lab62;
   component gray cntr is
       gcntr : out STD LOGIC VECTOR (7 downto 0));
   end component gray cntr;
begin
   ibtn <= btn; -- For simulation
```