## TP n°1

## But:

- 1. Prise en main des outils du flot de conception HDL pour les familles Microchip (SynplifyPro, ModelSim)
- 2. Ecriture de banc de test type « stimuli only »
- Saisissez le code de l'exercice 1 du TD1 dans 4 fonctions portant respectivement les noms :
  - POSin\_8bits\_MUX
  - POSin\_8bits\_Sreg
  - POS\_MUX
  - POS\_Sreg

Ces fonctions doivent être placées dans un package nommé « MyTools ».

- Validez votre code en simulant le testbench nommé tb\_myfunctions fourni :
  - 1. Pilotez ModelSim par ligne de commande et GUI,
  - 2. Pilotez ModelSim par fichier .do,
  - 3. (*Optionnel* ) Créez un projet sous ModelSim et refaites les opérations précédentes,
  - Analyser le code de ce « petit » banc de test et verifiez, via les waveforms du simulateur, le bon fonctionnement de vos functions.

issaa la sada da l'avavaisa O :

\_\_\_\_\_

Saisissez le code de l'exercice 3 :
 L'entité (générique) ,ses 2 architectures.

Respectez les règles de nommage suivantes, pour l'entité et les architectures :

## EPITA ING2/S9

## **Systèmes Programmables**

u1:MUX\_BUS\_4to1:RTL2(V)

Bus1(BusSize-1:0)

Bus2(BusSize-1:0)

Bus3(BusSize-1:0)

Bus4(BusSize-1:0)

Bus4(BusSize-1:0)

BusSize(8)

- En vous appuyant sur le code associé à la question 3, adaptez le test bench « tb\_MUX » fourni (et/ou vos blocs !).
- Vérifier ensuite, en utilisant le script « TD1\_Exo3.do » sous ModelSim, que votre design est ok.

Synthétisez, sous SynplifyPro, l'entité et ses 2 architectures et comparez les logiques inferrées.

Note : Si besoin, des indications supplémentaires pourront être données durant le TP.