

# Configuración y Optimización de Sistemas de Cómputo

Master Universitario en Ingeniería Informática

Depto. de Informática de Sistemas y Computadores (DISCA)

Universidad Politécnica de Valencia

Transparencias : Carles Hernández



#### Infraestructura del Sistema

#### Procesadores

- Características
  - Alta productividad
  - Alto rendimiento
  - Eficiencia Energética
- Medidas de prestaciones
- Consumo Energético
- Aspectos de Diseño
  - Seguridad
  - Fiabilidad
  - Prestaciones
  - Performance/Watt



#### Procesadores

| ESTADÍSTICAS           |                   |          |                |                 |          |               |
|------------------------|-------------------|----------|----------------|-----------------|----------|---------------|
|                        | Frecuencia núcleo | Caché    | N.º de núcleos | N.º de procesos | Toma     | Graphics Int. |
| Intel® Core™ i5-11400F | 2,6 GHz           | 12 MB L3 | 6              | 12              | LGA 1200 | ×             |
| Intel® Core™ i5-11400  | 2,6 GHz           | 12 MB L3 | 6              | 12              | LGA 1200 | •             |
| Intel® Xeon® E-2314    | 2,8 GHz           | 8 MB     | 4 núcleos      | 4 hilos         | 1200     | ×             |
| Intel® Core™ i7-11700  | 2.50 GHz          | 16 MB L3 | 8              | 16              | LGA 1200 | •             |
| Intel® Xeon® E-2336    | 2,9 GHz           | 12 MB    | 6 núcleos      | 12 hilos        | 1200     | ×             |
| Intel® Xeon® E-2374G   | 3,7 GHz           | 8 MB     | 4 núcleos      | 8 hilos         | 1200     | ×             |
| Intel® Xeon® E-2378G   | 2,8 GHz           | 16MB     |                | 16 procesos     | 1200     | ×             |

https://www.pcspecialist.es/servidores/intel-1200-1u/



## Rendimiento y Eficiencia

- Instrucciones/Ciclo
- Instrucciones/Ciclo/Watt
- Aumentar rendimiento
  - Aumentar el número de instrucciones por ciclo
    - Aumentar el numero de instrucciones (Procesador superscalar)
    - Aumentar el número de cores (Multicores)
    - Aumentar el número de hilos (Multithread)
  - Reducir ciclos
    - Mejorar la jerarquía de memoria y/o ancho de banda de memoria
    - Aumentar la frecuencia ( empeora Instrucciones/Ciclo/Watt)



#### Rendimiento

- Aumento instrucciones por ciclo
  - Procesadores segmentados básicos
    - Objetivo 1 instrucción/ciclo

| Basic | five-stage | nine | ine |
|-------|------------|------|-----|
|       |            |      |     |

|                                 |    |    | _  |     |     |     |     |
|---------------------------------|----|----|----|-----|-----|-----|-----|
| Clock<br>cycle<br>Instr.<br>No. | 1  | 2  | 3  | 4   | 5   | 6   | 7   |
| 1                               | IF | ID | EX | MEM | WB  |     |     |
| 2                               |    | IF | ID | EX  | MEM | WB  |     |
| 3                               |    |    | IF | ID  | EX  | MEM | WB  |
| 4                               |    |    |    | IF  | ID  | EX  | MEM |
| 5                               |    |    |    |     | IF  | ID  | EX  |
|                                 |    |    |    |     |     |     |     |

(IF = Instruction Fetch, ID = Instruction Decode, EX = Execute, MEM = Memory access, WB = Register write back).

In the fourth clock cycle (the green column), the earliest instruction is in MEM stage, and the latest instruction has not yet entered the pipeline.



## Procesadores Superescalares

| IF       | ID | EX | MEM | WB  |     |     |     |    |
|----------|----|----|-----|-----|-----|-----|-----|----|
| IF       | ID | EX | MEM | WB  |     |     |     |    |
| i        | IF | ID | EX  | MEM | WB  |     |     |    |
| <u>t</u> | IF | ID | EX  | MEM | WB  |     |     |    |
| · ·      |    | IF | ID  | EX  | MEM | WB  |     |    |
|          |    | IF | ID  | EX  | MEM | WB  |     |    |
|          |    |    | IF  | ID  | EX  | MEM | WB  |    |
|          |    |    | IF  | ID  | EX  | MEM | WB  |    |
|          |    |    |     | IF  | ID  | EX  | MEM | WB |
|          |    |    |     | IF  | ID  | EX  | MEM | WB |

By Amit6, original version (File:Superscalarpipeline.png) by User:Poil - Own work, CC BY-SA 3.0,



Intel Core 2 Architecture



#### Procesadores Superescalares

- Aumentan el rendimiento (> 1inst/ciclo)
  - Replican unidades funcionales
    - Ejemplo = Pipeline de Enteros + Pipeline Coma Flotante
    - Ejempo = Varias ALUs
  - Aumentan la complejidad interna
    - Generalmente son dinámicos
      - Ejecución fuera de orden y decisiones hardware (vs VLIW con decisiones SW)
    - Lógica para detectar/evitar dependencias (necesario para tener eficiencia)
    - Aumento de puertos de memorias y registros
    - Mayor ancho de banda en la búsqueda (fetch) y decodificación de instrucciones
  - Existen un limite en la mejora que pueden proporcionar
    - Los programas no puedes siempre explotar el paralelismo
    - Recursos infrautilizados??



### Multi-Manycores

- Incluir más núcleos de procesamiento mejora:
  - La productividad global del chip (aplicaciones único hilo)
  - El rendimiento en aplicaciones paralelas
- Aumentar núcleos
  - Requiere de aumentar el ancho de banda dentro del chip
    - Sistemas basados en bus → Redes en el chip
  - Gestionar la coherencia de memoria de forma eficiente
    - Protocolos más complejos
  - Limitaciones Ancho de Banda de memoria
    - Número de pines limitado





## Simultaneos Multithreading (SMT)

- Utiliza multiples hilos (threads) para procesar más instrucciones por ciclo
- SMT soporta varios contextos de ejecución de manera simultánea
- Complementan a los procesadores superescalares cuando no hay suficiente ILP por thread (hilo)
- Aumento de la productividad global
- Mejora de la utilización de los recursos del sistema



## Simultaneos Multithreading (SMT)





#### Multi-socket

- Un nodo de computación en un servidor puede incluir más de un socket (encapsulado)
- Aumenta el número de núcleos de mi sistema
- Comparten memoria / placa / espacio





Una jerarquía adecuada permite reducir el número de ciclos por operación





- El objetivo es minimizar accesos a memoria (fuera del chip)
  - Elevados tiempos de acceso
  - Elevado consumo
- Los procesadores integran varios niveles de cache
  - Memorias en el chip de pequeño tamaño → rápidas
  - Albergan una parte del total de la memoria
  - Explotan localidad
    - Espacial
    - Temporal
  - Fallos / Aciertos
    - Fallos: Capacidad, calentamiento, conflicto





- Configuración más común en servidores
  - Cache de Datos y de Instrucciones separadas (L1)
  - Caches asociativas por conjuntos
    - El número de vías define la flexibilidad para tolerar fallos por conflictos
  - Diferentes configuraciones para cache de datos y de Instrucciones
  - Cache de segundo nivel (L2) privada
    - Mayor tamaño que L1
    - Mayor asociatividad (número de vías)
  - Cache se tercer nivel (L3) compartida
    - Mucho más grande que la L2 (ej. 22MB en Intel Xeon Gold)
    - Mayor número de vías
    - Permiten particionado → Performance isolation (QoS)



- La cache es útil para reducir los tiempos efectivos de acceso a memoria
  - Para datos que nunca he leído o que por capacidad he echado fuera no resulta efectivo
- El prefetcher es un elemento hardware adicional que se añade a la jerarquía para anticiparnos a esos potenciales accesos
  - Anticipar los datos de forma especulativa esperando que se utilicen en el futuro próximo





## Configuraciones

| CPU Platform        | Graviton2             | EPYC 7571                         | Xeon Platinum 8259CL         |  |  |  |  |
|---------------------|-----------------------|-----------------------------------|------------------------------|--|--|--|--|
| vCPUs               | 64                    |                                   |                              |  |  |  |  |
| Cores Per<br>Socket | 64                    | 32                                | 24<br>(16 instantiated)      |  |  |  |  |
| SMT                 | -                     | 2-way                             | 2-way                        |  |  |  |  |
| CPU Sockets         | 1                     | 1                                 | 2                            |  |  |  |  |
| Frequencies         | 2.5GHz                | 2.5-2.9GHz                        | 2.9-3.2GHz                   |  |  |  |  |
| Architecture        | Arm v8.2              | x86-64 + AVX2                     | x86-64 + AVX512              |  |  |  |  |
| µarchitecture       | Neoverse N1           | Zen                               | Cascade Lake                 |  |  |  |  |
| L1I Cache           | 64KB                  | 64KB                              | 32KB                         |  |  |  |  |
| L1D Cache           | 64KB                  | 32KB                              | 32KB                         |  |  |  |  |
| L2 Cache            | 1MB                   | 512KB                             | 1MB                          |  |  |  |  |
| L3 Cache            | 32MB shared           | 8MB shared per 4-core CCX         | 35.75MB shared<br>per socket |  |  |  |  |
| Memory<br>Channels  | 8x DDR4-3200          | 8x DDR-2666<br>(2x per NUMA-node) | 6x DDR4-2933<br>per socket   |  |  |  |  |
| NUMA Nodes          | 1                     | 4                                 | 2                            |  |  |  |  |
| DRAM                |                       | 256GB                             |                              |  |  |  |  |
| TDP                 | Estimated<br>80-110W? | 180W                              | 210W<br>per socket           |  |  |  |  |



#### **CPUs Virtuales**

- La mayoría de proveedores de Cloud ofrecen a los clientes CPUs virtualizadas (vCPU)
- Asignación de vCPU
  - Utilizar núcleos físicos
  - Utilizar hilos de ejecución (SMT)
- Consideraciones:
  - Bajada de rendimiento por colisiones en recursos compartidos
    - Especialmente en SMT
  - Explotación de vulnerabilidades y "fallos" de seguridad
    - Virtualización es efectiva a nivel lógico pero no a nivel físico



#### **CPUs Virtuales**



- Seguridad
  - Ataques de canal lateral
  - 2 procesos en 2 maquinas virtuales diferentes comparten ciertos recursos del procesador (cache L3, interconexión, ...)
  - Se han demostrado que explotando las interferencias entre procesos es posible acceder a datos sensibles
  - Soluciones:
    - Tener el SW lo más actualizado posible (CVEs)
    - Limitar la compartición de recursos para aplicaciones sensible
    - Utilizar las técnicas de particionado de recursos que ofrecen los procesadores modernos



### CPUs Virtuales: Seguridad

- Ejecución Especulativa
  - Mitiga el impacto en el rendimiento de las instrucciones de salto
    - Sobretodo superescalares fuera de orden
  - Permite acceder de forma "invisible" a zonas protegidas

```
void victim_function(size_t x) {
  if (x < array1_size) {
    temp &= array2[array1[x] * 512];
  }
}</pre>
```



#### Medidas Rendimiento

- Benchmarks para la caracterización del rendimiento del procesadors
  - Las cargas de trabajo no son iguales para todos los sistemas
    - Cloud, HPC, webserver,
  - Se pueden centrar en CPU, memoria, acceleradores, red, almacenamiento, etc.
- Standard Performance Evaluation Corporation (SPEC)
  - Organización que desarrolla benchmarks para caracterizar CPUs
  - Existen gran cantidad de benchmarks para cada tipo de aplicación



#### Medidas Rendimiento

- Tiempo de ejecución (s)
  - De un determinado servicio
  - De una aplicación
- Consumo medio (W)
  - De mi sistema cuando ejecuto una carga representativa
- Productividad (sum(Inst/ciclo))
  - Para ver la efectividad del sistema a nivel global
  - != ejecutar un hilo y multiplicar por el número total
- Contadores de rendimiento
  - Existentes en todas las CPUs
  - Útiles para identificar cuellos de botella y optimizar el sistema para nuestro tipo de carga
    - Ejemplo: Contadores de accesos, Fallos de cache (L1/L2/L3), instrucciones/tipo, accesos a memoria, fallos de página, ...



#### Medidas Rendimiento

- Los procesadores ofrecen muchas posibilidades de configuración
  - Politicas de remplazo de las caches, del prefetcher, del DVFS
  - Activar o desactivar políticas
  - Particionado de recursos
- Soporte Hardware → Performance Monitoring Unit
  - Los procesadores incluyen unidades de estadísticas
  - Ayudan a entender mejor el comportamiento
  - Fundamental para encontrar las configuraciones optimas



Fugaku A64FX (7nm)
N1 en el TOP500
(Junio 2020)
Basado en ARMv8
Implementa SVE
de 512bits



