Задание labn\_6

### Введение:

**Цель упражнения** — познакомиться с возможностями процессора NIOSII по аппаратной акселерации с применением пользовательских инструкций.

## Структура проекта



### Алгоритм работы проекта:

## Этап 1.

Под управлением процессора NIOSII обеспечивается:

- Программное выполнение умножения данных, поступающих со входов Data\_a и Data\_b;
- Измерение числа ticks, требуемых для реализации операции умножения и вывод соответствующей информации в окно консоли.

### Этап 2.

Под управлением процессора NIOSII обеспечивается:

- Аппаратное (пользовательская инструкция CI\_Power) выполнение умножения данных, поступающих со входов Data\_a и Data\_b;
- Измерение числа ticks, требуемых для реализации операции умножения и вывод соответствующей информации в окно консоли.

# Часть 1 - Создание проекта

- 1. Запустите пакет QuarusII
- 2. В меню File менеджера пакета, укажите New Project Wizard....
- 3. На экране появится окно введения Introduction (если оно небыло отключено). Нажмите кнопку next.
- 4. В появившемся окне введите следующие данные:

| What is the working directory for this project?                           | C:\Intel_trn\Q_NIOS\Lab6\ |  |
|---------------------------------------------------------------------------|---------------------------|--|
| Рабочая папка ( <i>с помощью браузера найдите рабочую папку проекта</i> ) |                           |  |
| What is the name of this project?                                         | Lab6                      |  |
| Имя проекта                                                               |                           |  |
| What is the name of the top-level design entity for this project?         | Lab6                      |  |
| Имя модуля верхнего уровня в иерархии проекта.                            |                           |  |

• в разделе Available devices укажите СБИС EP4CE6E22C8.

## Часть 2 - Создание аппаратной части проекта

- 1. Скопируйте систему из проекта Lab5\_nios.qsys в рабочую папку проекта.
- 2. Выполните команду **Tools => Qsys.** Будет запущен Qsys.
- 3. Откройте систему Lab5\_nios.qsys и сохраните ее под именем Lab65\_nios.qsys
- 4. В пакете QII созадайте Verilog файл: CI\_power.sv:

```
module CI_Power (
1
2
                                      // Operand A (always required)
         input bit [31:0] dataa,
                                    // Operand B (optional)
3
         input bit [31:0] datab,
4
         output bit [31:0] result
                                     //result (always required)
5
6
     assign result = dataa*datab;
7
     endmodule
```

- 5. Сохраните его и проверьте синтаксис (Analyse and Elaborate)
- 6. В пакете Qsys выполните команду New Components



7. На закладке Component Type укажите:



8. На закладке Files (в разделе Synthesis Files) укажите CI\_power.sv и выполните Analyze Synthesis File (появляющиеся ошибки пока можно проигнорировать)



9. На закладке Signal & Interfaces задайте:





### 10. Проверьте сделанные назначения



Ошибки и предупреждения должны отсутствовать.

- 11. Нажмите кнопку Finish. И сохраните изменения.
- 12. В папке Project появится раздел Custom Instruction Modules, а в нем модуль CI\_power.
- 13. Добавьте модуль к системе.
- 14. Переименуйте модуль CI\_power\_0: новое имя CI\_PWR
- 15. Подключите вывод avalon\_slave\_CI\_1 модуля CI\_PWR к выводу custom\_instruction\_master модуля nios2\_qsys

16. Добавьте к системе модуль PIO для входов dataa.



- 17. Переименуйте добавленный модуль: новое имя Data\_a.
- 18. Подключите модуль Data\_а к создаваемой системе (экспортируемый вывод назовите dataa).

19. Добавьте к системе модуль РІО для входов datab.



- 20. Переименуйте добавленный модуль: новое имя Data\_b.
- 21. Подключите модуль Data\_b к создаваемой системе (экспортируемый вывод назовите datab).
- 22. Выполните команду System => Assign Base Addresses

### 23. Проверьте созданную систему (она должна быть похожа на приведенную на рисунке)



# 24. Выполните команду View => Schematic.

Проверьте созданную систему (она должна быть похожа на приведенную на рисунке)



- 25. Выполните команду File=>Save
- 26. Выполните команду Generate=>Generate HDL

27. В окне задайте параметры как показано на рисунке



- 28. Нажмите кнопку Generate
- 29. Не должно появится ошибок генерации. Предупреждения
- △ Warning: Lab6\_nios.jtag\_uart: JTAG UART IP input clock need to be at least double (2x) the operating frequency of JTAG TCK on board
- 1 Info: Lab6\_nios: Generating Lab6\_nios "Lab6\_nios" for QUARTUS\_SYNTH
- ▲ Warning: Lab6\_nios: "No matching role found for nios2\_qsys:custom\_instruction\_master:E\_ci\_multi\_clock (clk)"
- ▲ Warning: Lab6\_nios: "No matching role found for nios2\_qsys:custom\_instruction\_master:E\_ci\_multi\_reset\_req (reset\_req)"
- Warning: Lab6\_nios: "No matching role found for nios2\_qsys:custom\_instruction\_master:E\_ci\_multi\_reset (reset)"

можно проигнорировать.

#### Часть 3 – Интеграция аппаратной части проекта

- 1. Создайте в текстовом редакторе файл (имя файла Lab6.sv) верхнего уровня в иерархии проекта (для этого целесообразно использовать файл Lab6\_nios\_inst.v из папки C:\Intel\_trn\Q\_NIOS\Lab6\Lab6\_nios)
  - а. Пример файла приведен на рисунке

```
1
    module Lab6 (
 2
         input bit clk,
                             // Clock
 3
         input bit pbb,
                             // System reset active low
 4
         input bit [7:0] sw,// dataa: sw[7:4]; datab sw[3:0]
 5
         output bit [7:0] led
 6
     );
 7
         Lab6 nios u0 (
 8
             .clk clk
                            (clk),
                                         // clk.clk
                                      // led.export
                            (led),
 9
             .led export
10
             .reset_reset_n (pbb), // reset.reset_n
11
             .dataa_export
                            (sw[7:4]), // dataa.export
             .datab_export (sw[3:0])
                                        // datab.export
12
13
         );
14
    endmodule
```

- 2. Назначьте файл Lab6.sv файлом верхнего уровня в иерархии проекта.
- 3. Добавьте к проекту файл Lab6\_nios.qip из папки C:\Intel\_trn\Q\_NIOS\Lab5\Lab5\_nios\synthesis
- 4. Проверка синтаксиса проекта.
  - a. Выполните команду Processing=>Start=>Start Analysis and Elaboration
- 5. Назначение выводов проекта. Назначьте выводы так, как показано на рисунке ниже

| Node Name       | Direction | Location | I/O Bank | /REF Group | I/O Standard | Current Strength |
|-----------------|-----------|----------|----------|------------|--------------|------------------|
| <u>⊩</u> clk    | Input     | PIN_23   | 1        | B1_N0      | 3.3-V LVTTL  | 8mA (default)    |
| <b>≌</b> led[7] | Output    | PIN_65   | 4        | B4_N0      | 2.5 V        | 8ma              |
| <b>≌</b> led[6] | Output    | PIN_66   | 4        | B4_N0      | 2.5 V        | 8ma              |
| <b>≌</b> led[5] | Output    | PIN_67   | 4        | B4_N0      | 2.5 V        | 8ma              |
| <b>≌</b> led[4] | Output    | PIN_68   | 4        | B4_N0      | 2.5 V        | 8ma              |
| <b>≌</b> led[3] | Output    | PIN_69   | 4        | B4_N0      | 2.5 V        | 8ma              |
| <b>≌</b> led[2] | Output    | PIN_70   | 4        | B4_N0      | 2.5 V        | 8ma              |
| <b>≌</b> led[1] | Output    | PIN_71   | 4        | B4_N0      | 2.5 V        | 8ma              |
| <b>≌</b> led[0] | Output    | PIN_72   | 4        | B4_N0      | 2.5 V        | 8ma              |
| <b>–</b> pbb    | Input     | PIN_58   | 4        | B4_N0      | 2.5 V        | 8mA (default)    |
| <u>□</u> sw[7]  | Input     | PIN_88   | 5        | B5_N0      | 3.3-V LVTTL  | 8mA (default)    |
| <u></u> sw[6]   | Input     | PIN_89   | 5        | B5_N0      | 3.3-V LVTTL  | 8mA (default)    |
| <u>⊸</u> sw[5]  | Input     | PIN_90   | 6        | B6_N0      | 3.3-V LVTTL  | 8mA (default)    |
| <u>□</u> sw[4]  | Input     | PIN_91   | 6        | B6_N0      | 3.3-V LVTTL  | 8mA (default)    |
| <u>□</u> sw[3]  | Input     | PIN_49   | 3        | B3_N0      | 3.3-V LVTTL  | 8mA (default)    |
| <u>□</u> sw[2]  | Input     | PIN_46   | 3        | B3_N0      | 3.3-V LVTTL  | 8mA (default)    |
| <u>□</u> sw[1]  | Input     | PIN_25   | 2        | B2_N0      | 3.3-V LVTTL  | 8mA (default)    |
| <u>□</u> sw[0]  | Input     | PIN_24   | 2        | B2_N0      | 3.3-V LVTTL  | 8mA (default)    |

<sup>30.</sup> Назначение опции проекта:

Assignment=>Device=>Device and Pin Options=>Unused pin=>As input tri-stated with weak pull-up resistor

31. С помощью Timing Analyzer или в текстовом редакторе создайте файл (**Lab6.sdc**) с требованиями к временным параметрам проекта. Пример файла приведен на рисунке

```
##
## DEVICE "EP4CE6E22C8"
#*********************
# Time Information
#*******************
set_time_format -unit ns -decimal_places 3
#******************
# Create Clock
#*********************
create_clock -name {clock} -period 40.000 -waveform { 0.000 20.000 } [get_ports {clk}]
# Set Clock Uncertainty
#********************
derive_clock_uncertainty
#********************
# Set Input Delay
         ***************
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {pbb}]
set_input_delay -add_delay -clock [get_clocks {clock}]
                                                 10.000 [get_ports {sw[0]}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {sw[1]}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {sw[2]}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {sw[3]}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {sw[4]}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {sw[5]}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {sw[6]}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {sw[7]}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {altera_reserved_tdi}]
set_input_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {altera_reserved_tms}]
# Set Output Delay
                **************
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {led[0]}]
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {led[1]}]
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {led[2]}]
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {led[3]}]
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {led[4]}]
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {led[5]}]
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {led[6]}]
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {led[7]}]
set_output_delay -add_delay -clock [get_clocks {clock}] 10.000 [get_ports {altera_reserved_tdo}]
```

- 32. Подключите файл Lab6.sdc к проекту.
- 33. Осуществите полную компиляцию проекта: команда Processing => Start Compilation.
- 34. Компиляция должна завершиться без ошибок. Все требования к временным параметрам должны быть выполнены.
- 35. Осуществите программрование СБИС ПЛ на плате: на плате загорится зеленый светодиод.

#### Часть 4 – Создание программной части проекта

Этап 1 – выполнение операции умножения программным образом

- 1. Запустите оболочку для разработки/отладки программ NIOSII SBT
  - а. Рабочую папку задайте как: C:\Intel\_trn\Q\_NIOS\Lab6\workspace
- 2. Создайте проект lab6\_sw (lab6\_sw и lab6\_sw\_bsp)
- 3. В проекте lab6\_sw создайте исходный файл lab6\_source\_sw.c
- 4. Введите исходный код программы

```
#include <stdio.h>
      #include "system.h'
2
      #include "altera_avalon_pio_regs.h"
      #include <time.h>
      #include <unistd.h>
 6
      #include <sys/alt timestamp.h>
      int main(){
        int led:
8
9
        int in_a;
        int in_b;
10
11
       alt u32 num ticks = 0;
        alt_u32 time1, time2, timer_overhead;
12
        // Check Timer:
13
14
            if (alt_timestamp_start() < 0)
              printf("Ïŏïäëăiä ėiėöėäëėçäöėė oaėiãoa \n");
16
            else
             printf("Ïŏïöăññīŏ Nios II çäïòùăi!\n");
17
              printf("\n ×añoioa ōaaïou ïōïoañnīōa - CPU clock (Ãö): %u \r \n",(unsigned int)alt_timestamp_freq());
18
19
        // Initialize the registers in the LED_PIO peripheral:
20
        IOWR_ALTERA_AVALON_PIO_DATA(LED_BASE,0x00);
21
        while (1) {
         if (alt_timestamp_start() < 0)
22
                printf("Ïðīāēāiā eieöeāēeçāöee oāeiāðā \n");
23
         // Determine the timer overhead involved to record time stamp: ***
            time1 = alt_timestamp();//alt_nticks();
          time1 = alt_timestamp();//alt_nticks();
time2 = alt_timestamp();//alt_nticks();
26
27
            timer_overhead = time2 - time1;
28
          //Input data
          in_a = IORD_ALTERA_AVALON_PIO_DATA(DATA_A_BASE);
in_b = TORD_ALTERA_AVALON_PIO_DATA(DATA_A_BASE);
29
            in_b = IORD_ALTERA_AVALON_PIO_DATA(DATA_B_BASE);
          //start time
31
            time1 = alt_timestamp();
33
          // Multiplication
34
            led=(in_a*in_b);
          //END time
          time2 = alt_timestamp();
36
37
            num_ticks = time2 - time1 - timer_overhead;
3.8
          //output
39
            IOWR_ALTERA_AVALON_PIO_DATA(LED_BASE,~led);
           // Print out the time it took to perform this loop:
40
            printf("Đắcoềüoào %u
41
                                           xenei ticks %u \n", (unsigned int) led, (unsigned int)num_ticks);
              usleep(500000);
42
        }//end while loop
43
44
        return 0;
45
```

5. В lab6\_sw\_bsp установите опции, минимизирующие объем кода исполняемого файла и настройте таймеры как показано на рисунке, приведенном ниже.



- 6. Нажмите кнопку generate, затем exit.
- 7. Запустите порождение испольняемого кода для проекта lab6\_sw.
- 8. Проверьте результат компиляции:

```
CDT Build Console [lab6_sw]

nios2-elf-g++ -T'../lab6_sw_bsp//linker.x' -msys-crt0='../lab6_sw_bsp//obj/HAL/src/crt0.o' -n

nios2-elf-insert lab6_sw.elf --thread_model hal --cpu_name nios2_qsys --qsys true --simulation

Info: (lab6_sw.elf) 4868 Bytes program size (code + initialized data).

Info: 11 KBytes free for stack + heap.

Info: Creating lab6_sw.objdump

nios2-elf-objdump --disassemble --syms --all-header --source lab6_sw.elf >lab6_sw.objdump

[lab6_sw build complete]
```

- 9. На переключателях платы задайте dataa (sw [7:4])=1 u datab(sw[3:0])=1
- 10. В NIOSII SBT выберите папку lab6\_sw и запустите загрузку и выполнение программы на плате
- 11. При необходимости настройте JTAG соединение Run Configurations Create, manage, and run configurations The expected Stdout device name does not match the selected target byte stream device name. Name: Jab6 sw Nios II Hardware configuration type filter text 🗎 Project 🞩 Target Connection 🧇 Debugger 🗏 Common 🦫 Source C/C++ Application Connections Processors C/C++ Remote Application Cable Device Device ID Instance ID Name Architecture Launch Group Resolve Names 👆 🛤 lab6\_sw Nios II Hardware configu Mios II Hardware v2 (beta) Nios II ModelSim Disable 'Nios II Console' view Nios II ModelSim v2 (beta) Quartus Project File name: < Using default .sopcinfo & .jdi files extracted from ELF > System ID checks Ignore mismatched system ID

12. Проверьте работу программы (изменяя значения data и datab):

Filter matched 8 of 8 items

?

Ignore mismatched system timestamp



13. Зафиксируйте (для нескольких наборов dataa и datab) число ticks, потраченное на выполнение 1 умножения чисел (при разных числах, введенных с переключателей sw, число ticks будет разным).

Apply

Revert

Close

#### Этап 2 – использование пользовательской инструкции CI\_power

1. В файле lab6\_source\_sw.c внесите следующие изменения:

```
a. Было:
led=(in_a*in_b);b. Стало:
led=ALT_CI_CI_PWR(in_a, in_b);
```

- 2. Сохраните его под именем lab6\_source\_hw.c
- 3. Исключите файл lab6\_source\_sw.c из компиляции
- 4. Запустите порождение испольняемого кода для проекта lab6\_sw
- 5. Проверьте результат компиляции:

```
Problems ② Tasks ☐ Console ☐ Nios || Console ☐ Properties

CDT Build Console [lab6_sw]

nios2-elf-g++ -T'../lab6_sw_bsp//linker.x' -msys-crt0='../lab6_sw_bsp//obj/HAL/s
nios2-elf-insert lab6_sw.elf --thread_model hal --cpu_name nios2_qsys --qsys true
Info: (lab6_sw.elf) 4876 Bytes program size (code + initialized data).

Info: 11 KBytes free for stack + heap.

Info: Creating lab6_sw.objdump
nios2-elf-objdump --disassemble --syms --all-header --source lab6_sw.elf >lab6_sw
[lab6_sw build complete]
```

6. В NIOSII SBT выберите папку lab6\_sw и запустите загрузку и выполнение программы на плате

7. Проверьте работу программы:



- 8. Зафиксируйте (для нескольких наборов dataa и datab) число ticks, потраченное на выполнение 1 умножения чисел (при разных числах, введенных с переключателей sw, число ticks будет одинаковым).
- 9. Сравните значения, полученные на данном этапе, со значениями полученным в рамках выполнения этапа 1.

# Часть 5 – Дополнительное задание

- 10. Для Вашей операции (соответствует номеру по списку группы)
  - а. Создайте пользовательскую инструкцию (код на языке Verilog)
  - b. Интегрируйте ее в QSYS
  - с. Обновите систему (CI\_PWR надо убрать и добавить Вашу CI\_xxx)
  - d. Обновите программы lab6\_source\_sw.c (новое имя lab6\_MY\_sw.c) и lab6\_source\_hw.c (новое имя lab6\_MY\_hw.c)
  - е. Зафиксируйте число ticks для программной и аппаратной реализации Вашей инструкции (обратите внимание: при переполнении 8 бит результат на светодиодах будет отображаться неправильно. Это допустимо.)

| Номер в списке группы | Пользовательская инструкция |
|-----------------------|-----------------------------|
| 1                     | a*b+a                       |
| 2                     | a*b+b                       |
| 3                     | a*b-a                       |
| 4                     | a*b-b                       |
| 5                     | a*b+a-b                     |
| 6                     | a*b-a+b                     |
| 7                     | a*b-a-b                     |
| 8                     | a*b+a+b                     |
| 9                     | a*a+a+b                     |
| 10                    | a*a+a-b                     |
| 11                    | a*a-a+b                     |
| 12                    | a*a-a-b                     |
| 13                    | a*a+a+b                     |
| 14                    | (a+b)*a                     |
| 15                    | (a+b)*b                     |
| 16                    | (a+a)*b                     |
| 17                    | (b+b)*a                     |
| 18                    | (a+b)*a -a                  |
| 19                    | (a+b)*a + a                 |
| 20                    | (a+b)*a - b                 |
| 21                    | (a+b)*a + b                 |
| 22                    | (a+b)*b -a                  |
| 24                    | (a+b)*b + a                 |
| 25                    | (a+b)*b - b                 |
| 26                    | (a+b)*b+b                   |

Упражнение 6 завершено.