# 計算機組織

# 112 學年度第 2 學期

# Final Project

# Pipelined CPU Design

老師: 朱守禮 老師

學生: 11127132 羅海綺

11127137 黄乙家

11127138 林雨臻

### 一、背景

為了使學生充分了解,該如何使用 Verilog HDL 與 Modelsim 模擬器,以 Midterm Project 所設計之 ALU Design 及計算機組織課程講義:

- [1] Chapter 4:The Processor
- [2] Pipelined Datapath

為基礎,設計一個 Pipelined MIPS-Lite CPU。

#### 二、方法

- 1.功能說明:本 Project 包含下列 16 道 MIPS 指令。
  - (a) Integer Arithmetic: add, sub, and, or, sll, slt, andi
  - (b) Integer Memory Access: lw, sw
  - (c) Integer Branch: beq, j, jr
  - (d) Integer Multiply/Divide: multu
  - (e) Other Instructions: mfhi, mflo, nop
- 2.設計要求: Datapath 與詳細架構圖(並以 PowerPoint 或 Word 設計繪製)。
- (1) ALU:
  - (a) 設計重點說明:
  - ◆ 需使用 Midterm Project 所設計之 ALU 完成 add, sub, and, or, sll, slt, andi 指令。
- (2) Datapath:
  - (a) 設計重點說明:
    - ◆ 所有指令之執行,須遵守 5-Stage Pipelined CPU 執行指令之行為。
- (3) multu:
  - (a) 設計重點說明:
    - ◆ 32-bits 無號數乘法指令。
    - ◆ 需使用 Midterm Project 所設計之 Multiplier。

### (5) Testbench:

- (a) 設計重點說明:
  - ◆ 須以讀檔的方式,讀入測試資料。
  - ◆ Single Cycle 版本之 MIPS 處理器設計與 Testbench Verilog 範例,請詳見 i-Learning 上之「Single Cycle CPU and Testbench」
  - ◆ 本機測時將有不同的測試資料,以確認設計正確性與完整性。
- (b) Datapath 與詳細架構圖:請參考附錄(CO.pptx)。



# 程式架構: mips\_pipeline: IF - Instruction Fetch: PC PCADD (PC+4) memory (InstrMem) 2-1 MUX\*3 ID - Instruction Decode: ControlUnit sign\_extend or unsign\_extend RegFile BEQ (從 MEM 移到 ID) 2-1 MUX\*1 EX - Execute / Address Calculation: **ALU** ALUControl Multiplier HiLo 2-1 MUX\*2 3-1 MUX\*1 MEM - Memory Access (read write): memory (DatMem) WB - Write Back (result into register file):

2-1 MUX\*1

#### 三、結果

- (1) mips\_pipeline:
  - (a) 宣告線路:
    - (i) instruction bus

(ii) break out important fields from instruction

```
wire [5:0] opcode, funct, funct_EX;
wire [4:0] rs, rt, rd, shamt, shamt_EX;
12
14
             wire [15:0] immed;
             wire [31:0] extend_immed, b_offset;
wire [25:0] jumpoffset;
15
16
             wire [4:0] rt ex;
18
19
             wire [4:0] rd_ex;
21
             wire [31:0] unsign_immed; // 無符號擴展
             wire [31:0] extended_immed_id, extended_immed_ex; // 擴展結果
25
             wire [63:0] MultOut; // 乘法運算結果
26
             wire [31:0] HiOut, LoOut; // HiLo 輸出
```

(iii) datapath signals

```
wire [4:0] rfile_wn;
wire [31:0] rfile_rd1, rfile_rd2, rfile_wd, alu_b, alu_out, b_tgt_ex, pc_next, pc_jump,
pc, pc_incr, dmem_rdata, jump_addr, branch_addr;

wire [31:0] alu_or_hilo_out, alu_out_mem, alu_out_wb;

wire [31:0] dmem_rdata_wb;

wire [31:0] rfile_rd1_ex, rfile_rd2_ex, rfile_rd2_mem;
wire [4:0] rfile_wn_mem, rfile_wn_wb;

wire [1:0] SelHilo; // 選擇 Hi 或 Lo
wire [31:0] pc_id;
```

(iv) control signals

#### (v) 分割線路

```
wire Zero, Jump, JumpRegister;
wire SignExtendSel;
wire [2:0] Operation; // 控制 ALUCONTROL
wire [5:0] SignaltoMULTU; // 乘法運算
wire [1:0] WB_ID, WB_EX, WB_MEM, WB_WB; // WB = {RegWrite, MemtoReg};
wire [2:0] MEM_ID, MEM_EX, MEM_MEM; // MEM = {MemRead, MemWrite, MemtoReg};
wire [3:0] EX_ID, EX_EX; // {RegDst, ALUOp, ALUSrc};
```

#### (b) Pipelining stages:

```
(i) IF - Instruction Fetch
```

```
reg32 PC(.clk(clk), .rst(rst), .en_reg(1'b1), .d_in(pc_next), .d_out(pc));
add32 PCADD(.a(pc), .b(32'd4), .result(pc_incr));
mux2 #(32) PCMUX(.sel(PCSrc), .a(pc_incr), .b(b_tgt_ex), .y(branch_addr));
mux2 #(32) JMUX(.sel(Jump), .a(branch_addr), .b(jump_addr), .y(pc_jump));
// mux Jump Register
mux2 #(32) JR_MUX(.sel(JumpRegister), .a(pc_jump), .b(rfile_rd1), .y(pc_next));
memory InstrMem(.clk(clk), .MemRead(1'b1), .MemWrite(1'b0), .wd(32'd0), .addr(pc), .rd(instr));

IF_ID IFID(.clk(clk), .reset(rst), .nextPC_IF(pc_incr), .RD_IF(instr), .nextPC_ID(pc_id), .RD_ID(instr_id));
```

#### (ii) ID - Instruction Decode

```
82
                ControlUnit CTL(.clk(clk), .OpCode(opcode), .Funct(funct), .EX(EX_ID),
                .MEM(MEM ID), .WB(WB ID), .ExtendSel(SignExtendSel), .Jump(Jump), .JR(JumpRegister));
83
84
8.5
                // -*-*-*-Extender-*-*-*-
86
                sign extend SignExt( .immed in(immed), .ext immed out(extend immed) );
87
                unsign_extend UnsignExt( .immed_in(immed), .ext_immed_out(unsign_immed) );
88
                mux2 #(32) Extender(.sel(SignExtendSel), .a(extend_immed), .b(unsign_immed), .y(extended_immed_id));
89
                // -*-*-*-Extender-*-*-*-
90
                91
92
93
94
                // branch offset shifter
                assign b_offset = extend_immed << 2;</pre>
95
96
                // jump offset shifter & concatenation
97
                assign jump_addr = { pc_id[31:28], jumpoffset <<2 };</pre>
98
                add32 BRADD( .a(pc_id), .b(b_offset), .result(b_tgt_ex));
99
                BEQ beq( .opcode(opcode), .zero(Zero), .a(rfile_rd1), .b(rfile_rd2) );
                and BR AND(PCSrc, MEM ID[0], Zero );
                 ID EX IDEX(.clk(clk), .reset(rst), .RT_ID(rt), .RT_EX(rt_ex),
103
104
                 .RD ID(rd), .RD EX(rd ex), .RD1 ID(rfile rd1), .RD1 EX(rfile rd1 ex),
105
                 .RDZ ID(rfile rd2), .RD2 EX(rfile rd2 ex), .imm ID(extended immed id), .imm EX(extended immed ex),
106
                 .WB_ID(WB_ID), .WB_EX(WB_EX), .EX_ID(EX_ID), .EX_EX(EX_EX),
107
                 .MEM_ID(MEM_ID), .MEM_EX(MEM_EX), .func_ID(funct), .func_EX(funct_EX),
108
                 .shamt ID(shamt), .shamt EX(shamt EX));
            ALU ALU(.dataA(rfile_rd1_ex), .dataB(alu_b), .control(Operation), .dataOut(alu_out), .shamt(shamt_EX));
mux2 #(5) RFMUX( .sel(EX_EX[3]), .a(rt_ex), .b(rd_ex), .y(rfile_wn));
mux2 #(32) ALUMUX( .sel(EX_EX[0]), .a(rfile_rd2_ex), .b(extended_immed_ex), .y(alu_b));
112
113
114
115
116
            // mux Hilo
MUX3 1 #(32) MUX Hilo( .sel(SelHilo), .a(alu_out), .b(HiOut), .c(LoOut), .y(alu_or_hilo_out));
ALUCONTrol ALUCTL( .clk(clk), .ALUOp(EX_EX[2:1]), .Funct(funct_EX), .ALUOperation(Operation), .SignaltoMULTU(SignaltoMULTU), .SelHilo(SelHilo));
Multiplier MULTU( .clk(clk), .reset(rst), .dataA(ffile rd1 ex), .dataB(ffile rd2 ex), .Signal(SignaltoMULTU), .dataOut(Multout));
Hilo Hilo( .clk(clk), .reset(rst), .MLans(Multout), .Hoout(Hiout));
EX_MEM EXMEM(.clk(clk), .reset(rst), .WB_EX(WB_EX), .MEM_EX(MEM_EX),
.WB MEM(WB MEM), .MEM MEM(MEM MEM), .WN EX(ffile wn), .WN MEM(rfile wn mem),
```

#### (iii) EX - Execute / Address Calculation

```
MEM_WB MEMWB(.clk(clk), .reset(rst), .WB_MEM(WB_MEM), .WB_WB(WB_WB),

.ALUOUT_MEM(alu_out_mem), .ALUOUT_WB(alu_out_wb), .DataMEM_RD_MEM(dmem_rdata), .DataMEM_RD_WB(dmem_rdata_wb),

.WN_MEM(rfile_wn_mem), .WN_WB(rfile_wn_wb));
```

#### (iv) MEM - Memory Access (read write)

```
memory DatMem(.clk(clk), .MemRead(MEM_MEM[2]), .MemWrite(MEM_MEM[1]), .wd(rfile_rd2_mem),

addr(alu_out_mem), .rd(dmem_rdata));

MEM_WB MEMWB(.clk(clk), .reset(rst), .WB_MEM(WB_MEM), .WB_WB(WB_WB),

.ALUOUT_MEM(alu_out_mem), .ALUOUT_WB(alu_out_wb), .DataMEM_RD_MEM(dmem_rdata), .DataMEM_RD_WB(dmem_rdata_wb),

.WN_MEM(rfile_wn_mem), .WN_WB(rfile_wn_wb));
```

#### (v) WB - Write Back (result into register file)

```
mux2 #(32) WRMUX( .sel(WB WB[0]), .a(alu out wb), .b(dmem rdata wb), .y(rfile wd) );
```

#### (2) IF - Instruction Fetch:

#### (a) PC:

當時脈 clk posedge 時,若非 reset 就輸出算好的下道指令位置。

#### (b) memory:

MemRead 或者 mem\_array 有變化時,判斷 MemRead 是否為 1,若為 1 至指定記憶體位置讀取 資料。

當時脈 posedge 且 MemWrite 為 1 時,將資料寫入指定記憶體位置。

#### (3) IF\_ID:

若非 reset, 傳遞 instruction 以及 nextPC。

#### (4) ID - Instruction Decode:

#### (a) ControlUnit:

判斷 OpCode, 設定 control signals。

#### (b) reg\_file:

當 RN1 或 file\_array 有變化時,判斷 RN1 是否為 0,若為 0 直接賦值 RD1=zero,否則 RD1 = file\_array[RN1]。

RN2 同理。

當時脈 posedge 時判斷 RegWrite 訊號是否為 1 且 WN 是否不等於 0,若皆成立,寫入資料 WN 暫存器中。

#### (c) unsign\_extend:

無號數擴充直接補 16'b0。

#### (d) sign\_extend:

有號數擴充將第 15 個 bit 補 16 次。

#### (e) BEQ:

我們將 BEQ 指令從 MEM 移到 ID 階,提早判斷並決定是否跳躍,減少 nop 數量從 3 個至 1 個。實現方法:先判斷 opcode 是否為 BEQ,再比較兩個基底暫存器的內容是否相等,若成立則將 zero 設為 0。

## (5) ID\_EX:

若非 reset, 傳遞訊號至下階段。

#### (6) EX - Execute / Address Calculation:

#### (a) ALUControl:

用 funct 決定 ALU 訊號。

#### (b) ALU:

ALU 32 位元做 AND、OR、ADD、SUB、SLT、SLL、將乘法器 64 位元的運算結果分割成 Hi、Lo、移位器左移運算。

## (c) Multiplier:

執行期中 project 的乘法運算。

#### (d) HiLo:

若非 reset, 將 HiLo 設為乘法運算的結果。

#### (7) EX\_MEM:

若非 reset, 傳遞訊號至下階段。

#### (8) WB - Write Back (result into register file):

用一個 2-1MUX 判斷是否要寫回 reg\_file。

# 四、討論

## (1) Modelsim 驗證結果:

1. // lw \$s1(17,2), \$t7(15,21), 0

00

00

2F

8E

// nop

00

00

00

00

第一個 cycle 先 fetch 指令,因為電腦以 little Endian 的方式讀取,所以顯示 8E2F0000



第二個 cycle 將 lw 指令解碼,並 fetch nop 指令,因為 I-type 只有兩個暫存器,而 lw 只用到 rdl,因此我們這時只需要看 rs 的位置與 rdl 的值。



第三個 cycle,lw 進行運算,我們給的立即值為 0,因此 ALU 進行運算後的位置為 2,同時 nop 進行解碼。



第四個 cycle,lw 進行 memeory access,我們從 ADDR 讀到暫存器的位置=2,得到的記憶體的資料 =256。

| +-/ /tb_Pipeline/CPU/pc          | -No (32'd0 | (32'd4       | (32'd8 | 32'd12        |
|----------------------------------|------------|--------------|--------|---------------|
| +/ /tb_Pipeline/CPU/pc_incr      | -No 32'd4  | (32'd8       | 32'd12 | 32'd16        |
| +-/> /tb_Pipeline/CPU/dmem_rdata | -No        |              |        | 32'd256       |
| +/ /tb_Pipeline/CPU/jump_addr    | -No 32'd0  | 32'd12320768 | 32'd0  | (32'd12845072 |
| + /tb_Pipeline/CPU/branch_addr   | -No 32'd4  | (32'd8       | 32'd12 | (32'd28       |
| +                                | -No 32'd0  |              | 32'd2  | (32'd0        |
| +/ /tb_Pipeline/CPU/alu_out_mem  | -No 32'd0  |              |        | (32'd2        |

第五個 cycle, lw 將計算後暫存器 write back to register file 的 wn(rt)。

| /tb_Pipeline/CPU/dk               | -No              |               |              |               |                  |
|-----------------------------------|------------------|---------------|--------------|---------------|------------------|
| /tb_Pipeline/CPU/rst              | -No              |               |              |               |                  |
| /tb_Pipeline/CPU/instr            | -No 32'h8e2f0000 | 32'h00000000  | 32'h12310004 | 32'h00000000  | 32'h02509022     |
| /tb_Pipeline/CPU/instr_id         | -No 32'h00000000 | 32'h8e2f0000  | 32'h00000000 | 32'h12310004  | 32'h00000000     |
| /tb_Pipeline/CPU/opcode           | -No 6'd0         | -6'd29        | 6'd0         | 6'd4          | 6'd0             |
| / /tb_Pipeline/CPU/funct          | -No 6'd0         |               |              | 6'd4          | 6'd0             |
| /tb_Pipeline/CPU/funct_EX         | -No 6'd0         |               |              |               | 6'd4             |
| /tb_Pipeline/CPU/rs               | -No (5'd0        | -5'd15        | ,5'd0        | -5'd15        | 5'd0             |
| /tb_Pipeline/CPU/rt               | -No (5'd0        | 5'd15         | ,5'd0        | -5'd15        | ,5'd0            |
| /tb_Pipeline/CPU/rd               | -No (5'd0        |               |              |               |                  |
| / /tb_Pipeline/CPU/shamt          | -No 5'd0         |               |              |               |                  |
| /tb_Pipeline/CPU/shamt_EX         | -No (5'd0        |               |              |               |                  |
| /tb_Pipeline/CPU/immed            | -No 16'd0        |               |              | 16'd4         | 16'd0            |
| / tb_Pipeline/CPU/extend_immed    | -No 32'd0        |               |              | 32'd4         | 32'd0            |
| / /tb_Pipeline/CPU/b_offset       | -No 32'd0        |               |              | 32'd16        | 32'd0            |
| / /tb_Pipeline/CPU/jumpoffset     | -No (26'd0       | -26'd30474240 | 26'd0        | -26'd30343164 | 26'd0            |
| / /tb_Pipeline/CPU/rt_ex          | -No 5'd0         |               | 5'd15        | .5'd0         | -5'd15           |
| /b_Pipeline/CPU/rd_ex             | -No 5'd0         |               |              |               |                  |
| /b_Pipeline/CPU/MultOut           | -No              |               |              |               |                  |
| / /tb_Pipeline/CPU/HiOut          | -No 32'd0        |               |              |               |                  |
| / /tb_Pipeline/CPU/LoOut          | -No 32'd0        |               |              |               |                  |
| /b_Pipeline/CPU/unsign_immed      | -No 32'd0        |               |              | Ĭ32'd4        | 132'd0           |
| tb Pipeline/CPU/extended immed id | -No 32'd0        |               |              | 32'd4         | 32'd0            |
| /b_ripeline/CPU/extended_immed_ex |                  |               |              | J2UT          | 32'd4            |
| /b Pipeline/CPU/rfile wn          | -No (5'd0        |               | 5'd15        | 15'd0         | 5'dX             |
| /b Pipeline/CPU/rfile_rd1         | -No 32'd0        |               | 32'd0        | 32'd2         | 32'd0            |
| /b Pipeline/CPU/rfile rd2         | -No 32'd0        | 32'd21        | 32'd0        | 32'd2         | 32'd0            |
| /b_ripeline/CPU/rfile_wd          | -No 32'd0        | 32021         | ,32 dU       | 3202          | 32'd256          |
| /b_ripeline/CPU/alu_b             | -No 32'd0        |               | 132'd0       |               | 132'd2           |
| /b /tb Pipeline/CPU/alu out       | -No 32'd0        |               | 132'd2       | 32'd0         | 132'd0           |
| /b /tb Pipeline/CPU/b tqt ex      | -No 32'd0        | .32'd4        | .32'd8       | 32'd28        | .32d0<br>.32'd16 |
| · · - · · · · ·                   | -No 32'd4        |               |              |               |                  |
| / /tb_Pipeline/CPU/pc_next        |                  | 32'd8         | 32'd12       | 32'd28        | 32'd32           |
| / /tb_Pipeline/CPU/pc_jump        | -No (32'd4       | 32'd8         | 32'd12       | 32'd28        | 32'd32           |
| /tb_Pipeline/CPU/pc               | -No (32'd0       | 32'd4         | 32'd8        | 32'd12        | 32'd28           |
| / /tb_Pipeline/CPU/pc_incr        | -No 32'd4        | 32'd8         | 32'd12       | 32'd16        | 32'd32           |
| /tb_Pipeline/CPU/dmem_rdata       | -No              |               |              | 32'd256       |                  |
| / /tb_Pipeline/CPU/jump_addr      | -No 32'd0        | 32'd12320768  | 32'd0        | 32'd12845072  | 32'd0            |
| /tb_Pipeline/CPU/branch_addr      | -No 32'd4        | 32'd8         | 32'd12       | 32'd28        | 32'd32           |
| /tb_Pipeline/CPU/alu_or_hilo_out  | -No 32'd0        |               | 32'd2        | 32'd0         | 32'd0            |
| /tb_Pipeline/CPU/alu_out_mem      | -No 32'd0        |               |              | 32'd2         | [32'd0           |
| /tb_Pipeline/CPU/alu_out_wb       | -No 32'd0        |               |              |               | 32'd2            |
| / /tb_Pipeline/CPU/dmem_rdata_wb  | -No 32'd0        |               |              |               | 32'd256          |
| / /tb_Pipeline/CPU/rfile_rd1_ex   | -No 32'd0        |               | 32'd2        | 32'd0         | 32'd2            |
| / /tb_Pipeline/CPU/rfile_rd2_ex   | -No 32'd0        |               | 32'd21       | 32'd0         | 32d2             |
| / /tb_Pipeline/CPU/rfile_rd2_mem  | -No 32'd0        |               |              | 32'd21        | 32'd0            |
| /tb_Pipeline/CPU/rfile_wn_mem     | -No <u>5'd0</u>  |               |              | 5'd15         | 5'd0             |
| /tb_Pipeline/CPU/rfile_wn_wb      | -No (5'd0        |               |              |               | 5'd15            |

```
2.// beq $s1, $s1, 4
```

// nop

# 第一個 cycle 先 fetch beq 指令。



# 第二個 cycle 將 beq 指令解碼, fetch nop 指令。

| /tb_Pipeline/CPU/dk                | 1'd1   |              |              |  |
|------------------------------------|--------|--------------|--------------|--|
| /tb_Pipeline/CPU/rst               | 1'd0   |              |              |  |
| <b>∓</b> -/tb_Pipeline/CPU/instr   | 32'    | 32h12310004  | 32'h00000000 |  |
| <u>→</u> /tb_Pipeline/CPU/instr_id | 32'    | 32'h00000000 | 32h12310004  |  |
| <b></b> → /tb_Pipeline/CPU/opcode  | 6'd0   | 6'd0         | 6'd4         |  |
| <b>IIIIIIIIIIIII</b>               | -6'd27 | 6'd0         | 6'd4         |  |
| <u>→</u> /tb_Pipeline/CPU/funct_EX | 6'd0   | 6'd0         |              |  |
|                                    | -5'd14 | 5'd0         | -5'd15       |  |
| <b>IIIIIIIIIIIII</b>               | -5'd16 | 5'd0         | -5'd15       |  |
| <b>III</b> → /tb_Pipeline/CPU/rd   | -5'd14 | 5'd0         |              |  |

第三個 cycle 判斷 rdl、rd2 值是否相等,由圖可知相等,偏移量為 4 , offset 為 16 ,將 offset 與 PC+4 相加,得出 28 ,回傳給 pc。

| /tb_Pipeline/CPU/dk                             | 1'd1   |              |               |              |
|-------------------------------------------------|--------|--------------|---------------|--------------|
| /tb_Pipeline/CPU/rst                            | 1'd0   |              |               |              |
|                                                 | 32'    | 32h12310004  | 32'h00000000  | 32h02509022  |
| <b>-</b> → /tb_Pipeline/CPU/instr_id            | 32'    | 32'h00000000 | 32'h12310004  | 32'h00000000 |
|                                                 | 6'd0   | 6'd0         | 6'd4          | ,6'd0        |
| -/-/ /tb_Pipeline/CPU/funct                     | -6'd27 | 6'd0         | 6'd4          | ,6'd0        |
| <b>IIIIIIIIIIIII</b>                            | 6'd0   | 6'd0         |               | 6'd4         |
| <b></b> - /tb_Pipeline/CPU/rs                   | -5'd14 | 5'd0         | -5'd15        | ,5'd0        |
| <b>IIIIIIIIIIIII</b>                            | -5'd16 | 5'd0         | -5'd15        | ,5'd0        |
| <b>x</b> − <b>/</b> /tb_Pipeline/CPU/rd         | -5'd14 | 5'd0         |               |              |
| <b>x</b> − <b>/</b> /tb_Pipeline/CPU/shamt      | 5'd0   | 5'd0         |               |              |
| <b>Ⅲ</b> → /tb_Pipeline/CPU/shamt_EX            | 5'd0   | 5'd0         |               |              |
| <b>I</b> → /tb_Pipeline/CPU/immed               | -16    | 16'd0        | 16'd4         | (16'd0       |
| <b>x y tb_Pipeline/CPU/extend_immed</b>         | -32    | 32'd0        | 32'd4         | 32'd0        |
| +-/ /tb_Pipeline/CPU/b_offset                   | -32    | 32'd0        | 32'd16        | ,32'd0       |
| <b>∓</b> - <b>√</b> /tb_Pipeline/CPU/jumpoffset | -26    | 26'd0        | -26'd30343164 | 26'd0        |
| <b>∓</b> - <b>√</b> /tb_Pipeline/CPU/rt_ex      | 5'd0   | 5'd15        | ,5'd0         | /-5'd15      |
| +-/ /tb_Pipeline/CPU/rd_ex                      | 5'd0   | 5'd0         |               |              |
| <b>II</b> - <b>√</b> /tb_Pipeline/CPU/MultOut   | 64'dx  |              |               |              |
| <b>II</b> - <b>/</b> /tb_Pipeline/CPU/HiOut     | 32'dx  |              |               |              |
| <b>II</b> → /tb_Pipeline/CPU/LoOut              | 32'dx  |              |               |              |
| <b>II</b> → /tb_Pipeline/CPU/unsign_immed       | 32'    | 32'd0        | 32'd4         | ,32'd0       |
| +- /tb_Pipeline/CPU/extended_immed_id           | -32    | 32'd0        | 32'd4         | ,32'd0       |
| <b>II</b> → /tb_Pipeline/CPU/extended_immed_ex  | 32'd0  | 32'd0        |               | ,32'd4       |
| <b>II</b> → /tb_Pipeline/CPU/rfile_wn           | 5'd0   | 5'd15        | ,5'd0         | 5'dX         |
| +                                               | 32'd1  | 32'd0        | 32'd2         | ,32'd0       |
| +- /tb_Pipeline/CPU/rfile_rd2                   | 32'd1  | 32'd0        | 32'd2         | ,32'd0       |
| +-/ /tb_Pipeline/CPU/rfile_wd                   | 32'd0  | 32'd0        |               | 32'd256      |
| +                                               | 32'd0  | 32'd0        |               | (32'd2       |
| +-/ /tb_Pipeline/CPU/alu_out                    | 32'd0  | 32'd2        | 32'd0         | (32'd0       |
| +-/ /tb_Pipeline/CPU/b_tgt_ex                   | -32    | 32'd8        | 32'd28        | 32'd16       |
| +-/ /tb_Pipeline/CPU/pc_next                    | 32'd80 | 32'd12       | 32'd28        | 32'd32       |
| +-/ /tb_Pipeline/CPU/pc_jump                    | 32'd80 | 32'd12       | 32'd28        | 32'd32       |
| +-/ /tb_Pipeline/CPU/pc                         | 32'd76 | 32'd8        | 32'd12        | 32'd28       |
| +- /tb_Pipeline/CPU/pc_incr                     | 32'd80 | 32'd12       | 32'd16        | 32'd32       |

3.

// sub \$s2(18), \$s0(16,1), \$s2(18,3)

22

90

50

02

// nop

00

```
00
```

// nop

第一個 cycle 先 fetch sub 指令。



第二個 cycle 會將指令解碼,找到 rs、rt 的位置, rdl、rd2 為暫存器的值。並 fetch nop 指令。



第三個 cycle 會將 rdl、rd2 放入 ALU 進行運算,得出2。

| <b>∓</b> - <b>√</b> /tb_Pipeline/CPU/alu_out | 32'd0  | 32'd0   | 32'd0         | (32'd2 |
|----------------------------------------------|--------|---------|---------------|--------|
| +                                            | 32'd40 | 32'd16  | -32'd114520   | 32'd36 |
| <b>-</b> → /tb_Pipeline/CPU/pc_next          | 32'd44 | 32'd32  | 32'd36        | 32'd40 |
|                                              | 32'd44 | 32'd32  | 32'd36        | 32'd40 |
| +                                            | 32'd40 | 32'd28  | 32'd32        | 32'd36 |
| +                                            | 32'd44 | 32'd32  | 32'd36        | 32'd40 |
|                                              | 32'dx  |         |               |        |
|                                              | 32'd0  | 32'd0   | 32'd21119112  | 32'd0  |
|                                              | 32'd44 | 32'd32  | 32'd36        | 32'd40 |
|                                              | 32'd0  | 32'd0   | 32'd0         | 32'd2  |
|                                              | 32'd2  | 32'd0   |               |        |
|                                              | 32'd0  | 32'd2   | 32'd0         |        |
|                                              | 32'dx  | 32'd256 | ightharpoonup |        |
| -/// /tb_Pipeline/CPU/rfile_rd1_ex           | 32'd0  | 32'd2   | 32'd0         | 32'd3  |
|                                              | 32'd0  | 32'd2   | 32'd0         | 32'd1  |

第四個 cycle,由於 R-type 不需要經過 data memory,但還是需要傳遞。

第五個 cycle,要將 ALU 計算完的值 write back to rd,這時 rd 暫存器的位置為 18,值為 2。

| +-/> /tb_Pipeline/CPU/alu_out_mem   | 32'd3  | 32'd0   |               |       | (32'd2 | 32'd0  |
|-------------------------------------|--------|---------|---------------|-------|--------|--------|
| +-/-/ /tb_Pipeline/CPU/alu_out_wb   | 32'd0  | 32'd2   | 32'd0         |       |        | (32'd2 |
| // /tb_Pipeline/CPU/dmem_rdata_wb   | 32'dx  | 32'd256 | $\Rightarrow$ |       |        |        |
| +-/-/ /tb_Pipeline/CPU/rfile_rd1_ex | 32'd0  | 32'd2   | 32'd0         | 32'd3 | 32'd0  |        |
| + / /tb_Pipeline/CPU/rfile_rd2_ex   | 32'd0  | 32'd2   | 32'd0         | 32'd1 | 32'd0  |        |
| + / /tb_Pipeline/CPU/rfile_rd2_mem  | 32'd1  | 32'd0   | 32'd2         | 32'd0 | 32'd1  | 32'd0  |
| #-// /tb_Pipeline/CPU/rfile_wn_mem  | -5'd15 | 5'd0    | 5'dX          | 5'd0  | -5'd14 | ,5'd0  |
| // /tb_Pipeline/CPU/rfile_wn_wb     | 5'd0   | 5'd15   | 5'd0          | 5'dX  | 5'd0   | [5'd18 |

4.

// j 13

0D

00

00

80

第一個 cycle fetch jump 指令,第二個 cycle 將 jumpoffset 與 pc+4[31:28]concat,得出 jump\_addr=52,同時 control Unit 會傳出 jump 指令給 jumpMUX 去選擇,最後將 pc\_next 設為 52。

|                                     | 1'd0  |               |               |
|-------------------------------------|-------|---------------|---------------|
| /tb_Pipeline/CPU/rst                | 1'd0  |               |               |
| <u>→</u> /tb_Pipeline/CPU/instr     | 32'   | 32'h0800000d  | (32'h00000000 |
| <u>→</u> /tb_Pipeline/CPU/instr_id  | 32'   | 32'h02308820  | 32'h0800000d  |
| /tb_Pipeline/CPU/pc_next            | 32'dx | 32'd48        | (32'd52       |
| /tb_Pipeline/CPU/pc_jump            | 32'dx | 32'd48        | (32'd52       |
| <u>→</u> /tb_Pipeline/CPU/pc        | 32'dx | 32'd44        | ,32'd48 ←     |
| → /tb_Pipeline/CPU/jumpoffset       | 26'dx | -26'd30373856 | 26'd13        |
| /tb_Pipeline/CPU/Jump               | 1'dx  |               | اسسا الله     |
| /tb_Pipeline/CPU/JumpRegister       | 1'dx  |               |               |
| <u>→</u> /tb_Pipeline/CPU/jump_addr | 32'   | 32'd12722304  | (32'd52       |

# 五、結論

## 完整波型圖:



# 各組員分工方式與負責項目:

# (1) 分工方式:

組員討論寫法後,一人寫一支程式,其他人透過加註解及撰寫書面報告 的方式理解程式,為求所有人都理解程式內容。

#### (2) 負責項目:

羅海綺:書面報告(驗證程式)、畫圖、部分 module

黄乙家: mips\_pipeline、串接所有程式、debug

林雨臻:書面報告(模組說明)、部分 module

#### 心得感想:

這次的 project 要實作 MIPS 5-Stage Pipeline Processor ,此次的架構是基於期中所寫的模組做擴充而完成的,本來我們認為應該只需要多寫一些串接各階段訊號的 module 再加一個統整的 module 就可以完成了,但實際寫後卻發現其實並沒有想像中的那麼簡單,因為課本中的圖並沒有完整畫出所有指令的訊號傳遞方法,尤其是我們這屆的特殊指令 jr 跟 andi 因為之前對他們的使用並不了解,因此我們需要上網查其他架構圖,再逐一推算出指令的傳遞路線跟每個 signal 的值 。

在驗證波形圖時,展開後那一長串的訊號常常令我們看的眼花撩亂,且也常會發現有線路少傳遞或者指令進行了不對的運算,而此時就需要回去將相關連的 module 都再看過一次尋找錯誤的來源,或者再加入少傳遞的訊號,並將那部分指令的內容補齊,且因為電路是同步運行的,因此雖然不是每到指令都會用到所有 signal,但他們卻會在電路中被同步改變,在 debug 時要回來對訊號時,就要顧及出現錯誤的地方可能是之前的哪道指令造成的。

這次的 project 遇到 hazard 問題時,雖然只需要使用軟體解法就好,但因為我們一開始以為要需要硬體解法,因此多繞了不少彎路,此外我們還發現儘管已經加入 nop 進 instr 了,但執行乘法器時乘數跟被乘數的值卻會被 nop 蓋掉,發生 data hazard ,這才發現期中時所寫的乘法器除了最初發現的不會被重置的問題之外,還需要將 counter 寫入乘法器中,使得 32 次運算都直接在乘法器中進行就好,否則在訊號傳遞的過程中因為接收到新的值(nop)RN1 跟 RN2 都會被改成 0。

此次的 project 使我們學習到了很多,雖然並沒有實作硬體解 hazard 的方法,但卻還是具有一定的難度,但不得不說,成功完成後的成就感會讓我們覺得自己的努力並沒有白費。