# Tutorium zur Vorlesung: Einführung in die moderne Digitalelektronik

Blockveranstaltung im Sommersemester 2021





#### Euer Tutor: Daniel Baur



- Arbeitsgruppe: Astroteilchenphysik (Schumann & Fischer)
- E-Mail: daniel.baur@physik.uni-freiburg.de
- Hausruf: +49 761 203-5694
- Büro: Physik-Hochhaus, Zimmer 607



# Einführung in die moderne Digitalelektronik: Übungen

- Formalia & Stuff
- Lötpraxis
- Boolsche Algebra
- Einführung in die FPGA-Programmierung
- Einführung in die Mikrocontroller-Programmierung





#### Formalia

- Leistung:
  - 5 ECTS (Studienleistung): Teilnahme +Kurzvortrag
  - 7 ECTS (Prüfungsleistung): Teilnahme +Kurzvortrag +Prüfung
- Covid-19  $\Rightarrow$  Sitzplätze beibehalten +MNS
- Unterlagen: ILIAS-Kursseite

### Literaturempfehlungen

- Grundlagen: Klaus Urbanski et al.: Digitaltechnik (7. Auflage)
- Ergänzung:
  - Crash Course: Computer Science
  - PowerCert Animated Videos

# Zeitplan der Übungen

VHDL +Talks

Thema

| Datum | 26.07. (Mo)               | 27.07. (Di)        | 28.07. (Mi)        | 29.07. (Do)        | 30.07. (Fr)        |
|-------|---------------------------|--------------------|--------------------|--------------------|--------------------|
| Wo    | PhyHH, 1.                 | CIP 2              | CIP 2              | CIP 2              | CIP 2              |
| Wann  | St.<br>14:15h -<br>15:45h | 13:00h -<br>15:15h | 13:00h -<br>15:15h | 13:00h -<br>15:15h | 13:00h -<br>15:15h |
|       | 1                         |                    |                    |                    |                    |

| Wann  | 14:15h -<br>15:45h | 13:00h -<br>15:15h | 13:00h -<br>15:15h | 13:00h -<br>15:15h | 13:00h -<br>15:15h |
|-------|--------------------|--------------------|--------------------|--------------------|--------------------|
| Thema | Lötpraxis          | Bool               | VHDL               | VHDL               | VHDL               |
| Datum | 02.08. (Mo)        | 03.08. (Di)        | 04.08. (Mi)        | 05.08. (Do)        | 06.08. (Fr)        |
| Wo    | CIP 2              |
| Wann  | 13:00h -           | 13:00h -           | 13:00h -           | 14:00h -           | 13:00h -           |

|       | Lotpiaxis          | 2001               | VIIDE              | VIIDE              | VIIDE              |
|-------|--------------------|--------------------|--------------------|--------------------|--------------------|
| Datum | 02.08. (Mo)        | 03.08. (Di)        | 04.08. (Mi)        | 05.08. (Do)        | 06.08. (Fr)        |
| Wo    | CIP 2              |
| Wann  | 13:00h -<br>15:15h | 13:00h -<br>15:15h | 13:00h -<br>15:15h | 14:00h -<br>16:15h | 13:00h -<br>16:00h |

Arduino

+Talks

**VHDL** 

+Talks

Arduino

+Talks

Arduino

## Kurzvorträge

| 02.08. (Mo)                       | 03.08. (Di)                          | 04.08. (Mi)            | 05.08. (Do)                        |
|-----------------------------------|--------------------------------------|------------------------|------------------------------------|
| JONATHAN<br>FDM-3D-Druck          | CHRISTOPH Turing-Maschine            | SINO<br>DAC            | DANIEL<br><i>Krypto Currency</i>   |
| CLEMENS<br>GBC-<br>Programmierung | MATHIS<br>Tonerzeugung im<br>C64     | Lysander<br><i>ADC</i> | JOHANNES<br><i>PS-Kopierschutz</i> |
|                                   | ANDREAS<br>Logikchip-<br>Herstellung |                        |                                    |
|                                   |                                      |                        |                                    |



## Schaltplan: Astabile Kippstufe



#### Elektrische Widerstände: Farbcode



Einführung in die FPGA-Programmierung

## VHDL Entwicklungsprozess

- $\blacksquare$  digitale Hardware  $\rightarrow$  *Modul* 
  - Bibliotheken
  - entity
  - architecture
- Softwaretest  $\rightarrow$  *Testbench*
- Prozess:  $Simulation \leftrightarrow Synthese$



#### VHDL-Modul: and-Gate

library ieee;

```
use ieee.std logic 1164.all;
entity and 2 is
   port (a : in std_logic;
         b : in std_logic;
         q : out std_logic);
end:
architecture behave of and 2 is
begin
   q \le a and b:
end;
```

Bibliotheken

entity

architecture

# Nebenläufigkeit (Concurrency)

stackoverflow

## Die Stoppuhr: Arbeitsteilung

- je Aufbereitung mind. eines VHDL-Moduls
- Erklärung für die Gruppe
- gemeinsame Realisierung der Stoppuhr

| SS LED Display               | BCD Zähler                     | Taktskalierung                |
|------------------------------|--------------------------------|-------------------------------|
| Mathis<br>Jonathan<br>Daniel | Clemens<br>Andreas<br>Johannes | Lysander<br>Christoph<br>Sino |

## Take Home Messages

- Lötübung → Astabile Kippstufe
- lacksquare Boolsche Algebra ightarrow logische Gleichungen
- FPGA → VHDL-Entwicklungsprozess & -Stoppuhrprojekt
- lacktriangleright Mikrocontroller o Arduinoprogrammierung

## Vielen Dank für Eure Aufmerksamkeit!

Feedback  $\rightarrow$ 

