# 深圳大学实验报告

| 课程名称:       | 硬件描述语言及数字系统设计                             |
|-------------|-------------------------------------------|
| 实验项目名称:     | 实验二 流水灯设计                                 |
| 学院 <u>:</u> | 医学院                                       |
| 专业 <u>:</u> | 生物医学工程                                    |
| 指导教师:       | 但果、董磊                                     |
| 报告人:陈焕鑫     | _学号 <u>: 2016222042</u> 班级: <u>生工 2 班</u> |
| 实验时间:       | 2018.10.10                                |
| 实验报告提交时间    | II:2018.10.24                             |

#### 一、实验平台:

安装了 ISE 软件的 PC 计算机 硬件描述语言及数字系统设计实验平台 JTAG 下载线

#### 二、实验目的:

当你完成整个项目之后,你将会学会一下内容: 时序电路的描述方法(学习时注意与组合电路的区别) 如何将时钟进行分频 项层模块调用底层模块

#### 三、实验内容:

用 VHDL 代码描述一个分频电路(系统时钟为 50MHz) 基于分频电路子模块,用 VHDL 代码编写一个 4 位流水灯程序 编写测试激励(仿真代码),对编译好的 4 位流水灯程序进行仿真调试 编写引脚约束文件,用 ISE 软件生成.bit 文件,下载到硬件描述语言及数字系统设计实 验平台进行板级验证

#### 四、实验原理:

流水灯的工作过程就是四个 LED 发光二级管(LD7~LD4)依次点亮、熄灭,形成流水状。具体来说,就是先让最左边的一个 LED 点亮,等待一小段时间后熄灭,再让第二个 LED 点亮,等待一小段时间后熄灭,如此类推,当最边的 LED 熄灭后,再点亮最左边的第一个 LED,形成循环,现象如流水状,如图 4-1 所示。



图 4-1 流水灯工作过程

需要说明的是,硬件描述语言及数字系统设计实验平台的系统时钟的频率是 50MHz,流水灯是呀需要的时钟频率一般都比较低,如果流水灯 1s 移动一位,那么久需要 1Hz 的时钟,因此就需要对高频率的时钟进行分频,产生低频率的时钟。

分频是指将一个高频信号的频率降低为原来的 1/N,就叫 N 分频。如吧 50MHz 的信号 2 分频得到 25MHz 的信号,5 分频得到 10MHz 的信号,10 分频得到 5MHz 的信号。

图 4-2 所示的是将一个周期为 T 的高频率时钟进行分频,产生周期为 2,mT 的低频率时钟,也就是进行 2m 分频。



图 4-2 2m 分频波形图

### 五、实验方法步骤及 VHDL 代码:

根据分频原理进行代码设计,设计一个产生 1Hz 的时钟信号。 具体的 VHDL 代码如下所示:

-----

--模块名称: clk\_gen\_1hz

--摘要提示:

--当前版本: 1.0.0

--模块作者:

--完成日期: 20XX 年 XX 月 XX 日

--内容提要: --需要注意:

\_\_\_\_\_\_

--取代版本:

--模块作者:

--完成日期:

--修改内容:

--修改文件:

\_\_\_\_\_

```
library ieee;
```

```
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
```

-----ENTITY DECLARATION------

```
entity clk_gen_1hz is
generic(
 CNT MAX : integer := 50000000; --计数的最大值
CNT HALF: integer := 25000000 -- 计数最大值的一半
);
port(
  rst_n_i : in std_logic; --复位信号输入端口
 clk_i : in std_logic; --时钟信号输入端口 clk_o : out std_logic --时钟信号输出端口
  );
end clk_gen_lhz;
-----ARCHITECTURE STRUCTURAL------
architecture rtl of clk_gen_1hz is
 signal s cnt : integer range 0 to CNT MAX := 0;
begin
 process(clk i, rst n i, s cnt) --进程内的代码顺序执行
 begin
  if(rst n i = '0') then --复位信号优先级别较高
   s cnt <= 0;
   clk o <= '0';
  elsif rising edge(clk i) then --每来一个时钟信号上升沿
   if (s_cnt = CNT_MAX) then --计数到最大值时
                     --重新升始计数
--时钟输出信号拉低
     s cnt <= 0;
     clk o <= '0';
    elsif (s cnt = CNT HALF) then -- 计数到一半时
    s_cnt <= s_cnt + 1; --计数值加 1
     clk_o <= '1';
                             --时钟输出信号拉高
    else
     s_cnt <= s_cnt + 1; --计数值加 1
    end if;
  end if;
 end process;
end rtl;
```

```
计数器模块,每接收到一次时钟信号就计数一次,计数器在"00"到"11"之间反复循环。
--模块名称: counter
--摘要提示:
--当前版本: 1.0.0
--模块作者:
--完成日期: 20xx 年 xx 月 xx 日
--内容提要:
--需要注意:
--模块作者:
--完成日期:
--修改内容:
--修改文件:
library ieee;
use ieee.std logic 1164.all;
use ieee.std logic unsigned.all; --使用该包集可以实现 std logic vector 四则运算
-----ENTITY DECLARATION-----
entity counter is
  port(
    clk_i : in std_logic; --时钟信号输入端
    rst n i : in std logic; --复位信号输入端
    c out : out std logic vector(1 downto 0) --结果输出端
  );
end counter;
-----ARCHITECTURE STRUCTURAL-----
architecture rtl of counter is
  signal s_cnt : std_logic_vector(1 downto 0);
begin
  process(rst n, clk i)
  begin
     if(rst n i = '0')then
       s cnt <= "00"; --复位信号有效的情况下,计数值为 0
     elsif rising edge(clk i)then --每来一个上升沿
        s cnt <= s cnt + "01"; --计数值就加1
     end if;
     c out <= s cnt; --输出结果
  end process;
end rtl;
```

```
选择器模块,可以根据计数器输出不同的结果来采取不同的输出控制 LED 的不同状态。
--模块名称: mux4
--摘要提示:
--当前版本: 1.0.0
--模块作者:
--完成日期: 20xx 年 xx 月 xx 日
--内容提要:
--需要注意:
--取代版本:
--模块作者:
--完成日期:
--修改内容:
--修改文件:
library ieee;
use ieee.std logic 1164.all;
use ieee.std logic arith.all;
use ieee.std logic unsigned.all;
-----ENTITY DECLARATION------
entity mux4 is
  port(
     sel i : in std logic vector(1 downto 0); --输入端
    y_o : out std_logic_vector(3 downto 0) --输出端
  );
end mux4;
    ----- STRUCTURAL-----
architecture rtl of mux4 is
begin
  process(sel_i)
  begin
     case sel_i is
        when "00" => y_o <= "1110"; --第四个 LED 点亮
        when "01" => y o <= "1101"; --第三个 LED 点亮
        when "10" => y o <= "1011"; --第二个 LED 点亮
        when "11" => y_o <= "0111"; --第一个 LED 点亮
        when others => y o <= "1111";--其他情况下全灭
```

```
end case;
  end process;
end rtl;
 该文件通过编写程序调用上面编写的时钟模块,计数器模块和选择器模块,将这些模
块例化来实现 LED 流水灯的功能。
--模块名称: water led
--摘要提示:
--当前版本: 1.0.0
--模块作者:
--完成日期: 20xx 年 xx 月 xx 日
--内容提要:
--需要注意:
--取代版本:
--模块作者:
--完成日期:
--修改内容:
--修改文件:
library ieee;
use ieee.std_logic_1164.all;
-----ENTITY DECLARATION-----
entity water_led is
 port(
    clk_50mhz_i : in std_logic; --系统时钟输入端
    rst n i : in std logic; --复位信号输入端
    water_led_o: out std_logic_vector(3 downto 0) --LED 输出端
  );
end water_led;
-----ARCHITECTURE STRUCTURAL-----
architecture rtl of water led is
component clk_gen_1hz is --声明 1Hz 时钟信号发生器
  port(
 rst_n_i : in std_logic;
 clk i : in std logic;
  clk o : out std logic
end component;
```

```
component counter is --声明计数器
  port(
     clk i : in std logic;
     rst_n_i : in std_logic;
      c out : out std logic vector(1 downto 0)
   );
end component;
component mux4 is --声明选择器
  port(
     sel i : in     std logic vector(1 downto 0);
     y_o : out std_logic_vector(3 downto 0)
   );
end component;
signal s_lhz_o : std_logic;
signal s signal o : std logic vector(1 downto 0);
begin
  U1 : clk gen 1hz
    port map(
     rst n i => rst n i,
     clk_i => clk_50mhz_i,
     clk_o => s_1hz_o
     );
   U2 : counter
    port map(
     clk_i => s_1hz_0,
     rst_n_i => rst_n_i,
     c_out => s_signal_o
    );
   U3 : mux4
    port map(
     sel_i => s_signal_o,
     y_o => water_led_o
    );
end rtl;
```





#### 2、电路仿真

测试激励 Test Bench 代码如下:

\_\_\_\_\_

--模块名称: water\_led\_tb

--摘要提示:测试激励 --当前版本: 1.0.0

--模块作者:

--完成日期: 2018年9月19日

--内容提要:--需要注意:

-----

--取代版本:

--模块作者:

--完成日期:

--修改内容:

--修改文件:

\_\_\_\_\_\_

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY water led tb IS
END water led tb;
ARCHITECTURE behavior OF water led tb IS
   -- Component Declaration for the Unit Under Test (UUT)
   COMPONENT water led
   PORT (
       clk 50mhz i : IN std logic;
       rst n i : IN std logic;
       water led o : OUT std logic vector(3 downto 0)
      );
   END COMPONENT;
  --Inputs
  signal clk 50mhz i : std logic := '0';
  signal rst n i : std logic := '0';
   --Outputs
  signal water led o : std logic vector(3 downto 0);
  -- Clock period definitions
  constant clk_50mhz_i_period : time := 10 ns;
BEGIN
  uut: water led PORT MAP (
        clk 50mhz i => clk 50mhz i,
        rst n i => rst n i,
        water_led_o => water_led_o
      );
  clk 50mhz i process :process
  begin
      clk 50mhz i <= '0';
      wait for clk 50mhz i period/2;
      clk 50mhz i <= '1';
      wait for clk 50mhz i period/2;
  end process;
  stim_proc: process
  begin
     wait for 100 ns;
     wait for clk 50mhz i period*10;
      rst n i <= '0';
      wait for 500 ns;
      rst n i <= '1';
     wait;
  end process;
```

#### END; 仿真结果如下图所示: rst 为 0 时,只有第一个 LED 灯被电路 Value rst\_n\_i water\_led\_o[3:0] 🖟 clk\_50mhz\_i\_period 10000 ps rst 为 1, 选择器输出 1110: Value Name 0 s | 1 s | 2 s 1 clk\_5 0 U rst\_n 1 wate 1110 1110 1101 1011 0111 1110 1 clk\_5 20000 20000 ps rst 为 1, 选择器输出 1101: 0.750000000000 s Name Value 0 в 1 clk\_5 0 Tarst\_n 1 1110 **wate** 1101 1101 1011 0111 1110 🖟 clk\_5 20000 20000 ps rst 为 1, 选择器输出 1011: 1.760000000000 s Name Value U clk\_5 ₩ rst\_n 1 wate 1011 1110 1101 0111 1110 1011 ☐ clk\_5 20000 20000 ps rst 为 1, 选择器输出 0111: 2.740000000000 s Name Value 0 5 | 1 5 | 2 5 | 3 5 U clk\_5 la rst\_n 1 **W** wate 0111 1110 1101 1011 0111 1110 🖫 clk\_5 20000 ps 20000

# 七、FPGA 板级验证及结果分析 1、在工程中加入引脚约束文件,代码如下 ##-----##模块名称: water led.ucf ##摘要提示: ##当前版本: 1.0.0 ##模块作者: ##完成日期: 20XX 年 XX 月 XX 日 ##内容提要: ##需要注意: ##取代版本: ##模块作者: ##完成日期: ##修改内容: ##修改文件: Net "clk\_50mhz\_i" LOC=P129; #系统时钟,50MHz Net "rst\_n\_i" LOC=P85; #复位按键,BUT0 Net "water\_led\_o<3>" LOC=P103; #分别连接到四盏 LED 灯 Net "water led o<2>" LOC=P98; Net "water led o<1>" LOC=P105; Net "water led o<0>" LOC=P104;

综合之后生成 bit 文件烧进实验箱中观察到如下图所示的现象: rst 为 1,选择器输出 1110:



rst 为 1,选择器输出 1101:



rst 为 1, 选择器输出 1011:



#### rst 为 1,选择器输出 0111:



当按下复位按键时,也就是 rst 为 0 时,现象与仿真结果一致,输出为 1110:



## 实验总结:

通过这次实验的学习,我学会了利用 FPGA 芯片的 50MHz 的时钟来产生自己需要的时钟信号,即掌握了分频的方法。同时,我还学会了编写计数器和选择器的模块,能够将各种模块例化并使用它们,即顶层模块调用底层模块。最终,实现了使用 50MHz 的时钟信号来产生 1Hz 的时钟信号,控制 LED 灯以 1Hz 的频率改变状态。

| 指导教师批阅意见:            |         |
|----------------------|---------|
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
| 成绩评定:                |         |
| PARTI K.             |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      |         |
|                      | 指导教师签字: |
| 备注:                  | 年 月 日   |
|                      |         |
|                      |         |
| - 1 招生由始孫日武由宏汎署 可担据党 |         |

- 注: 1、报告内的项目或内容设置,可根据实际情况加以调整和补充。
  - 2、教师批改学生实验报告时间应在学生提交实验报告时间后 10 日内。