# Министерство образования Республики Беларусь Учреждение образования БЕЛОРУССКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ИНФОРМАТИКИ И РАДИОЭЛЕКТРОНИКИ

Кафедра электронных вычислительных средств

Лабораторная работа № 1 «Программно-управляемый генератор для модулятора FSK-модема»

Вариант №3

Проверил: Шемаров А.И. Выполнил: ст. гр. 850701 Филипцов Д. А.

## Ход работы

**Цель:** Разработка алгоритма и программы табличного генератора синусоидальных сигналов с управляемой частотой для модулятора FSK-модема на ассемблере процессора TMS320VC5402 и отладка программы на лабораторном макете TMS320VC5402 DSP Starter Kit.

#### Исходные данные

Варианты заданий к лабораторным работам по ППО ВС ч.2

| Вар. | f <sub>d</sub> (Гц) |      |      |       |       |       | V (бод) |     |     |      | f <sub>c</sub> (Гц) |      |      | Δf (Гц) |     | Тест. бита |   | Детектор |      |
|------|---------------------|------|------|-------|-------|-------|---------|-----|-----|------|---------------------|------|------|---------|-----|------------|---|----------|------|
|      | 9000                | 9600 | 9800 | 10000 | 10800 | 11200 | 700     | 800 | 900 | 1000 | 1300                | 1400 | 1500 | 300     | 400 | BITT       | С | Σ        | Ампл |
| 3    |                     |      | 1    |       |       |       | 1       |     |     |      | 1                   |      |      |         | 1   |            | 1 | 1        |      |

Частота дискретизации  $F_d = 39200$ 

Скорость передачи данных V = 700

Средняя частота  $F_{\rm s} = 1300$ 

Отклонение частоты «1» и «0»  $\Delta f = 400$ 

## Программа

```
FD
    .set 39200 ; частота дискретизации 39200
    .set 700 ; скорость 700 бод
V
FS
    .set 1300 ; средняя частота 1300
FDIF .set 400 ; разность частоты 400
    .set FS+FDIF; частота "0"
F0
F1
    .set FS-FDIF ; частота "1"
N
    .set FD/V ; число отсчётов на один бит информации
NOD
    .set 100 ; наибольший общий делитель FD, F0, F1
    .set F0/NOD ; шаг для "0"
S0
    .set F1/NOD ; шаг для "1"
S1
         .set FD/NOD; длина таблицы синуса
SINLEN
DATA .set 0x00FF; исходное число для кодирования
    .mmregs; подключение регистров, отображённых на память
    .def c int00; определение начала программы
     .text; начало области программы
c int00: ; начальная метка программы
         #sint, DP; текущая страница данных
    SSBX SXM ; SXM = 1
    SSBX OVM; OVM = 1
    STM #SINLEN, BK; BK = SINLEN
    STM #sint, AR5; AR5 = addr(sint)
```

```
STM #RES, AR4; AR4 = addr(RES)
    B start
write bit: ; цикл записи одного бита информации
    STM #N-1, AR6 ; AR6 = N-1 (итерация в цикле write loop)
write loop:
         LD *AR5+0%, B; B = \pi namath no adject AR5 utep+ AR0
         STL B, *AR4+; память по адресу AR4++=B
         BANZ write loop, *AR6-; итерация по циклу записи отсчётов
для одного бита
    RET
start:
    ;STM \#S1, AR0 ; AR0 = S1
    ;CALL write bit ; стоповый бит
    ;CALL write bit ; стоповый бит
    ;STM \#S0, AR0 ; AR0 = S0
    ;CALL write bit ; стартовый бит
    LD #110b, A; A = 110b (00000000000000000110)
    SFTA A, 15 ; A << 15
                               (0001100000000000000000)
    ADD #DATA, A; A = A + DATA (0001100000000111111111)
    SFTA A, 3; A << 3
                               (110000000011111111000)
    ADD #11b, A; A = A + 11b (1100000000111111111011)
    ;LD \#DATA, A ; A = DATA
    ;STM \#15, AR7 ; AR7 = 16-1
    STM \#20, AR7; AR7 = 21-1
bit loop: ; цикл по битам в байте
    SFTA A, -1 ; логический сдвиг A вправо (занесение младшего бита
в C)
    STM \#S0, AR0 ; AR0 = S0
    XC 2, C ; если C = 1, тогда выполним следующую инструкцию (2
слова)
    STM \#S1, AR0 ; AR0 = S1
    CALL write bit
    BANZ bit_loop, *AR7-; возврат в цикл по байту
```

3

```
;STM #S1, AR0 ; AR0 = S1
;CALL write_bit

NOP
NOP
NOP
NOP
.align ; выравнивание на страницу
.data
.align 512 ; выравнивание для циклической адресация (младшие 9
бит адреса равны 0)
.include "sin392.tab" ; подключение таблицы синусов
RES .space N*16*16+N*16*5 ; результирующая запись (размер указан в битах)
```

### Результат выполнения программы



#### Вывод

Был разработан алгоритм и реализован код программы табличного генератора синусоидальных сигналов с управляемой частотой для модулятора FSK-модема на ассемблере процессора TMS320VC5402.