#### PROVA FINALE

### PROGETTO RETI LOGICHE



Marco D'Antini Codice persona 10603556

Reti Logiche Anno 2020/2021

Professore: William Fornaciari

# Indice

| <ul> <li>Specifiche del progetto</li> </ul> | pag. 3 |
|---------------------------------------------|--------|
| <ul> <li>Scelte progettuali</li> </ul>      | pag. 4 |
| <ul> <li>Risultati Sintesi</li> </ul>       | pag. 7 |
| <ul><li>Testing</li></ul>                   | pag. 8 |
| <ul> <li>Conclusioni</li> </ul>             | pag. 9 |

## SPECIFICA PROGETTO

Il progetto è ispirato al metodo di equalizzazione dell'istogramma in un' immagine. Metodo utilizzato per ricalibrare il contrasto di un'immagine quando essa appare troppo omogenea nella distribuzione dei colori.

In questa versione è stato sviluppato un algoritmo in versione semplificata applicabile a immagini di dimensione massima 128x128 pixel e scala di colori da massimo 256 livelli.

#### L'algoritmo è così implementato:

- DELTA\_VALUE = MAX\_PIXEL\_VALUE MIN\_PIXEL\_VALUE
- SHIFT LEVEL = (8 FLOOR(LOG2(DELTA VALUE +1)))
- TEMP PIXEL = (CURRENT PIXEL VALUE MIN PIXEL VALUE) << SHIFT LEVEL
- NEW\_PIXEL\_VALUE = MIN( 255, TEMP\_PIXEL)

#### La memoria utilizzata per memorizzare l'immagine è così strutturata:

| Valore<br>grandezza<br>colonna | Valore<br>grandezza<br>riga | Input<br>primo<br>pixel |                   | Input<br>ultimo<br>pixel | Output primo pixel                        |  | Output<br>ultimo<br>pixel |
|--------------------------------|-----------------------------|-------------------------|-------------------|--------------------------|-------------------------------------------|--|---------------------------|
| [0]                            | [1]                         | [2]                     | [2+(N_COL*N_RIG)] |                          |                                           |  |                           |
|                                | I<br>I                      | I<br>I                  | I<br>I            | 1                        | Figura 1: raffigurazione i mpiego memoria |  |                           |

Inoltre sono presenti dei segnali funzionali che implementano la funzione di avvio del processo (i\_start), di fine elaborazione (o\_done) e di reset del modulo che lo riporta allo stato iniziale dell'esecuzione (i\_rst);

Il modulo può elaborare più immagini in successione ma solamente in modo sequenziale.

Il modulo parte con un segnale START a valore '1' e quando termina l'esecuzione il segnale DONE sarà '1', ciò dovrà far scendere START a '0'. L'esecuzione non potrà ripartire fin quando anche il segnale DONE assumerà nuovamente il valore '0'.

### SCELTE PROGETTUALI

Nella fase iniziale di progettazione la mia strategia è stata realizzare su carta e penna la macchina che descrive gli stati di elaborazione del circuito. Infatti l'approccio utilizzato è il Behavioural, con cui ho iniziato a riportare gli stati realizzati dalla carta al codice.

In maniera grossolana ho individuato 4 macrostati. Questi sono:



- lettura dei primi due bit e calcolo della grandezza dell'immagine
- un primo ciclo che legge in bit indicati dalla dimensione e individua massimo e minimo valore dei pixel
- calcolo dei parametri del necessari al nuovo valore
- un secondo ciclo che legge nuovamente la i pixel dell'immagine e con il valore finale scrive anche in memoria

Di seguito riporto la raffigurazione degli stati in maniera più dettagliata.



#### Descrizione degli stati:

- WAIT\_START: la macchina è in attesa di un segnale di start per partire. Quando il segnale i\_start = '1' passa allo stato successivo altrimenti in autoanello torna su WAIT\_START. A computazione finita la macchina torna in questo stato e assegno o done = '1';
- **REQ COL:** richiedo dalla memoria il valore della colonna;
- **SAVE\_COL:** salvo nel segnale n\_col il valore richiesto allo stato precedente e richiedo il valore della riga;
- **SAVE\_ROW:** salvo nel segnale n\_row il valore di riga e calcolo il totale dei pixel dell'immagine;
- **CYCLE:** stato che contiene la condizione verso l'interno del ciclo (cycle\_1 per l'individuazione del massimo e minimo valore) e la fine del ciclo;
- **REQ IMG BIT:** internamente al primo ciclo richiedo il valore attuale del pixel;
- **COMP\_MAX:** ricevo il valore richiesto allo stato precedente e comparo con la variabile temporanea max assegnata a 0 inizialmente;
- **COMP\_MIN:** comparo con la variabile temporanea min assegnata a 255 inizialmente e incremento il contatore;
- BACK\_CYCLE: stato ausiliario che salva il contatore e torna al ciclo cycle\_1;
- **DELTA:** calcolo il delta e lo shift\_value operando con un controllo a soglia per il calcolo del log2; quest'ultimo è implementato con un AND logico tra il vettore bit\_shift e un vettore di 8 bit con un solo '1' in posizione diversa ad ogni confronto per ottenere un valore diverso;

- **CYCLE\_2:** stato che contiene la condizione verso l'interno del ciclo (cycle\_2 per il calcolo e la scrittura del nuovo valore pixel) e la fine del ciclo che è anche la fine della computazione del programma;
- **SHIFT\_STATE\_1:** richiedo il valore del pixel della memoria;
- SHIFT\_STATE\_2: calcolo temp min;
- **SHIFT\_STATE\_3:** opero lo shift a sinistra e salvo nella variabile temp\_pixel;
- CALC\_NEW: assegno ad o\_address l'indirizzo di memoria su cui dovrà scrivere, cambio i bit o\_en = '1' e \_we = '1', calcolo il valore del nuovo pixel e lo scrivo in memoria. Infine incremento il contatore;
- BACK\_CYCLE\_2: salvail valore del contatore e torna allo stato cycle\_2;
- DONE: la computazione è finita allora o\_done = '1';
- WAIT\_FOR\_ANOTHER\_START: stato ausiliario che mi riporta a wait\_for\_start se i\_start='0' o rimane su se stesso in autoanello.

# RISULTATI SINTESI



Come anticipato la sintesi del componente non produce errori e la simulazione Post Synthesis functional passa tutti i test elencati precedentemente.

Allego i risultati della sintesi riguardanti i componenti utilizzati ottenuti con il comando report utilization:



Infine allego i risultati di utilizzo temporale ottenuti con il comando report timing:



Da questo dato emerge che il circuito in media utilizza 6ns per commutare tutte le sue porte logiche, ciò vuol dire che per i restanti 4 ns i segnali restano stabili. In base a quanto emerso posso concludere che la frequenza dei 100 MHz è stata rispettata e si potrebbe andare ad una frequenza maggiore.



### **TESTING**

Come testbench iniziale ho utilizzato quello fornito dal professore su Beep. Una volta passato quello ho modificato lo stesso per coprire alcuni casi di interesse quali:

- un'immagine composta da tutti pixel con valore 0;
- una da tutti pixel con valore 255;
- una mista tra 255 e 0.

Successivamente ho utilizzato uno script in Python realizzato da un mio collega per generare casi di test che fornissero immagini di dimensione fino a 128x128.

Ho ottenuto la totalità dei test passati in una batteria di 15'000 casi di test in Behavoiral e post Synthesis functional.

Ho infine ripetuto i test, ma con un testbench che fornisse casi di reset, ottenendo nuovamente la totalità dei test passati.

```
s_read <= true;
wait for c_CLOCK_PERIOD;
s_read <= false;
wait for c_CLOCK_PERIOD;
tb_rst <= '1';
wait for c_CLOCK_PERIOD;
tb_rst <= '0';
wait for c_CLOCK_PERIOD;
tb_start <= '1';
wait for c_CLOCK_PERIOD;
wait until tb_done = '1';
wait for c_CLOCK_PERIOD;
tb_start <= '0';
wait until tb_done = '0';
wait until tb_done = '0';
wait for c_CLOCK_PERIOD;</pre>
```

Figura 8: estratto di codice Testbench

## CONCLUSIONI

A fine del lavoro svolto valuto quest'esperienza molto positivamente.

Ho avuto l'occasione di sperimentare un approccio pratico a ciò che di norma rimane solo teorico.

Grazie all'utilizzo di un applicativo aziendale come Vivado e ad un linguaggio un po' diverso da quelli visti fino ad ora come VHDL ho avuto modo di conoscere una realtà professionale che rappresenta un'altra faccia dell'ingegneria informatica.

In particolare è stato interessante capire cosa c'è dietro al processo di ottimizzazione di un modulo, sia strutturale che temporale, ottenuto tramite il cambio di approccio e le modifiche al codice derivate dall'attività di debug dei segnali in linea temporale, molto diversa da quella vista in altri linguaggi di programmazione.