#### Arhitectura Calculatoarelor

# Oprițoiu Flavius flavius.opritoiu@cs.upt.ro

4 Decembrie 2024 11 Decembrie 2024 18 Decembrie 2024 8 Ianuarie 2025 15 Ianuarie 2025

# Cap. 4 Analiza Funcțională și Sinteza Dispozitivelor de Înmulțire Binară

#### 4.1 - Metode de înmultire

Un înmulțitor calculează produsul  $P = X \cdot Y$ , unde

- operandul X se numește înmulțitor,
- operandul Y se numește deînmulțit

Se consideră operanzii fără semn X și Y, pe 4 biți:

$$X = 11_{(10)} = 1011_{(2)}$$

$$Y = 12_{(10)} = 1100(2)$$

(A): Paper and pencil

#### Investitie hardware:

- ▶ 2 registre pe 4 biţi pentru X şi Y
- sumator multi-operand
- "gating"-ul deînmulţitului

(B): Păstrarea fixă a produselor parțiale

|   |   |   |   | 1 | 1 | 0 | 0 |                  | Y                        |     |
|---|---|---|---|---|---|---|---|------------------|--------------------------|-----|
|   |   |   |   | 1 | 0 | 1 | 1 | $= x_3x_2x_1x_0$ | X                        |     |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |                  | $P_0 := 0$               |     |
|   |   |   |   | 1 | 1 | 0 | 0 |                  | $x_0 Y 2^0$              | +   |
| 0 | 0 | 0 | 0 | 1 | 1 | 0 | 0 |                  | $P_1 := P_0 + x_0 Y 2^0$ |     |
|   |   |   | 1 | 1 | 0 | 0 |   |                  | $x_1 Y 2^1$              | +   |
| 0 | 0 | 1 | 0 | 0 | 1 | 0 | 0 |                  | $P_2 := P_1 + x_1 Y 2^1$ |     |
|   |   | 0 | 0 | 0 | 0 |   |   |                  | $x_2 Y 2^2$              | +   |
| 0 | 0 | 1 | 0 | 0 | 1 | 0 | 0 |                  | $P_3 := P_2 + x_2 Y 2^2$ |     |
|   | 1 | 1 | 0 | 0 |   |   |   |                  | $x_3 Y 2^3$              | +   |
| 1 | 0 | 0 | 0 | 0 | 1 | 0 | 0 |                  | $P_4 := P_3 + x_3 Y 2^3$ | = P |

(B): Păstrarea fixă a produselor parțiale (continuare)

Înmulțirea este realizată printr-o secvență de pași, cu pasul de iterație:

$$P_{i+1} = P_i + x_i \cdot Y \cdot 2^i$$
, pentru  $i \ge 0, P_0 := 0$ 

 $P_i$  este un produs parțial și expresia  $x_i \cdot Y \cdot 2^i$  este un produs de 1 bit.

#### Investitie hardware:

- ▶ 2 registre de 4 biți pentru X și Y
- registru de 8 biți pentru produsele parțiale
- sumator pe 8 biţi
- mecanism de aliniere a produselor de 1 bit

(C): Păstrarea fixă a produselor de 1 bit

(C): Păstrarea fixă a produselor de 1 bit (continuare)

Înmulțirea este realizată printr-o secvență de pași, cu pasul de iteratie:

$$\begin{cases} P_i = P_i + x_i \cdot Y \\ P_{i+1} = P_i \cdot 2^{-1} \end{cases}, \text{ pentru } i \ge 0, P_0 := 0$$

#### Investitie hardware:

- 2 registre de 4 biți pentru X și Y
- registru de 8 biți pentru produsele parțiale cu facilitate de deplasare la dreapta
- sumator pe 4 biţi

Fie X și Y 2 numere fracționare, pe 8 biți, reprezentate în S.-M.

Produsul  $P = X \cdot Y$  este un număr fracționar în SM, pe 16 biți

$$P = p_{15}$$
 .  $p_{14}$   $p_{13}$  ...  $p_2$   $p_1$   $p_0$ 

- ▶ Most Significant Bit (MSB) este semnul:  $p_{15} = x_7 \oplus y_7$
- ▶ părțile de magnitudine ale operanzilor au 7 biți  $\Rightarrow$  magnitudinea produsului va avea 14 biți:  $p_{14}$ ,  $p_{13}$ , ...,  $p_1$
- $\triangleright$  al 16-lea bit este  $p_0$  și are valoarea 0

```
multiplier 2
             declare register A[7:0], Q[7:0], M[7:0], COUNT[2:0];
             declare bus INBUS[7:0], OUTBUS[7:0];
  \begin{array}{ll} \textit{BEGIN}: & \overline{A} := 0, \textit{COUNT} := 0, \\ \textit{INPUT}: & M := \textit{INBUS}; \end{array} \right\} \leftarrow \cdots - \{c_0\}
             Q := INBUS; \langle ---- \{c_1\} \rangle
  TEST1: if Q[0] = 0 then go to RSHIFT,
    \overline{ADD}: \overline{A[7:0]} := \overline{A[6:0]} + M[6:0]; \leftarrow \{c_2\}
 RSHIFT: A[7] := 0, A[6:0].Q := A.Q[7:1],

INCR.: COUNT := COUNT + 1;
             if COUNT7 \neq 1 then go to TEST1,
  TEST2:
            A[7] := Q[0] \text{ exor } M[7], Q[0] := 0; \leftarrow ---- \{c_4\}
    SIGN:
OUTPUT:
            OUTBUS := A; \leftarrow ----- \{c_5\}
             OUTBUS := Q; \leftarrow \{c_6\}
             END:
```



Pseudolimbajul folosit de algoritm:

- 1. declare registers
  - ightharpoonup definește regiștri; specifică ightharpoonup numele, ho I lățimea
  - operatorul de concatenare: •; ex. A[6:0].Q := A.Q[7:1]
- 2. declare bus
  - ► definește magistrale specificând | numele, ŞI
- 3. Executie sincronă:

operații non-conflictuale: executate concurent, separate prin 9

y operații secvențiale: executate secvențial, separate prin [ҙ]

Pseudolimbajul folosit de algoritm (continuare):

- 4. Operatorul de atribuire este [3 = ] și este folosit pentru încărcarea de valori binare în regiștri sau magistrale
  - $\underline{\text{exor}}$  indică o operație cablată: în  $A[7] := Q[0] \underline{\text{exor}} M[7]$  este implementată printr-o poartă EXOR
- 5. Controlul fluxului de executie:

sald neconditionat: go to TEST1 salt conditionat: if Q[0] = 0 then go to RSHIFT

6. Citire/scriere simultană din/în registre:

$$A[7] := Q[0] \xrightarrow{\text{exor}} M[7], Q[0] := 0$$

bit-ul Q[0] este atât citit cât și scris în același ciclu de ceas

#### Elementele platformei HW:

- acumulatorul A: este folosit pentru adunarea produselor de 1-bit la produsul parțial; are facilități de deplasare la dreapta; stochează biții mai semificativi ai produselor parțiale
- registrul înmulțitor Q: încărcat, inițial, cu înmulțitorul X; are facilități de deplasare la dreapta (numele Q provine de la platforma HW specifică împărțirii binare)
- registrul deînmulțit M: stochează deînmulțitul Y;
- sumatorul paralel: pe 7 biți; utilizat pentru adunarea produselor de 1-bit la produsul parțial
- contorul COUNT: păstrează evidența numărului de iterații executate
- ▶ unitatea de control generează semnalele de control (c<sub>0</sub>, ..., c<sub>6</sub>, END) în secvența corectă de execuție a algoritmului

Algoritmul folosește metoda a 3-a de înmulțire (păstrarea fixă a produselor de 1-bit):

$$\begin{cases} P_i = P_i + x_i \cdot Y & \longrightarrow \text{ etichetele TEST1 si ADD} \\ P_{i+1} = P_i \cdot 2^{-1} & \longrightarrow \text{ eticheta RSHIFT} \end{cases}$$

#### Produsele parțiale:

- până la setarea semnului rezultatului, (eticheta SIGN), toate produsele parțiale sunt pozitive, reprezentate în S.-M., independent de semnele operanzilor
- ▶ la începutul algoritmului,  $P_0$  ocupă registrul A ( $P_0 := 0$ )
- ▶ după prima iterație,  $P_1$  ocupă întreg registrul A și MSB-ul lui Q ( $P_1$  este în A[7:0].Q[7])
- ▶ după a doua iterație,  $P_2$  ocupă întreg A-ul și primii 2 MSBs ai lui Q ( $P_2$  este în A[7 : 0].Q[7 : 6])
- ▶ în general,  $P_{i+1}$  ocupă un bit suplimentar în Q la fiecare nouă iterație; aceasta se petrece la eticheta RSHIFT, unde A concatenat cu Q este deplasat la dreapta

În fiecare iterație, registrul Q este deplasat la dreapta:

- la începutul algoritmului, Q[0] conține pe  $x_0$
- b după prima iterație, Q[0] conține pe  $x_1$
- după a doua iterație, Q[0] conține pe  $x_2$
- $\Rightarrow$  în oricare iterație, bitul curent al lui X,  $x_i$ , se află în Q[0]. Acesta este motivul pentru care la TEST1, algoritmul testează bitul Q[0].

#### Sumator paralel:

- pe 7 biți pentru că produsul parțial P<sub>i</sub> și deînmulțitul Y sunt în S.-M. iar în S.-M. adunarea nu poate calcula semnul rezultatului în mod corect
- transportul de ieșire al adunării este stocat în A[7]
  - ► ⇒ se evită *overflow*-ul

#### Contorul:

- numără 7 iteratii:
  - ▶ pentru că magnitudinea înmulțitorului X are o lățime de 7 biți
- ▶ incrementat la eticheta RSHIFT
- > semnalul COUNT7 este activat când conținutul numărătorului este 7 ( $7_{(10)}=111_{(2)}$ )

#### Unitatea de control:

- secvențiază operațiile prin activarea semnalelor de control (c<sub>0</sub>, ..., c<sub>6</sub>, END)
- în fiecare ciclu de tact, cel puțin un semnal de control este activat
- ▶ semnalele de control sunt reprezentate prin linie întreruptă
  - ----
- liniile de date sunt reprezentate prin linie solidă ———

Se consideră operanzii pe 4 biți, în S.-M., fracționari:

$$X = -0.625 = -5 \cdot 2^{-3} = 1.101_{S.-M.}$$
  
 $Y = -0.875 = -7 \cdot 2^{-3} = 1.111_{S.-M.}$ 

Produsul P ai celor 2 operanzi, reprezentat în S.-M., pe 8 biți:

$$P = X \cdot Y = (-5 \cdot 2^{-3}) \cdot (-7 \cdot 2^{-3}) = 35 \cdot 2^{-6}$$
  
= 0.1000110<sub>S.-M.</sub>



Se consideră operanzii pe 4 biți, în S.-M., întregi:

$$X = -6 = 1110._{S.-M.}$$
  
 $Y = +7 = 0111._{S.-M.}$ 

Produsul P ai celor 2 operanzi este obținut ca:

$$P = X \cdot Y = -6 \cdot +7 = -35$$
  
= 10101010. $s.-M$ .



#### 4.3 - Elemente de sinteza unitătilor de control

Ordinograma algoritmului de înmulțire binară secvențială în S.-M.:



- 4.3 Elemente de sinteza unităților de control (contin.)
  - (A): Metoda tabelului de stare
  - (B): Metoda One Hot
  - ▶ utilizează câte un element de stocare pentru fiecare stare
    - ▶ la orice moment de timp, doar un element de stocare este activ ⇒ acel element se spune că este "hot"

Se vor utiliza bistabile de tip D:



**Note**: lesirea bistabilelor este notată B pentru a evita suprapunerea cu biți ai registrului Q.

B): Metoda One Hot (continuare)

Fiecare stare are asociat un bistabil  $\Rightarrow$  sunt folosite 8 variabile de stare:  $B_0$ ,  $B_1$ ,  $B_2$ ,  $B_3$ ,  $B_4$ ,  $B_5$ ,  $B_6$ ,  $B_7$ ; codificarea stării este prezentată în tabelul următor:

| State                 | B <sub>7</sub> | $B_6$ | $B_5$ | B <sub>4</sub> | $B_3$ | $B_2$ | $B_1$ | $B_0$ |
|-----------------------|----------------|-------|-------|----------------|-------|-------|-------|-------|
| $S_0$                 | 0              | 0     | 0     | 0              | 0     | 0     | 0     | 1     |
| $S_1$                 | 0              | 0     | 0     | 0              | 0     | 0     | 1     | 0     |
| $S_2$                 | 0              | 0     | 0     | 0              | 0     | 1     | 0     | 0     |
| <i>S</i> <sub>3</sub> | 0              | 0     | 0     | 0              | 1     | 0     | 0     | 0     |
| <i>S</i> <sub>4</sub> | 0              | 0     | 0     | 1              | 0     | 0     | 0     | 0     |
| $S_5$                 | 0              | 0     | 1     | 0              | 0     | 0     | 0     | 0     |
| $S_6$                 | 0              | 1     | 0     | 0              | 0     | 0     | 0     | 0     |
| <i>S</i> <sub>7</sub> | 1              | 0     | 0     | 0              | 0     | 0     | 0     | 0     |

B): Metoda One Hot (continuare)

| Ecuații de feedback                                                                                                           | Ecuații de ieșire |
|-------------------------------------------------------------------------------------------------------------------------------|-------------------|
| $D_0 = B_0 \cdot \overline{BEGIN} \ \underline{or} \ B_7$                                                                     | $c_0 = B_1$       |
| $D_1 = B_0 \cdot BEGIN$                                                                                                       | $c_1 = B_2$       |
| $D_2 = B_1$                                                                                                                   | $c_2 = B_3$       |
| $D_3 = B_2 \cdot Q[0] \ \underline{or} \ B_4 \cdot \overline{COUNT7} \cdot Q[0]$                                              | $c_3 = B_4$       |
| $D_4 = B_2 \cdot \overline{Q[0]} \ \underline{or} \ B_3 \ \underline{or} \ B_4 \cdot \overline{COUNT7} \cdot \overline{Q[0]}$ | $c_4 = B_5$       |
| $D_5 = B_4 \cdot COUNT7$                                                                                                      | $c_5 = B_6$       |
| $D_6=B_5$                                                                                                                     | $c_6 = B_7$       |
| $D_7=B_6$                                                                                                                     | $END = B_0$       |
|                                                                                                                               |                   |

B: Metoda One Hot (continuare)



Notă: Arhitectura este afectată de clock skew

- C): Metoda Sequence Counter
- construită în jurul unui Sequence Counter
  - un numărător de secvență generează la ieșiri impulsuri de fază non-suprapuse  $(\Phi_0, \Phi_1, \Phi_2, ..., \Phi_{m-1})$  ca mai jos



- Impulsurile de fază sunt folosite pentru a activa semnale de control
- Datorită naturii repetitive a impulsurilor de fază, metoda Sequence Counter poate executa secvențe iterative

C): Metoda Sequence Counter (continuare)

Numărătorul de secvență încorporează un numărător modulo-m, a cărui ieșiri sunt decodificate în m impulsuri de fază



S/S: Latch-ul Start/Stop controlează avansarea în secvența de numărare

- 4.3 Elemente de sinteza unităților de control (contin.)
  - (C): Metoda Sequence Counter (continuare)

Simbolul numărătorului de secvență este ilustrat mai jos:



Determinarea lui m (valoarea modulo a numărătorului):

- m este dat de cel mai lung ciclu
- **p** pornind de la ordinogramă, se obține m=3: numărătorul de secventă va avea 3 faze

(C): Metoda Sequence Counter (continuare)



- C): Metoda Sequence Counter (continuare)
- lacktriangle Utilizează cîte un latch S/R pentru fiecare ciclu al algoritmului
  - Latch-ul este activat când execuția algoritmului ajunge în ciclul asociat
- ➤ Semnalul *END* este obținut prin întârzierea semnalului de control *c*<sub>6</sub> printr-un număr par de inversoare
  - ▶ activarea lui *END* determină dezactivarea lui  $c_6$ : dacă  $c_6$  nu rămîne activ suficient de mult timp pentru terminarea operației asociate (*OUTPUT* := Q), se va adăuga un nou ciclu algoritmului

# 4.4 - Înmulțirea în Complement de doi bazată pe procedura lui Robertson

Fie  $X_{C2}$  un număr pe n biți reprezentat în C2

$$X_{C2} = \underbrace{x_7}_{\text{sign}} \cdot \underbrace{x_6 \quad x_5 \quad x_4 \quad x_3 \quad x_2 \quad x_1 \quad x_0}_{\text{"magnitude" bits}}$$

Conform interpretării lui Robertson, valoarea lui X este:

▶ pentru *X* întreg:

$$X = \underbrace{-x_{n-1} \cdot 2^{n-1}}_{\text{Correction}} + \underbrace{0x_{n-2}x_{n-3} \cdots x_1 x_0}_{\text{Correction}}.$$

pentru X fracțional:

$$X = \underbrace{-x_{n-1} \cdot 2^0}_{\text{Correction}} + \underbrace{0.x_{n-2}x_{n-3} \cdots x_1 x_0}_{\text{Positive in C2 and S.-M.}}$$

# 4.4 - Înmulțirea în Complement de doi bazată pe procedura lui Robertson (contin.)

Interpretarea lui Robertson: valoarea lui X, reprezentat în C2 este valoarea numărului pozitiv obținut prin țtergerea bitului de semn al lui X, la care este adunată o corecție. *Observație*: dacă X este pozitiv, termenul de corecție  $(-x_{n-1}\cdot 2^{n-1} \text{ or } -x_{n-1}\cdot 2^0)$  devine 0.

Fie X și Y 2 numere fracționare în C2:

$$X_{C2} \cdot Y = \begin{pmatrix} -x_{n-1} \cdot 2^{0} & + & 0.x_{n-2}x_{n-3} \cdots x_{1}x_{0} \\ X_{SM} \cdot Y & - & x_{n-1} \cdot Y \cdot 2^{0} \\ SM \text{ "multiplication"} & Final correction \end{pmatrix} \cdot Y$$

4.4 - Înmulțirea în Complement de doi bazată pe procedura lui Robertson (contin.)

Termenul  $X_{SM}^{\star} \cdot Y$  reprezintă înmulțirea lui Y cu un inmulțitor în S.-M., deci, va fi realizată pornind de la algoritmul de inmulțire secvențială în S.-M.. Dacă Y este negativ  $\Rightarrow$  produsele parțiale vor fi negative.

În consecință, **totate** produsele parțiale au semnul lui Y. Singura excepție la observația anterioară este cazul primelor iterații pe durata cărora produsele parțială rămân 0 (pentru că adăugarea unui bit de semn de 1 la un câmp de magnitudine format doar din biți de 0 produce valoarea  $2^{n-1}$  pe n biți).

Dacă  $X_{C2}$  este pozitiv, termenul de corecție finală,  $x_{n-1} \cdot Y \cdot 2^0$  devine 0, în consecință pasul de corecție trebuie evitat.

4.4 - Înmultirea în Complement de doi bazată pe procedura lui Robertson (contin.) multiplier 3

declare register A[7:0], Q[7:0], M[7:0], COUNT[2:0], F; declare bus INBUS[7:0], OUTBUS[7:0];  $\begin{array}{ll} \textit{BEGIN}: & \overline{A:=0,COUNT}:=0,F:=0\\ \textit{INPUT}: & M:=INBUS; \end{array} \right\} \leftarrow \cdots \leftarrow \{c_0\}$ M := INBUS;  $Q := INBUS; \leftarrow \{c_1\}$ 

**TEST1**: if Q[0] = 0 then go to RSHIFT,  $\overline{A} := A + M, \overline{F} := F \text{ or } (Q[0] \text{ and } M[7]); \leftarrow \{c_2\}$ ADD:

END:

SHIFT: A[7] := F, A[6:0].Q := A.Q[7:1],INCR.: COUNT := COUNT + 1;RSHIFT: if  $COUNT7 \neq 1$  then go to TEST1, TEST2:

 $\overline{if} \ Q[0] = 0 \text{ then go to } OUTPUT,$ 

TEST3: CORRECTION: OUTPUT:

 $A := A - M, Q[0] := 0; \leftarrow \{c_2, c_4\}$   $OUTBUS := A; \leftarrow \{c_5\}$   $OUTBUS := Q; \leftarrow \{c_6\}$   $OUTBUS := Q; \leftarrow \{c_6\}$ 

35 / 56

# 4.4 - Înmulțirea în Complement de doi bazată pe procedura lui Robertson (contin.)



Înmulțitorul Robertson folosește a 3-ametodă de înmulțire (ca și înmulțitorul SM din secțiunea 4.2):

$$\begin{cases} P_i = P_i + x_i \cdot Y & \longrightarrow \text{labels TEST1 and ADD} \\ P_{i+1} = P_i \cdot 2^{-1} & \longrightarrow \text{label RSHIFT} \end{cases}$$

Bitul curent  $x_i$  se află în Q[0].

- ▶ pornind de la i = 0, cît timp  $x_i = 0$ , cu  $i \ge 0 \Rightarrow$  produsele parțiale  $P_i$  sunt 0
  - ▶ nu se efectuează adunare (salt la eticheta *ADD*)
  - ▶ la eticheta RSHIFT, semnul lui P<sub>i</sub> (P<sub>i</sub> care este 0) trebuie sa rămână 0 și sa nu fie setat la valoarea semunlui lui Y (stocat în M[7])
  - ▶ ⇒ flagul F va rămâne la 0 cât timp  $x_i = 0$ , cu  $i \ge 0$  și va fi setat la valoarea lui M[7] odată cu primul bit  $x_i = 1$  întâlnit
    - ▶ acesta este motivul pentru care F este actualizat la eticheta ADD

Din observațiile anterioare rezultă că F este actualizat după ecuația F := F or (Q[0] and M[7])

#### Sumatorul paralel:

- pe 8 biți ignorând transportul de ieșire
  - operanzii (din registrele A și M) sunt numere în C2
    - pentru operanzi C2, semnul final al produsului nu trebuie corectat (acesta a fost cazul pentru înmulțitorul SM, la eticheta SIGN)
    - în C2, semnul rezultatului este calculat corect tratând biţii de semn ca oricare bit de magnitudine (motiv pentru care sumatorul are 8 biţi şi nu doar 7, ca ăn cazul înmulţitorului SM)
- ▶ un operand (registrul M) folosește un wordgate EXOR
  - întreaga structură este un sumator/scăzător (vezi Capitolul 2, sectiunea 2.2.3)
  - eticheta ADD folosește sumatorul, eticheta CORRECTION scăzătorul
    - pentru scădere se activează c2 (stocarea rezultatului sumatorului în registrul A) și c4 (transforma sumatorul paralel într-un scăzător paralel)
- unitatea tratează corect situațiile de overflow
  - overflow-ul apare când semnul rezultatului este incorect calculat
  - ▶ la eticheta *RSHIFT* semnul corect al produsului parțial (*A*[7]) este restaurat din *F* (vezi observația anterioară)

Se consideră operanzii pe 4 biți, în C2, fractionari:

$$X = -0.75 = -3 \cdot 2^{-2} = 1.110_{S.-M.} = 1.010_{C2}$$
  
 $Y = -0.875 = -7 \cdot 2^{-3} = 1.111_{S.-M.} = 1.001_{C2}$ 

Produsul P ai celor 2 operanzi, reprezentat în C2, pe 8 biți:

$$P = X \cdot Y = (-3 \cdot 2^{-2}) \cdot (-7 \cdot 2^{-3}) = 21 \cdot 2^{-5}$$
  
= 0.1010100<sub>S.-M.</sub> = 0.1010100<sub>C2</sub>



Se consideră operanzii pe 4 biți, în C2, întregi:

$$X = 6 = 0110._{C2}$$
  
 $Y = -5 = 1011._{C2}$ 

Produsul P ai celor 2 operanzi, este obținut astfel:

$$P = X \cdot Y = 6 \cdot (-5) = -30$$
  
= 11100010. $_{C2}$ 



Pasul de iterație al celei de-a 3-a metodă de înmulțire:

$$\begin{cases} P_i = P_i + x_i \cdot Y \\ P_{i+1} = P_i \cdot 2^{-1} \end{cases}$$

Pentru fiecare bit  $x_i=1$ , iterația consumă 2 cicluri de tact (1 pentru adunare, 1 pentru deplasare), pe când dacă  $x_i=0$ , consumă un singur ciclu de tact. În consecință, cu cât sunt mai mulți biți de 1 în reprezentarea lui  $X\Rightarrow$  cu atât mai multe cicluri de tact revendică înmulțirea, deci, cu atât este mai lentă.

#### Ideea Iui Andrew Booth:

- inspectarea unei perechi de biți  $x_i x_{i-1}$  în fiecare iterație, în locul unui singur bit,  $x_i$ 
  - sunt analizate tranzitii în interiorul lui X

Se consideră X și Y, reprezentate în C2 pe n biți. Fără a pierde din generalitate, se consideră X și Y ca fiind întregi:

Fie următoarea reprezentare a lui X:

$$X = x_{n-1} \quad x_{n-2} \quad \cdots \quad x_{i+k+1} \quad x_{i+k} \quad \cdots \quad x_{i+1} \quad x_i \quad x_{i-1} \quad \cdots \quad x_1 \quad x_0$$

$$= 0 \quad 0 \quad \cdots \quad 0 \quad \underbrace{1 \quad \cdots \quad 1 \quad 1}_{\text{continuous run of } k+1 \text{ bits of } 1s}$$

Produsul  $P = X \cdot Y$  este calculat astfel:

$$P = \sum_{j=i}^{i+k} x_j \cdot Y \cdot 2^j = Y(2^{i+k} + 2^{i+k-1} + \dots + 2^i)$$
  
=  $+2^{i+k+1} \cdot Y - 2^i \cdot Y$ 

În locul efectuării a k+1 adunări (pornind de la produsul parțial inițial  $P_0=0$ ), produsul poate fi obținut în urma efectuării a doar 2 operații: o adunare și o scădere.

În pasul i, perechea  $x_i x_{i-1} = 10$  și termenul  $2^i \cdot Y$  trebuie **scăzut** din produsl parțial curent. In pasul i + k + 1, perechea  $x_{i+k+1} x_{i+k} = 01$  și termenul  $2^{i+k+1} \cdot Y$  trebuie **adunat** la produsl parțial curent.

Pentru perechile  $x_j x_{j-1} = 00$  sau  $x_j x_{j-1} = 11$ , nu se efectuează nicio operație aritmetică.

În prima iterație se inspectează perechea  $x_0x_{-1}$ , care are însă nevoie de extinderea lui X cu bitul  $x_{-1}$  în cea mai puțin semnificativă poziție:

- ▶ ponderea lui  $x_{-1}$  este  $\frac{1}{2}$  din ponderea lui  $x_0$
- ightharpoonup valoarea lui  $x_{-1}$  este 0, pentru a nu modifica valoarea lui X

#### Recodificare Booth:

► foloseste cifre cu semn:

- o cifră cu semn se reprezintă pe cel puțin 2 biți
- este o reprezentare redundantă

#### Procedura de recodificare Booth:

- $\triangleright$  se extinde operandul inițial cu  $x_{-1}$  (descris anterior)
- **se scanează** operandul inițial din dreapta spre stânga și se înlocuiește fiecare oereche  $x_i x_{i-1}$  potrivit tabelului de mai jos

| Χį | $x_{i-1}$ | Xi <sub>B</sub> |
|----|-----------|-----------------|
| 0  | 0         | 0               |
| 0  | 1         | 1               |
| 1  | 0         | $\overline{1}$  |
| 1  | 1         | 0               |

Exercițiu: Pentru  $X=-1\cdot 2^{-3}$ , pe 4 biți, determinați recodificarea lui Booth

| Ranks          | <i>X</i> 3      | <i>x</i> <sub>2</sub> | <i>x</i> <sub>1</sub> | <i>x</i> <sub>0</sub>   | x_1      |
|----------------|-----------------|-----------------------|-----------------------|-------------------------|----------|
| Number         | 2 <sup>0</sup>  | $2^{-1}$              | $2^{-2}$              | $2^{-3}$                | $2^{-4}$ |
| $X_{SM.}$      | 1.              | 0                     | 0                     | 1                       |          |
| $X_{C2}$       | 1.              | 1                     | 1                     | 1                       | ر 0      |
| X <sub>B</sub> | 0. <sup>k</sup> | 0 😾                   | 0 K                   | $\overline{1}^{\kappa}$ |          |

Thus 
$$X_B = \overline{1} \cdot 2^{-3} = -1 \cdot 2^{-3}$$
.

Pentru că  $X_B = X_{C2}$ , urmează că  $X_{C2} \cdot Y_{C2} = X_B \cdot Y_{C2}$ 

▶ în fiecare iterație, dependent de bitul  $x_{i_B}$  a lui  $X_B$ , următoarele operații au loc:

$$x_{i_{B}}$$
 0, deplasare produsului parțial la dreapta (RShift)  $x_{i_{B}}$  1, adunarea lui  $Y_{C2}$  la produsul parțial urmată RShift  $\overline{1}$ , scăderea  $Y_{C2}$  din produsul parțial urmată de RShift

Pentru că operandu Y poate fi adunat sau scăzut la/din produsul partial

- ightharpoonup  $\Rightarrow$  registrul A poate avea semne diferite în iterații diferite
  - ► ⇒ deplasarea la dreapta trebuie sa fie artimetică

declare register A[7:0], Q[7:-1], M[7:0], COUNT[2:0];

multiplier 4

```
declare bus INBUS[7:0], OUTBUS[7:0];
  \begin{array}{ll} \textit{BEGIN}: & \overline{A} := 0, \textit{COUNT} := 0, \\ \textit{INPUT}: & M := \textit{INBUS}; \end{array} \} \longleftarrow \{c_0\}
             Q[7:0] := INBUS[7:0], Q[-1] := 0; \leftarrow ---- \{c_1\}
  TEST1: if Q[0]Q[-1] = 01 then A := A + M, go to TEST2; ----\{c_2\}
             if Q[0]Q[-1] = 10 then A := A - M; \overline{\langle ---- \langle c_2, c_3 \rangle \rangle}
  TEST2: if COUNT7 = 1 then go to OUTPUT,
 RSHIFT: A[7] := A[7], A[6:0], Q := A, Q[7:0],

INCR.: COUNT := COUNT + 1, go to TEST1;
             OUTBUS := A, Q[0] := 0; \overbrace{\leftarrow}
OUTPUT:
             OUTBUS[7:0] := Q[7:0]; \leftarrow \{c_6\}
                   END:
```



#### Condiția de overflow:

- b datorită recodificării Booth, nu se pot genera două cifre cu semn consecutive avînd ambele valoarea  $1 \text{ sau } \overline{1}$ 
  - → nu pot exista două iterații consecutive în care să se efectueze aceeași operație aritmetică (adunare sau scădere)
    - overflow-ul nu poate apărea

Spre deosebire de metoda lui Robertson, nu este necesară corecție finală (X recodificat Booth nu are bit de semn).

O operație aritmetică finală (adunare sau scădere) poate fi necesară după ce COUNT7 a devenit 1, pentru că MSB-ul înmulțitorului recodificat Booth nu mai este un bit de semn ci o cifră cu semn, parte a magnitudinii lui X. Odată ce COUNT7 a devenit 1, nu se mai fac deplasări la dreapta ale produsului parțial.

Se consideră operanzii pe 4 biți, în C2, fractionari:

$$X = -0.375 = -3 \cdot 2^{-3} = 1.011_{S.-M.} = 1.101_{C2}$$
  
 $Y = -0.875 = -7 \cdot 2^{-3} = 1.111_{S.-M.} = 1.001_{C2}$ 

Produsul P ai celor 2 operanzi, reprezentat în C2, pe 8 biți:

$$P = X \cdot Y = (-3 \cdot 2^{-3}) \cdot (-7 \cdot 2^{-3}) = 21 \cdot 2^{-6}$$
  
= 0.0101010<sub>S.-M.</sub> = 0.0101010<sub>C2</sub>



Se consideră operanzii pe 4 biți, în C2, întregi:

$$X = -4 = 1100._{C2}$$
  
 $Y = 7 = 0111._{C2}$ 

Produsul P ai celor 2 operanzi, este obținut astfel:

$$P = X \cdot Y = (-4) \cdot 7 = -28$$
  
= 11100100. $_{C2}$ 

| Α         | Q              | М |   |   |   | C  | OUNT        |
|-----------|----------------|---|---|---|---|----|-------------|
| Q Q Q Q   |                | 0 | 1 | 1 | 1 | 0  | 0           |
|           |                |   |   |   |   |    |             |
| 8 8 8 8   | 7 7 7 6 6      |   |   |   |   | 0  | 1           |
| 0 0 0 0   | 0 0 1 1 0      |   |   |   |   | 1  | 0           |
| - 0 1 1 1 |                |   |   |   |   |    |             |
| 1 0 0 1   |                |   |   |   |   |    |             |
| 1 1 0 0   | 1, 0, 0, 1, 1, |   |   |   |   | 1  | 1           |
|           | \ \ \ \ \      |   |   |   |   | *( | COUNT3 == 1 |
| 11110     | ŏĭŏŏĭ          |   |   |   |   |    |             |
| 1 1 1 0   | 0 1 0 0        |   |   |   |   |    |             |
|           |                |   |   |   |   |    |             |