

# Unitatea aritmetică de tip MMX

# Cuprins

| 1.Introducere                                                  | 3  |
|----------------------------------------------------------------|----|
| 1.1 Context                                                    | 3  |
| 1.2 Specificații                                               | 3  |
| 1.3 Obiective                                                  | 3  |
| 2. Studiu bibliografic                                         | 3  |
| 3. Analiză                                                     | 4  |
| 3.1 PADDD (Add with wrap-around on doubleword)                 | 4  |
| 3.2 PSUBB (Subtraction with wrap-around on byte)               | 5  |
| 3.3 PSUBD (Subtraction with wrap-around on doubleword)         | 5  |
| 3.4 PCMPEQD (Packed compare for equality on doubleword)        | 5  |
| 3.5 PCMPGTD (Packed compare greater than on doubleword)        | 6  |
| 3.6 PMADDWD (Packed multiply on words and add resulting pairs) | 6  |
| 3.7 PANDB (Bitwise and)                                        | 6  |
| 4. Design                                                      | 7  |
| 5. Implementare                                                | 7  |
| 5.1 Memoria de instrucțiuni                                    | 7  |
| 5.2 Register file                                              | 8  |
| 5.3 Unitatea MMX                                               | 9  |
| 6. Testare și validare                                         | 12 |
| 7. Concuzii                                                    | 13 |
| 8. Bibliografie                                                | 13 |

#### 1.Introducere

#### 1.1 Context

Scopul acestui proiect este acela de a proiecta, implementa și testa o unitate aritmetică de tip MMX (MultiMedia eXtension). Vor fi implementate șase operații aritmetice din setul de instrucțiuni MMX al arhitecturii x86, divizie a categoriei SIMD (Single Instruction Multiple Data), utilizat pentru prelucrarea datelor multimedia, cum sunt imaginile și înregistrările video.

Componenta rezultată poate fi utilizată ca și un calculator, ce efectuează operații diverse cum sunt: adunarea, scăderea, înmulțirea, compararea a două numere, ce utilizează date pe 64 de biți. Ulterior poate fi integrată în cadrul altor sisteme mult mai complexe de prelucrare grafică.

### 1.2 Specificații

Sistemul va fi descris în limbajul VHDL, simulat în IDE-ul pus la dispoziție de Vivado, iar mai apoi simulat. Această unitate trebuie să fie eficientă în ceea ce privește resursele utilizate, să asigure o performanță optimă și să poată fi integrată cu ușurință în diverse aplicații multimedia.

#### 1.3 Objective

Obiectivul principal îl reprezintă dezvoltarea unei unități aritmetice MMX corect funcțională din punct de vedere logic, care să respecte setul de instrucțiuni și să ofere rezultate precise pentru operațiile aritmetice. Introducerea instrucțiunii de către utilizator, prelucrarea acesteia prin extragerea operanzilor, selectarea operației de efectuat și afișarea rezultatului corespunzător.

Realizarea unui proces complet de testare și validare pentru a asigura corectitudinea și fiabilitatea operațiilor aritmetice pentru diverse scenarii.

Întocmirea documentației clar și precis pentru a facilita înțelegerea și utilizarea unității aritmetice.

# 2. Studiu bibliografic

Principalul tip de date utilizat în setul de instrucțiuni de tip MMX este cel împachetat. Mai multe numere întregi sunt grupate într-o structură de dimensiunea a 64 de biți. Acești 64 de biți sunt apoi stocați în cadrul regiștrilor MMX de dimensiune identică. Tipurile de date suportate pentru reprezentare sunt sign și unsigned fixed-point integers, bytes, word, doublewords și quadwors.

Fiecare tip de date cu care pot opera instrucțiunile MMX are următoarea reprezentare:

- Packed byte 8 bytes împachetați într-o structură de 64 de biți.
- Packed word 4 words (16 biţi) împachetate într-o structură de 64 de biţi.
- Packed doubleword 2 words (32 de biţi) împachetate într-o strcutură de 64 de biţi.

• Quadword – un element de 64 de biți.



În momentul în care o instrucțiune MMX se va executa, operația va fi aplicată pe valorile selectate, stocate în cadrul regiștrilor, iar rezultatul va fi stocat într-un alt registru MMX.

Selecția operației are loc în baza unui unui opcode unic, asociat fiecărei operații în parte.

# 3. Analiză

În această secțiune vor fi prezentate pe scurt instrucțiunile implementate.

## 3.1 PADDD (Add with wrap-around on doubleword)

Efectuează adunarea împachetată a numerelor pe doubleword (32 de biți) utilizând wrap-around. Orice depășire care genereză transport este ignorată. Transportul nu se ia in considerare.

| 0.2   | a1     |
|-------|--------|
| +     | +      |
| b2    | 61     |
|       |        |
| a2+b2 | a1 +61 |

# 3.2 PSUBB (Subtraction with wrap-around on byte)

Efectuează scăderea îmachetată a numerelor de bytes (8 biți) utilizând wrap-around. Îgnoră transportul analog instrucțiunii PADDD.

| <b>a</b> 4 | a3    | a٤    | al          |  |
|------------|-------|-------|-------------|--|
| _          | _     | _     | · <u></u> - |  |
| Ь4         | b3    | 62    | 61          |  |
|            |       |       |             |  |
| a4-64      | a3-63 | a2-b2 | a1-61       |  |

# 3.3 PSUBD (Subtraction with wrap-around on doubleword)

Efectuează scăderea analog PSUBB, dar pe doublewords.

| Q L   | al    |  |
|-------|-------|--|
|       | _     |  |
| 62    | 61    |  |
|       |       |  |
| a2-b2 | a1-61 |  |

# 3.4 PCMPEQD (Packed compare for equality on doubleword)

Efectuează compararea împachetată a operanzilor pentru a verifica egalitatea. Această instrucțiune compară două perechi de doublewords. Dacă perechile corespunzătoare se retureaza true, altfel false.

| 02       | al        |
|----------|-----------|
| =        | =         |
| Ь2       | 61        |
|          |           |
| 00000000 | 00000000h |

# 3.5 PCMPGTD (Packed compare greater than on doubleword)

Efectuează compararea împachetată a operanzilor pentru a testa dacă este mai mare. Compară două perechi de doubleword. Dacă rezultatul este adevărat se setează true, altfel false.

Diferența față de operația obișnuită de comparare este că aceasă instrucțiune MMX compară al doilea operand cu primul.

| ۵٤       | al         |                 |
|----------|------------|-----------------|
| >        | >          | _               |
| 62       | 61         |                 |
| 0000000h | 00000000 h | $\Box_{\alpha}$ |
|          |            | 98520           |

### 3.6 PMADDWD (Packed multiply on words and add resulting pairs)

Efectuează înmulțirea celor patru words din primul operand cu cele 4 words din cel deal doilea pentru a produce patru produse doubleword pe care ulterior le adună două câte două (low order doubleword și high order doubleword).



### 3.7 PANDB (Bitwise and)

Efectuează operația logică and pe biți.



# 4. Design



Principalele componente ale arhitecturii unității aritmetice sunt setul de instrucțiuni, registrul pentru stocarea datelor și unitatea aritmetică MMX.

Setul de instrucțiuni este stocat la nivelul unei memorii. Componenta se numește **InstructionMem** și prezintă un semnal de ceas, PC cu ajutorul căruia are loc stocarea instrucțiunii dorite în memorie și o ieșire inst\_out reprezentând instrucțiunea care urmează să fie executată.

Instrucțiunile sunt stucturate într-un șir de 9 biți, primii 3 cei mai semnificativi reprezintă opcode-ul specific instrucțiunii, următorii 3 adresa primului operand, iar ultimii 3 adresa celui de-al doilea operand.

Datele cu care se operează sunt stocate la nivelului unui set de regiștrii, componentă numită **RegisterFile**. Acesta prezintă cei 8 regiștri a câte 64 de biți, specifici instrucțiunilor de tip MMX (MM0-MM7). De aici sunt citite datele cu care se operează la nivelul instrucțiunilor și este stocat rezultatul instrucțiunii curente (în cadrul registrului MM7).

Cea mai importană componentă a arhitecturii este **Unitatea aritmetcă MMX** (UMMX). În cadrul acesteia sunt implementate istrucțiunile alese, care vor fi selectate pe baza opcode-ului unic. Operanzii cu care se lucrează sunt transmiși din RegiserFile, iar rezultatul obținut este afișat în simulare.

# 5. Implementare

#### 5.1 Memoria de instructiuni

Odată transmise la intrare, instrucțiunile sunt salvate într-o memorie RAM care poate stoca până la 127 de instrucțiuni de lungime 9 biți (primii 3 biți repezintă opcode-ul operației,

următorii 3 adresa registrului primului operand, iar ultimii 3 adresa registrului celui de-al doilea operand). Poziția stocării este selectată cu ajutorul unui semnal dat de program counter. În urma stocării, instrucțiunea va fi ulterior citită și transmisă spre execuție.

```
Project Summary × instrMem.vhd
D:/anul_3/sem_1/SSC/MMXUnit/MMXUnit.srcs/sources_1/new/instrMem.vhd
 --use UNISIM. VComponents.all;
36 🖯 entity instrMem is
37
        Port ( clk : in STD LOGIC;
38
               instr_in : in STD LOGIC VECTOR (8 downto 0);
               wr en : in STD LOGIC;
39
40
              pc : in std logic vector(6 downto 0); -- max 127
41
               reset : in std logic;
               instr_out : out STD_LOGIC_VECTOR (8 downto 0));
42
43 \(\hat{\text{o}}\) end instrMem;
44
45 A architecture Behavioral of instrMem is
47
     -- memorie Rom
48 type instrMemory is array (0 to 127) of std_logic_vector(8 downto 0); --127
      -- initializre memorie
50
    signal myInstrMem : instrMemory := (others => "000000000");
    begin
51
53
     -- scriere instructiune noua
54 🖯 process(clk, wr_en)
55 | begin
56  if clk = '1' then
       if wr_en = '1' then
57 🗀
           myInstrMem(conv integer(pc)) <= instr in;
       end if;
59 🖨
60 end if;
61 end process;
62 --citire instructiune scrisa
63 instr out <= myInstrMem(conv
     instr out <= myInstrMem(conv integer(pc));</pre>
64 end Behavioral;
65
Tcl Console Messages
                               Reports
                    Log
                                          Design Runs
```

### 5.2 Register file

Regiștrii cu care operează instrucțiunile MMX sunt stocați în cadrul unei alte memorii. Primii 7 regiștrii stochează valorile cu care vor lucra operațiile, iar ultimul registru este utlizat pentru memorarea rezultatului opearației curente.

Oată transmisă instrucțiuna selectată spre execuție, furnizează la intrarea în register file adresele regiștrilor cu care oprează ciclul curent. Adresa registrului în care se scrie rezultatul oprației este permanent setat pe "111", iar semnalul de write enable se transmite din unitatea mmx, după finalizarea operației. La ieșirea din memoria de regiștrii sunt transmiși operanzii spre efectuarea operației.

```
Project Summary × regFile.vhd
D:/anul_3/sem_1/SSC/MMXUnit/MMXUnit.srcs/sources_1/new/regFile.vhd
35
36 ♥ entity regFile is
      Port ( clk : in std logic;
            ra1 : in std_logic_vector(2 downto 0); -- adresa din instr
            ra2 : in std_logic_vector(2 downto 0); -- adresa din instr
            w en : in std logic; -- activ cand se genereaza rez op
            reg_write : in std_logic_vector (2 downto 0); -- adresa pt stocarea rez
            wd : in std logic vector(63 downto 0); -- rez final
            rd1 : out std_logic_vector(63 downto 0); -- operand 1 din reg
            rd2 : out std_logic_vector(63 downto 0) -- operand 2 din reg
       );
46 A end regFile:
       Project Summary × regFile.vhd
       D:/anul_3/sem_1/SSC/MMXUnit/MMXUnit.srcs/sources_1/new/regFile.vhd
       -- memorie de registri MMO -> MM7 (registrii MMX)
       50
            type regMemory is array (0 to 7) of std_logic vector(63 downto 0);
       51
            signal myReg : regMemory := (x"000000000000001",
       52
       53
                                       x"000000000000000002",
       54
                                        x"00000000000000003".
       55
                                        x"00000000000000004",
                                        x"00000000000000005".
       56
       57
                                        58
                                        x"00000000000000007".
       59
                                        x"00000000000000000");
       60
       61
           begin
       62
            -- citesc valorile pentru operanzi
       63 process (ra1, ra2)
       64 | begin
            rd1 <= myReg(conv_integer(ra1));
       65
               rd2 <= myReg(conv integer(ra2));
       67 合 end process;
       68
       69
            -- scriu rezultatul final in ultimul req
       70 D process(clk, w_en, wd)
       71
           begin
       72 \ominus if falling_edge(clk) then
              if w_en = '1' then
       73 🖨
       74 🖨
                   myReg(conv_integer(reg_write)) <= wd;</pre>
       75 🖨
              end if:
       76 | end if:
       77 \(\hat{\rightarrow}\) end process;
       78
       79
       80 A end Behavioral;
```

#### 5.3 Unitatea MMX

37

38

39

40

41

42

43 44

45

Similar cu o unitate aritmetico-logică, în cadrul acestei componente sunt implementate operațiile ca și funcții.

Apelul fiecărei funcții se face în cadrul unei structuri case în baza opcode-ului extras din instrucțiunea de intrare. La finalizarea execuției este activat semnalul de write pentru scrierea rezultatului in register file.

```
Q 📓 🛧 🤛 🐰 🖺 🛣 📈 🖩 👨
59 ♥ function psubb(a, b: std logic vector(63 downto 0)) return std logic vector is
60 | variable result : std_logic_vector(63 downto 0);
61 begin
62
         result(7 downto 0) := a(7 downto 0) - b(7 downto 0);
63
64
        result(15 \text{ downto 8}) := a(15 \text{ downto 8}) - b(15 \text{ downto 8});
        result(23 downto 16) := a(23 downto 16) - b(23 downto 16);
65
        result(31 downto 24) := a(31 downto 24) - b(31 downto 24);
66
        result(39 downto 32) := a(39 downto 32) - b(39 downto 32);
67
68
        result(47 downto 40) := a(47 downto 40) - b(47 downto 40);
        result(55 downto 48) := a(55 downto 48) - b(55 downto 48);
69
        result(63 downto 56) := a(63 downto 56) - b(63 downto 56);
70
71
72 | return result;
73
74 \(\hat{\text{\text{-}}}\) end function psubb;
76
     -- PSUBD
77 
function psubd(a, b: std_logic_vector(63 downto 0)) return std_logic_vector is
78  variable result : std_logic_vector(63 downto 0);
79
80
81
        result(31 downto 0) := a(31 downto 0) - b(31 downto 0);
        result(63 downto 32) := a(63 downto 32) - b(63 downto 32);
82
83
84 | return result;
85
86 @ end function psubd;
```



```
Project Summary × UMMX.vhd ×
D:/anul_3/sem_1/SSC/MMXUnit/MMXUnit.srcs/sources_1/new/UMMX.vhd
122
123
      -- PMADDWD
124 🖯 function pmaddwd(a, b: std_logic_vector(63 downto 0)) return std_logic_vector is
125 variable result : std_logic_vector(63 downto 0);
126 begin
127
          result(31 downto 0) := (a(15 downto 0) * b(15 downto 0)) + (a(31 downto 16) * b(31 downto 16));
result(63 downto 32) := (a(47 downto 32) * b(47 downto 32)) + (a(63 downto 48) * b(63 downto 48));
128
129
130
131 return result;
132
133 \( \hat{\text{end}} \) end function pmaddwd;
134
135
      signal result : std_logic_vector(63 downto 0) := x"0000000000000000;
136
137 begin
139 begin
140 ocase instr(8 downto 6) is
141
          when "000" => result <= paddd(op1, op2); -- PADDD
         when "001" => result <= psubb(op1, op2); -- PSUBB
142
          when "010" => result <= psubd(op1, op2); -- PSUBD
144
         when "011" \Rightarrow result \Leftarrow pcmpeqd(op1, op2); -- PCMPEQD
         when "100" => result <= pcmpgtd(op1, op2); -- PCMPGTD
145
          when "101" => result <= pand(op1, op2); -- PAND
146
          when "110" => result <= pmaddwd(op1, op2); -- PMADDWD
148
          when others => result \le x"0000000000000000;
149 A end case:
150 | res <= result;
151 | wr_en <= '1';
152 \(\hat{\rightarrow}\) end process;
```

# 6. Testare și validare

Pentru testare am utilizat simularea din vivado. Am realizat un testbench pentru testarea operațiilor și unul pentru validarea întregii unități.



Pezultatele foarte mari pentru a 4-a și a 5-a operație sunt conversiile zecimale ale numrelor de 64 de biți activași, reprezentând rezultatul adevărat al comparațiilor.



\*În simularea finală, valoarea rezultatului fiecărei operații nu se updatează, însă nu am identificat cauza. Se poate observa în schimb parcurgerea celorlalte semnale.

#### 7. Concuzii

Implemetarea unității MMX a fost principalul scop al acestui proiect. Instrucțiunile alese au fost implemetate în cadrul unor funcții apelate corespunzător, iar comunicarea între componente a fost realizată prin intermediul semnalelor de legătura corespunzătoare. Finalitatea poate fi testată prin intermediul simulatii create în testbench-ul final.

# 8. Bibliografie

- 1. https://docs.oracle.com/cd/E18752\_01/html/817-5477/eojdc.html
- 2. <a href="https://softpixel.com/~cwright/programming/simd/mmx.php">https://softpixel.com/~cwright/programming/simd/mmx.php</a>
- 3. https://www.ecb.torontomu.ca/~courses/ele818/mmx.pdf
- 4. https://www.csie.ntu.edu.tw/~cyy/courses/assembly/docs/ch11\_MMX.pdf