# Calcolatori Elettronici T

# Complementi ed Esercizi di Reti Logiche

#### Stefano Mattoccia

Ricevimento: su appuntamento via email

Telefono : 051 2093860

Email : stefano.mattoccia@unibo.it

Web : www.vision.deis.unibo.it/smatt

#### Introduzione

Reti Logiche: sintesi mediante approccio "formale"



Calcolatori Elettronici: sintesi mediante approccio "diretto"



# Modello della Macchina a Stati Finiti (FSM) - Mealy



# Modello della Macchina a Stati Finiti (FSM) - Moore



# Reti Sequenziali Asincrone (RSA)



Retroazione diretta (τ: ritardo intrinseco della RC G)



### Aspetti positivi delle RSA (vs RSS)

- Le reti asincrone rispondono molto rapidamente (appena possibile) alle variazioni degli ingressi
- Non è necessario un segnale di sincronismo (clock)
- Ridotta dissipazione di potenza

### Aspetti negativi delle RSA (vs RSS)

- Vincoli per il corretto impiego
  - l'ingresso può variare solo quando la rete ha raggiunto una condizione di stabilità
  - i segnali di ingresso possono variare uno alla volta
- Esposte a potenziali malfunzionamenti (corse critiche)
- Difficili da progettare



In pratica, sono utilizzate per realizzare latch e flip-flop.

A noi interessano (maggiormente) le reti sincrone (RSS) !

#### RSA notevoli: Latch SR



| s | R | Q | Q* |
|---|---|---|----|
| 0 | 0 | Q | Q* |
| 0 | 1 | 0 | 1  |
| 1 | 0 | 1 | 0  |
| 1 | 1 |   |    |



$$\mathbf{Q} = \mathbf{R} \downarrow (\mathbf{S} \downarrow \mathbf{q})$$

I comandi di set e reset devono avere una durata minima (vedi datasheet) per consentire il raggiungimento della condizione di stabilità

#### RSA notevoli: Latch CD



Tempo di risposta:  $\tau_R > \tau_H$ 

Latch CD: il problema/vantaggio delle "uscite trasparenti"

### Driver 3-state





| OE | I | υ |
|----|---|---|
| 1  | 0 | 0 |
| 1  | 1 | 1 |
| 0  | 0 | Z |
| 0  | 1 | Z |



### Quale valore logico assume U ?



Che cosa è necessario garantire nella rete seguente ?

Quando il segnale U assume un valore logico significativo ?



#### Esercizio 1

Registro a 1 bit con uscita tri-state

Utilizzando *latch SR* progettare una rete che, quando WE=1, memorizza sull'uscita OUT il segnale di ingresso IN. L'ultimo valore trasferito in uscita deve essere mantenuto per tutto il tempo in cui il segnale WE=0. La rete deve essere inoltre dotata di un segnale OE che, se a livello logico 0, pone il segnale di OUT nello stato di alta impedenza.



#### Soluzione



La rete tratteggiata (8X) è un latch CD dotato di uscita tri-state ed esiste in forma integrata ('373).

#### NOTA

- Perché le due reti seguenti **NON** sono equivalenti ?



### RSA notevoli: Flip-Flop D



FFD: RSA che assume il valore logico presente sull'ingresso D durante i fronti di salita (positive edge triggered) dell'ingresso CK



Il FFD è tipicamente utilizzato come cella elementare di memoria nelle reti sequenziali sincrone. In tal caso, il segnale CK, è un segnale di tipo periodico (clock).

I FFD sono dotati di due ulteriori ingressi "asincroni" che consentono di settare (A SET) o resettare (A RES) Q indipendentemente da CK e D.



logic diagram (positive logic)



Tipica realizzazione di un FFD della famiglia TTL ('374) mediante 3 latch SR.

Q=0 se A\_RES=1
Q=1 se A\_SET=1

A\_SET e A\_RES sono prioritari rispetto a CK e D

**NOTA:** i segnali asincroni di **set** e **reset** denominati nella slide (rispettivamente) **A\_SET** e **A\_RES** sono spesso denominati (rispettivamente) **PR** e **CL** oppure **S** e **R**. Inoltre, se non indicati nello schema logico si suppone che tali comandi siano non asseriti (**A\_SET=0** e **A\_RES=0**).

### Vincoli di corretto impiego per i FFD

Tempi di Setup  $(\tau_{\text{SU}})$ , Hold  $(\tau_{\text{H}})$  e Risposta  $(\tau_{\text{R}})$ 



Il corretto funzionamento è garantito solo se  $\tau_{\text{SU}} \ge \tau_{\text{SUmin}}$  e  $\tau_{\text{H}} \ge \tau_{\text{Hmin}}$ . In caso contrario, metastabilità.

Cosa implicano i parametri  $\tau_{\text{SUmin}}$  e  $\tau_{\text{Rmin}}$  indicati nei datasheet ?

### Il FFD come elemento fondamentale delle RSS

Se all'ingresso CK viene inviato un segnale periodico (clock):

il FFD ritarda (D = Delay) il segnale di uscita Q, rispetto al segnale di ingresso D, di un tempo pari al periodo di clock T

$$O^{n+1} = D^n$$





### Vincoli di campionamento e metastabilità

Il mancato rispetto dei vincoli sul campionamento dei segnali porta a metastabilità.





### Sincronizzazione di segnali (non sincroni)

Normalmente i segnali provenienti dall'esterno (ma non solo) non sono sincroni con il clock della RSS. Questo è un problema molto comune.

Come gestire potenziali situazioni di metastabilità che potrebbero compromettere il corretto funzionamento della RSS?



- La soluzione mostrata garantisce che l'uscita I\_sync assume il valore di I nel momento in cui tale segnale è stato campionato?
- Sono sufficienti due livelli di FF?
- Quali sono gli effetti collaterali di questa soluzione?

### Reti Sequenziali Sincrone (RSS)



k FFD sull'anello di retroazione Tutti con lo stesso clock di periodo T



Nel caso specifico: Moore o Mealy?

Lo stato cambia anche se non cambia l'ingresso?

L'uscita cambia anche se non cambia l'ingresso?

#### Alcune considerazioni sulle RSS

- Lo stato della rete cambia solo in corrispondenza dei fronti di salita del clock che si susseguono con periodo T
- La rete risponde ogni T  $\Rightarrow$  se si desidera massimizzare la velocità di risposta della rete è necessario adottare il modello di Mealy
- La rete è svincolata dai ritardi della rete G! Quindi, nessun problema di corse critiche (purché T >  $\tau_{\text{SUmin}}$  +  $\tau_{\text{Rmin}}$ !)
- All'interno di uno stesso progetto sono tipicamente presenti più RSS e non necessariamente per tutte le RSS il clock è lo stesso e/o coincide con il clock del processore
- Le RSS sono (più) facili da progettare delle RSA

### Clock gating e glitch sul clock

Nelle reti sincrone è necessario evitare variazioni spurie (glitch) del segnale di clock che possono provocare commutazioni indesiderate dei FFD.

Ad esempio, per via dei reciproci ritardi tra i t segnali D[t-1...0] e/o le alee introdotte dalla rete combinatoria di decodifica, a causa del "clock gating", può verificarsi quanto segue



Glitch sul clock → commutazione spuria del FFD !

### Clock gating e clock-skew

Il clock gating, oltre a generare potenziali glitch introduce "clock-skew". Ad esempio, consideriamo le due RSS seguenti



I clock delle due reti sono sfasati di un tempo pari al ritardo introdotto dall'AND. Tale fenomeno ("clock-skew") è potenzialmente dannoso. Perchè ?



Il "clock-skew" non è causato solo dal clock gating ma anche (ad esempio) da percorsi elettrici di lunghezza diversa.

#### Esercizio 2

Progettare un registro a 8 bit con uscita tri-state utilizzando FFD positive edge triggered.

La rete, ad ogni fronte di salita del clock, memorizza il byte IN[7..0] in ingresso se WE=1 mentre mantiene il valore precedentemente memorizzato in caso contrario (WE=0). L'uscita OUT[7..0] della rete deve essere posta nello stato di alta impedenza quando il segnale OE=0. Inoltre, la rete deve essere dotata di un ingresso asincrono di RESET (A\_RESET) che, se 1, pone al livello logico 0 l'uscita OUT[7..0] indipendentemente dal valore dei segnali WE, IN e CK.

Quali condizioni devono essere soddisfatte perché sia garantito il corretto funzionamento della rete ?



#### Soluzione

### Caso singolo bit



#### NOTA

- Per garantire il corretto funzionamento della rete è necessario rispettare tempi di **setup** e **hold**
- Il FFD esiste (8X) in forma integrata (74XX374) ed è dotato di comando di OE

#### NOTA

- La soluzione seguente NON è corretta in quanto:
  - a) variazioni spurie (glitch), dovute a instabilità del segnale **WE**, possono causare commutazioni indesiderate del flip-flop
  - b) il gate ritarda il segnale di clock del FFD e potrebbe causare potenziali sfasamenti ("clock-skew") tra i clock dei vari componenti della rete sincrona complessiva



### Estensione a 8 bit



### Estensione a 8 bit (meglio)



#### Esercizio 3

Progettare una rete che periodicamente dopo tre periodi di clock setta al livello logico 1 la propria uscita per un periodo clock.



#### Soluzione 3.1

Una possibile soluzione si basa sull'utilizzo di un contatore modulo 4.



Progettare un contatore modulo 4....

### Contatore modulo 4



### Contatore modulo 4 con comando di ENABLE (EN)



# Contatore modulo 4 UP/DOWN (U/D\*)



# Contatore modulo 4 con LOAD (L)



#### Esercizi

- E3-1) Progettare un contatore modulo 4 dotato dei segnali U/D\*, EN e L nei seguenti 2 casi:
  - a) segnale L prioritario rispetto a EN
  - b) segnale EN prioritario rispetto a L

In entrambi i casi si supponga che  $U/D^*$  sia il segnale meno prioritario tra i tre.

- E3-2) Progettare un contatore modulo 8
- E3-3) Progettare un contatore modulo 5 utilizzando un contatore modulo 8

#### Soluzione 3.2

Osservando le forme d'onda mostrate sotto si può ottenere una soluzione alternativa alla precedente (3.1)





- Questa soluzione non può essere ottenuta con il metodo della sintesi formale studiato a Reti Logiche

- Non è il caso della rete della pagina precedente, ma la presenza di alee può creare problemi alle reti che seguono se queste utilizzano come ingresso di clock un segnale che presenta oscillazioni spurie (glitches).

Si consideri ad esempio il caso seguente:



- Le alee possono essere eliminate introducendo ulteriori gates (vedi reti logiche)
- In alcuni casi le alee possono essere filtrate dagli stessi gates (ad esempio nel caso di 'lentezza' dei dispositivi rispetto ai tempi del glitch); questa possibilità deve essere verificata attentamente analizzando i datasheets dei componenti utilizzati



## Soluzione 3.3

Soluzione canonica ottenuta mediante sintesi formale.

# Grafo degli stati



# Tabella di flusso

| sn | s <sup>n+1</sup> | u |  |
|----|------------------|---|--|
| A  | В                | 0 |  |
| В  | С                | 0 |  |
| С  | D                | 0 |  |
| D  | A                | 1 |  |

# Tabella delle transizioni

| Y <sub>1</sub> <sup>n</sup> Y <sub>0</sub> <sup>n</sup> | $\mathbf{y_1}^{n+1} \ \mathbf{y_0}^{n+1}$ | u |
|---------------------------------------------------------|-------------------------------------------|---|
| 0 0                                                     | 0 1                                       | 0 |
| 0 1                                                     | 1 0                                       | 0 |
| 1 0                                                     | 1 1                                       | 0 |
| 1 1                                                     | 0 0                                       | 1 |

# Sintesi minima (mappe di Karnaugh,...)

$$u = y_1^n \cdot y_0^n$$

$$y_0^{n+1} = y_0^n \star$$

$$y_1^{n+1} = y_1^n \text{ XOR } y_0^n$$



- Se si desidera aggiungere un segnale di **ENABLE** alla rete precedente mediante il metodo della sintesi formale ?
- E' necessario ripetere tutti i passi precedenti (grafo, diagramma stati, ...)

Progettare un registro a scorrimento (**shift-register**) a 3 bit.



# Soluzione





- **E4-1)** Progettare uno shift-register dotato di comandi di enable EN e LOAD (parallelo e prioritario rispetto all'enable).
- **E4-2)** Utilizzando due shift-register a 4 bit e un contatore modulo 8: progettare un convertitore serie parallelo a 8 bit dotato di un segnale (ACK) che comunica l'avventura ricezione degli 8 bit.

Progettare una rete sincrona dotata di un ingresso IN e di un'uscita OUT. L'uscita OUT deve asserirsi esattamente per un periodo di clock se viene rilevata una transizione da 0 a 1 del segnale di ingresso (monoimpulsore).

Si noti che il segnale di ingresso potrebbe anche essere non sincrono (purché rispetti tempi di *setup* e *hold*)



# Soluzione OUT IN FFD FFD Q\* Q\* CK $\mathsf{CK}$ IN OUT

# Perchè questa soluzione è sbagliata (1) ?



# Perchè questa soluzione è sbagliata (2) ?



# Perchè questa soluzione è sbagliata (3) ?



Progettare un rete che controlla se gli ultimi tre caratteri che si sono presentati sull'ingresso IN[7..0] mentre il segnale EN era a livello logico 1 sono stati FFh (primo carattere della sequenza), 27h e 30h. Nel caso sia rilevata la sequenza FF-27-30, nel periodo di clock successivo a quello dell'ultimo carattere ricevuto (30h), deve essere asserita l'uscita OUT e rimanere tale fino a che non viene asserito il segnale (asincrono) di reset A\_RESET. In seguito ad un reset deve riprendere immediatamente il controllo della sequenza in ingresso come se non fosse stato ricevuto alcun carattere.





# Soluzione 6.1



## Soluzione 6.2

Una soluzione alternativa utilizzando un contatore dotato di



LOAD = ATTESO\_FF·EN·DEC\_FF\* + ATTESO\_27·EN·DEC\_27\* + ATTESO\_30·EN·DEC\_30\*

ENABLE = ATTESO\_FF·EN·DEC\_FF + ATTESO\_27·EN·DEC\_27 + ATTESO\_30·EN·DEC\_30

C'è un problema...

.. nella soluzione della pagina precedente cosa accade se i caratteri ricevuti (con EN=1) sono FF-FF-27-30 ?



LOAD = ATTESO\_FF·EN·DEC\_FF\* + ATTESO\_27·EN·DEC\_27\* + ATTESO\_30·EN·DEC\_30\*

ENABLE = ATTESO FF·EN·DEC FF + ATTESO 27·EN·DEC 27 + ATTESO 30·EN·DEC 30

E5-1) Riprogettare la rete dell'esercizio 6 in modo che OUT assuma il valore logico 1 in seguito alla ricezione anche non consecutiva (con EN=1) dei caratteri FFh, 27h e 30h.

Ad esempio, OUT=1 se i caratteri ricevuti (mentre EN=1) sono stati: FF-7A-80-9F-27-B2-30-...

Modificare l'esercizio precedente in modo che, in seguito al rilevamento della sequenza, l'uscita OUT assuma il valore logico 1 per un solo periodo di clock. Appena ricevuta una sequenza completa il controllo dei caratteri in ingresso deve riprendere immediatamente.



# Soluzione 7.1





## Soluzione 7.2

Rispetto all'esercizio 6.2 è sufficiente modificare il comando di LOAD facendo in modo che LOAD=1 quando OUT=1 ?  $O_3$  EN OUT ATTESO 30 O<sub>2</sub> DEC I<sub>1</sub>  $O_1 2 : 4$ IN[7...0] ATTESO 27  $O_0$ ATTESO FF 8 EN · DEC FF **30**h **▶** DEC 30 I1 I0 LOAD **ENABLE →** DEC 27 **27**h X4 $\mathbf{Q0}$ **RES\*** FFh DEC FF CK A RESET LOAD = ATTESO\_FF · EN · DEC\_FF\* + ATTESO\_27 · EN · DEC\_27\* + ATTESO\_30 · EN · DEC\_30\*(+ OUT ENABLE = ATTESO FF · EN · DEC FF + ATTESO 27 · EN · DEC 27 + ATTESO 30 · EN · DEC 30

Cosa accade se (con EN=1) la sequenza è 45-FF-27-30-FF-27-30-... ?

E6-1) Riprogettare la rete dell'esercizio 6 in modo che OUT=1 in seguito alla ricezione anche non consecutiva (con EN=1) dei caratteri FFh, 27h e 30h.

Ad esempio, OUT=1 se i caratteri ricevuti mentre EN=1 sono stati: FF-7A-80-9F-27-B2-30-...

E6-2) Cosa accade alle soluzioni 6.1 e 6.2 se (mentre EN=1) la sequenza è: 45-FF-27-30-FF-27-30-... ?

Progettare un rete che controlla se gli ultimi tre caratteri che si sono presentati in ingresso IN[7..0] mentre il segnale EN=1 sono stati FFh (primo carattere della sequenza), 27h e 30h. Nel caso sia rilevata tale sequenza, due periodi di clock successivi a quello dell'ultimo carattere della sequenza ricevuto deve essere asserita l'uscita OUT e rimanere tale fino a che il segnale di reset (asincrono) A RESET non assume il valore logico 1. In seguito ad un reset (asincrono) la rete deve riprendere immediatamente il controllo della sequenza in ingresso come se non fosse stato ricevuto alcun carattere.





# Soluzione 8.1



# Soluzione 8.2



LOAD = (ATTESO\_FF·EN·DEC\_FF\* + ATTESO\_27·EN·DEC\_27\* + ATTESO\_30·EN·DEC\_30\*) ·OUT\_1\*

ENABLE = (ATTESO\_FF·EN·DEC\_FF + ATTESO\_27·EN·DEC\_27 + ATTESO\_30·EN·DEC\_30) ·OUT\_1\*

Progettare una rete dotata di tre ingressi E, A/I\*, A RES e un'uscita OUT. Il segnale di ingresso A/I\* influisce sulla rete solo se contemporaneamente E=1. L'uscita della rete deve andare al livello logico 1 per un periodo di clock se viene rilevato per cinque volte, anche non consecutive, il valore 1 del segnale A/I\* in presenza del segnale E=1. Ogni volta che il segnale A/I\* assume il valore 0 (con E=1) deve essere ridotto di uno il numero di eventi rilevati fino a quel momento. Successivamente a un reset (segnale asincrono) o nel caso nessun evento sia stato ancora rilevato (o che il numero di incrementi sia stato compensato da un numero equivalente di decrementi la rete deve rimanere nello stato 000 anche se A/I\*=0 ed E=1. Dopo avere rilevato cinque eventi la rete deve riprendere l'analisi degli ingressi.



## Soluzione 9.1



# Soluzione 9.2

Soluzione mediante sintesi formale: grafo -> tabella di flusso -> tabella delle transizioni,... NON SI USA !!!!



Utilizzando un microprocessore dotato di un bus indirizzi a 16 bit e di un bus dati a 8 bit: mappare nello parte bassa dello spazio di indirizzamento 12k di RAM e nella parte alta 16k di EPROM.

# Soluzione



- La codifica semplificata implica l'attivazione dei segnali di selezioni anche per indirizzi diversi da quelli in cui sono realmente presenti i dispositivi di memoria.

- Il segnale **CS\_EPROM** si attiva per ogni indirizzo maggiore o uguale di **8000h** (seconda metà dello spazio di



- Il segnale **CS\_RAM\_1** si attiva per ogni indirizzo compreso tra 0000h e 7FFFh (A15=0) per il quale A13=0:

Quindi, CS\_RAM\_1=1 per entrambi i seguenti intervalli di memoria:

|         | $\mathbf{A}_3 \dots \mathbf{A}_0$ | $A_7A_4$ | <b>A</b> <sub>11</sub> <b>A</b> <sub>8</sub> | <b>A</b> <sub>15</sub> <b>A</b> <sub>12</sub> |
|---------|-----------------------------------|----------|----------------------------------------------|-----------------------------------------------|
| (4000h) | 0000                              | 0000     | 0000                                         | 0100                                          |
| (5FFFh) | 1111                              | 1111     | 1111                                         | 0101                                          |



- Il segnale CS\_RAM\_2 si attiva per ogni indirizzo compreso tra 0000h e 7FFFh (A15=0) per il quale A13=1 e A11=0 :

Quindi, CS\_RAM\_2=1 per i seguenti quattro intervalli di memoria:

| $\mathbf{A}_{15} \dots \mathbf{A}_{12}$       | <b>A</b> <sub>11</sub> <b>A</b> <sub>8</sub> | $A_7A_4$                                    | $\mathbf{A}_3 \dots \mathbf{A}_0$ |         |            | T              |
|-----------------------------------------------|----------------------------------------------|---------------------------------------------|-----------------------------------|---------|------------|----------------|
| 0010                                          | 0000                                         | 0000                                        | 0000                              | (2000h) |            | 0000h          |
| 0010                                          | 0111                                         | 1111                                        | 1111                              | (27FFh) | RAM_2 (2k) | 2000h          |
| <b>A</b> <sub>15</sub> <b>A</b> <sub>12</sub> | <b>A</b> <sub>11</sub> <b>A</b> <sub>8</sub> | $A_7A_4$                                    | $\mathbf{A}_3 \dots \mathbf{A}_0$ |         | RAM_2 (2k) | 3000h<br>4000h |
| 0011                                          | 0000                                         | 0000                                        | 0000                              | (3000h) |            | 4000n          |
| 0011                                          | 0111                                         |                                             |                                   | (37FFh) | RAM 2 (2k) | 6000h<br>7000h |
| 2 2                                           | 7 7 T                                        |                                             | 2 2                               |         |            | 8000h          |
| $A_{15} A_{12}$                               | $\mathbf{A}_{11} \dots \mathbf{A}_{8}$       | $\mathbf{A}_7 \dots \mathbf{A}_4$           | $\mathbf{A}_3 \dots \mathbf{A}_0$ |         |            |                |
| 0110                                          | 0000                                         | 0000                                        | 0000                              | (6000h) |            |                |
| 0110                                          | 0111                                         | 1111                                        | 1111                              | (67FFh) |            |                |
| <b>A</b> <sub>15</sub> <b>A</b> <sub>12</sub> | <b>A</b> <sub>11</sub> <b>A</b> <sub>8</sub> | <b>A</b> <sub>7</sub> <b>A</b> <sub>4</sub> | $\mathbf{A}_3 \dots \mathbf{A}_0$ |         |            |                |
| 0111                                          | 0000                                         | 0000                                        | 0000                              | (7000h) |            |                |
| 0111                                          | 0111                                         | 1111                                        | 1111                              | (77FFh) |            | FFFFh          |

- Il segnale CS\_RAM\_3 si attiva per ogni indirizzo compreso tra 0000h e 7FFFh (A15=0) per il quale A13=1 e A11=1 :

Quindi, CS\_RAM\_3=1 per i seguenti quattro intervalli di memoria:

| <b>A</b> <sub>15</sub> <b>A</b> <sub>12</sub> | <b>A</b> <sub>11</sub> <b>A</b> <sub>8</sub> | $\mathbf{A}_7 \dots \mathbf{A}_4$ | $\mathbf{A}_3 \dots \mathbf{A}_0$ |         |
|-----------------------------------------------|----------------------------------------------|-----------------------------------|-----------------------------------|---------|
| 0010                                          | <b>1</b> 000                                 | 0000                              | 0000                              | (2800h) |
| 0010                                          | 1111                                         | 1111                              | 1111                              | (2FFFh) |
| <b>A</b> <sub>15</sub> <b>A</b> <sub>12</sub> | <b>A</b> <sub>11</sub> <b>A</b> <sub>8</sub> | $A_7A_4$                          | $\mathbf{A}_3 \dots \mathbf{A}_0$ |         |
| 0011                                          | 1000                                         | 0000                              | 0000                              | (3800h) |
| 0011                                          | 1111                                         | 1111                              | 1111                              | (3FFFh) |
| $\mathtt{A}_{15}\mathtt{A}_{12}$              | $\mathbf{A}_{11} \dots \mathbf{A}_{8}$       | $\mathbf{A}_7 \dots \mathbf{A}_4$ | $\mathbf{A}_3$ $\mathbf{A}_0$     |         |
|                                               |                                              |                                   |                                   | (6800h) |
| <b>011</b> 0                                  | 1111                                         | 1111                              | 1111                              | (6FFFh) |
| <b>A</b> <sub>15</sub> <b>A</b> <sub>12</sub> | <b>A</b> <sub>11</sub> <b>A</b> <sub>8</sub> | $A_7A_4$                          | $\mathbf{A}_3 \dots \mathbf{A}_0$ |         |
| 0111                                          | 1000                                         | 0000                              | 0000                              | (7800h) |
| 0111                                          | 1111                                         |                                   |                                   | (7FFFh) |

Effetto di replica nella mappatura in memoria dovuto alla decodifica semplificata. Nella figura seguente sono indicati solo gli indirizzi iniziali.



Utilizzando un microprocessore dotato di un bus indirizzi a 20 bit e di un bus dati a 8 bit:

- mappare nello parte bassa dello spazio di indirizzamento 32k di RAM e nella parte alta 32k di EPROM

Nel sistema sono presenti anche due dispositivi di I/O denominati **D1** (dotato di due registri interni) e **D2** (dotato di quattro registri interni):

- mappare in memoria anche i due dispositivi di I/O D1 e D2 agli indirizzi 2000h e 1000h

Osservando che esiste una sovrapposizione tra gli indirizzi di una memoria e dei due dispositivi di IO, si scrivano i CS, in forma semplificata, di tutti i dispositivi presenti nel sistema riducendo al minimo gli indirizzi "sottratti" dai dispositivi di IO alla memoria.

## Soluzione

```
RAM: 1 chip da 32KB

RAM (00000h->07FFFh)

CS_RAM = BA19* ·CS_D1* ·CS_D2*
```

```
EPROM: 1 chip da 32KB
EPROM (F8000h - FFFFFh)
CS_EPROM = BA19
```

D2: Mappato in memoria all'indirizzo O1000h, occupa 4 locazioni (A1A0) nello spazio di indirizzamento.

```
CS_D2 = BA19* ·BA14* ·BA13* ·BA12 ·BA11* ·BA10* ·BA9* ·BA8* ·BA7* ·BA6* ·
BA5* ·BA4* ·BA3* ·BA2*
```

Utilizzando un microprocessore dotato di un bus indirizzi a 20 bit e di un bus dati a 8 bit:

- mappare 32k di RAM nella parte bassa dello spazio di indirizzamento, 32k di RAM a partire dall'indirizzo **1C000h** e 64k EPROM nella parte alta dello spazio di indirizzamento

# Soluzione

| 00000h | RAM_1 (32k)  |  |   |   |   | _ |   |  |  |  |   |                |    |     | _   | 000        | 0001          | ı            |       | 000 | 0      | 0   | 000             | ) (      | 0000       | )   | 0000 | 0 | 000  | ) |
|--------|--------------|--|---|---|---|---|---|--|--|--|---|----------------|----|-----|-----|------------|---------------|--------------|-------|-----|--------|-----|-----------------|----------|------------|-----|------|---|------|---|
|        |              |  | _ | _ | _ | _ | — |  |  |  |   |                |    |     | _   | 07         | FFF.          | h            |       | 000 | 0(     | 0   | 111             | L        | 111:       | L   | 1111 | 1 | L11: | 1 |
| 10000h |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        | D214 0 (201) |  | _ | _ | _ | _ | — |  |  |  |   |                |    |     | - : | 1C(        | 0001          | ı            |       | 000 | 1      | 1   | 100             | ) (      | 0000       | )   | 0000 | 0 | 000  | ) |
| 20000h | RAM_2 (32k)  |  | _ | _ | _ |   |   |  |  |  |   |                |    |     | _   | 23         | FFF           | h            |       | 001 | .0     | 0   | 011             |          | 1111       | L   | 1111 | 1 | L11: | 1 |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
| 30000h |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  | С | S              | _I | R.A | /W  | <u>_</u> 1 | <b>_A</b>     | 19*          | k •   | A17 | *      | • ] | A16             | *        |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  | C | S              | F  | RA  | M   | 1 2        | 2= <b>A</b> : | <u> 19</u> * | ٠.    | (A1 | 7      | _   | ь А             | 1        | <b>6</b> ) |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   | _              |    |     |     | _          |               |              |       | •   |        |     |                 |          | •          |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     | (          | opp           | ure          | е     |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  | ~ | ~              | _  | _   |     |            |               |              |       | ~~  | _      |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  | C | S <sub>-</sub> | _1 | ΚA  | ЛM  |            | 2= <b>A</b> : | LY×          | • • ( | ະຣ_ | -<br>- | Aľ  | ,— <sub>T</sub> | <b>*</b> |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  | C | s_             | _E | ΞP  | PR  | OM         | <b>1=A</b> :  | 19           |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     |     |            |               |              |       |     |        |     |                 |          |            |     |      |   |      |   |
| F0000h |              |  | _ |   |   | _ |   |  |  |  |   |                |    |     | - 1 | FO(        | 0001          | ı            |       | 111 | 1      | 0   | 000             | (        | 0000       | ) ( | 0000 | 0 | 000  | ) |
| FFFFFh | EPROM (64k)  |  |   |   |   | _ |   |  |  |  |   |                |    |     | - 1 |            | احمم          |              |       | 01  | 1      | 1   | 111             | 1        | 1111       |     | 1111 | 1 | 111  |   |
|        |              |  |   |   |   |   |   |  |  |  |   |                |    |     | 1   | rrr        | FFF           | L            | •     | LUI | T      | Ι.  | ттт             |          | гттт       |     | TTTT | Т | ттт  | • |