# N7\_SN\_1A

### Architecture des ordinateurs - Semestre 6

### TP1 & 2 - Construction d'un mini microprocesseur : mini-craps

# **ATTENTION:**

- 1- Si vous ne disposez d'un module supposé fait au semestre 5, il faut le demander à votre enseignant.
- 2- il faut respecter l'interface des modules (noms et ordre des entrées/sorties) pour pouvoir utiliser le module craps et les fichiers de test fournis.
- 3- Il est inutile de sauter les étapes si l'étape courante n'est pas validée.

## Module registre

module registres (rst, clk, areg[3..0], breg[3..0], datain[31..0] : a[31..0], b[31..0], pc[31..0], ir[31..0]) // la sortie pc est ajoutée pour faciliter les tests

- L'entrée « areg » indique le numéro du registre que l'on souhaite lire sur la sortie « a »
- L'entrée « breg » indique le numéro du registre que l'on souhaite lire sur la sortie « b »
- L'entrée « dreg » indique le numéro du registre dans lequel on souhaite écrire l'entrée datain
- La sortie « ir » (r15) servira pour accéder directement au code de l'instruction courante sans passer par les sorties « a » ou « b »

1- En utilisant deux instances du module reg32(rst, clk, en, e[31..0] : reg[31..0]) fait au semestre 5, instancier les registres r0, r1, r2 et r3; et les diriger vers les sorties « a » et « b ». On enlèvera la sortie ir[31..0] dans cette première étape. (fait en TD)

Pensez à l'intérêt d'utiliser un module décodeur fait en semestre 5.

Tester ce module en écrivant des valeurs quelconques dans r2 et dans r3, et en vérifiant le contenu des registres r0, r1, r2 et r3.  $\frac{\text{Temps moyen} = 10 \text{ mn}}{\text{Temps moyen}}$ 

2- Compléter le module registres, et le valider en utilisant le fichier de test (registres.tst) fourni. **Pour simplifier, on implantera pas les registres r8, r9, r10 et r11. Temps moyen = 15 mn** 

#### Module ual

module ual (a[31..0], b[31..0], cmd[3..0] : s[31..0], N, Z, V, C) On y implantera les opérations suivantes :

- 1. Addition et soustraction en utilisant le module adssub32 fait au semestre 5
  - 1. L'addition aura pour code 0000 (cmd[3..0])
  - 2. La soustraction aura le code 0001
- Sigextend24 qui permet d'étendre un nombre signé représenté sur les 24 bits de l'entrée « a » (a[23..0]) vers une représentation sur 32 bits sigext24[31..0] (fait en TD). Le code de cette opération sera 1100

Ecrire le module ual et le valider en utilisant le fichier de test (ual.tst) fourni.

Temps moyen = 15 mn

### Les instructions et le séquenceur

L'algorithme d'exécution d'un programme se présente sous la forme suivante :

PC <- adresse de la première instruction Répéter

lire le code de l'instruction courante // IR <- [PC]

exécuter cette instruction

passer à l'instruction suivante  $\ //\ PC <-\ PC + 1 \ ou\ PC <-\ adresse de branchement Jusqu'à Fin du programme$ 

L'opération « exécuter cette instruction » peut nécessiter une ou plusieurs étapes en fonction de la complexité de l'instruction.

Cet algorithme s'implante sous forme d'un circuit séquentiel, que l'on peut représenter par un graphe d'états :



Cette implantation sera faite dans un module appelé séquenceur : module sequenceur(rst, clk, ir[31..16], N, Z, V, C : fetch, decode, pcplus1, areg[3..0], breg[3..0], dreg[3..0], ualCmd[3..0], dbusin[1..0], write, setflags) et sera réalisée et validée de façon incrémentale.

1- Instructions arithmétiques et logiques : op %rs1, %rs2, %rdest

A- Ecrire les équations des états fecth, decode, et pcplus1; et des microcommandes areg, breg, dreg, ualCmd, dbusln et write. (fait en TD)

La sortie setflags sera mise à 1 lors de l'exécution de l'opération (passage de decode vers pcplus1), afin de commander la mémorisation des indicateurs N, Z, V, et C.

Les équations de areg, breg, dreg, ualCmd et dbusIn seront complétées progressivement lors des prochaines étapes. Pour en assurer une bonne lisibilité et en faciliter la vérification, il est fortement conseillé d'écrire un minterme par ligne ; chaque minterme correspondant à une transition.

Valider cette première étape en utilisant le fichier de test (sequenceur.tst) fourni (et qu'il faut lire et comprendre pour pouvoir le compléter lors des étapes suivantes).

Temps moyen = 15 mn

B- Prendre une copie du module minicraps.sdhl sur moodle et le compléter. C'est une traduction fidèle du schéma général de minicraps, avec deux petits ajouts qui permettent de lire le contenu d'un registre et le contenu de la ram (voir commentaires dans le module).
 Valider son fonctionnement en utilisant les fichiers minicraps.ram et minicraps.tst fournis. Le chargement dans le simulateur doit se faire dans l'ordre : minicraps.ram puis minicraps.tst.
 Bien lire et comprendre ces deux fichiers pour pouvoir les compléter lors des étapes suivantes.

Temps moyen = 20 mn

2- *Instruction set*: set valeur24, rdest

```
1 1 0 0 | rdest (4) | . . . . . . . . . . . . valeur24 . . . . . . . . . .
```

- A- Compléler le module sequenceur.shdl pour y intégrer le traitement de cette instruction.

  Compléter le fichier sequenceur.tst et valider le module sequenceur.

  Temps moyen = 15 mn
- B- Modifier minicraps.ram en remplçant les 2 premières instructions par set V1, %r2 et set V2, %r3. V1 et V2 sont égales à l'ordre dans l'alphabet de la 1<sup>ère</sup> et de la 2<sup>ème</sup> lettre de votre identifiant (login). Modifier le fichier minicraps.tst et tester ce nouveau programme pour valider cette étape.

  Temps moyen = 15 mn

#### 3- Instructions d'accès mémoire

load [rad1+rad2], rdest

store rsrc, [rad1+rad2]

```
1 0 0 1 | rsrc (4) | rad1 (4) | rad2 (4) |. . . . . . . . . 16 bits libres . . . . . . .
```

Ces deux instructions nécessitent une opération commune : le calcul de l'adresse comme somme de rad1 et de rad2.

- A- Compléler le module sequenceur.shdl pour y intégrer le traitement de ces instructions.

  Compléter le fichier sequenceur.tst et valider le module sequenceur.

  Temps moyen = 20 mn
- B- Compléter minicraps.ram en ajoutant, après les instructions existantes, les instructions : set 10, %r7; load [%r7+%r0], %r2; load [%r7+%r1], %r3; add %r2, %r3, %r4; store %r4, [%r7+%r1]; et en mettant l'ordre dans l'alphabet de la 1<sup>ère</sup> et de la 2<sup>ème</sup> lettre de votre identifiant aux adresses 10 et 11.

Compléter le fichier minicraps.tst et valider cette étape. Temps moyen = 20 mn

4- Instruction de branchement : bcond adresse

```
1 1 1 0 | cond (4) | . . . . . . . . . . . déplacement24 . . . . . . .
```

Les instructions de branchement permettent de se déplacer dans le code (passer d'une instruction vers une autre située en amont ou en aval, et référencée par son adresse, et fonctionnent selon l'algorithme suivant :

```
Si cond est vrai alors PC <- PC + déplacement24
Sinon PC <- PC + 1
```

Avec déplacement24 = adresse de branchement - adresse courante (PC)

Prendre une copie du module branch qui évalue si la condition, indiquée en entrée, est vraie en fonction des indicateurs N, Z, V et C.

La table suivante fournit la liste des instructions de branchement évaluées dans branch.shdl.

| Instruction  | cond (code) | Opération : branch        | Flags vérifiés       |
|--------------|-------------|---------------------------|----------------------|
| ba           | 1000 (8)    | always                    | 1                    |
| beq (be, bz) | 0001 (1)    | on equal                  | Z                    |
| Bne (bnz)    | 1001 (9)    | on not equal              | Not Z                |
| ble          | 0010 (2)    | on less or equal          | (N xor V) or Z       |
| bg (bgt)     | 1010 (10)   | on greater                | Not ((N xor V) or Z) |
| bl           | 0011 (3)    | on less                   | N xor V              |
| bge          | 1011 (11)   | on greater or equal       | Not (N xor V)        |
| bleu         | 0100 (4)    | on less or equal unsigned | Z or C               |
| bgu          | 1100 (12)   | on greater unsigned       | Not (Z or C)         |
| blu (bcs)    | 0101 (5)    | less unsigned (carry set) | С                    |
| bgeu (bcc)   | 1101 (13)   | greater or equal unsigned | Not C                |
| bneg (bn)    | 0110 (6)    | on negative               | N                    |
| bpos (bnn)   | 1110 (14)   | on positive               | Not N                |
| bvs          | 0111 (7)    | on oVerflow set           | V                    |
| bvc          | 1111 (15)   | on oVerflow clear         | Not V                |

Les instructions de branchement permettent de mettre en place les structures de contrôle : Si Sinon, Répéter, TantQue, etc. Par exemple, soit la boucle suivante en langage algorithmique :

```
Index ← 8
Répéter
Actions
Index ← Index - 1
Jusqu'à Index=0
```

On peut choisir d'utiliser le registre r2 pour stocker Index, et on peut écrire :

Déplacement24 = adresse de bne – adresse Boucle. Donc, si Actions consomment 2 instructions, déplacement24 sera égal à -2 = 0xfffffe, et le code de l'instruction bne sera 0xe9fffffe

A- Compléler le module sequenceur.shdl pour y intégrer le traitement de cette instruction.

Compléter le fichier sequenceur.tst et valider le module sequenceur.

Temps moyen = 20 mn

B- Enregistrer le programme suivant dans un fichier ram (somme\_tab.ram) :

```
00000000:
                                      // adresse du tableau
               set
                       10, %r7
                       0, %r2
                                      // somme <- 0
               set
               set
                                      // index <- N-1 (N = nombre de caractères de votre login)
boucle:
                       [\%r7+\%r3], \%r4// @tab[index] = r7+r3 = base + index
               load
               add
                       %r4, %r2, %r2
                       %r3, %r1, %r3 // Index <- Inex - 1
               sub
               bgeu
                       boucle
                                      // branchement à boucle si r3 >= 0 (non signé)
fin:
               ba
                       fin
                                      // boucler sur place pour ne pas aller plus loin
               ordre dans l'alphabet des caractères de votre login (un caractère par adresse)
00001010, ...
```

Ecrire un fichier somme\_tab.tst pour valider cette étape. Temps moyen = 30 mn

On calculera le nombre de cycles nécessaires à l'exécution de la boucle, et on se limitera à tester l'état du programme après chaque exécution de l'instruction « bgeu », ainsi que le résultat final.