#### Introdução aos Sistemas de Computação (3)



#### Estrutura do tema ISC

- 1. Representação de informação num computador
- 2. Organização e estrutura interna dum computador
- 3. Execução de programas num computador
- 4. Análise das instruções de um processador
- 5. Evolução da tecnologia e da eficiência

# Análise de componentes num computador



#### Componentes (físicos) a analisar:

- a unidade de processamento / o processador:
  - ➤o nível ISA (Instruction Set Architecture): tipos e formatos de instruções, acesso a operandos, ...
  - CISC versus RISC
  - paralelismo no processador: pipeline, super-escalaridade, ...
  - paralelismo fora do processador: on-chip e off-chip
- a hierarquia de memória:

cache, memória virtual, ...

- periféricos:
  - interfaces humano-computador (HCI)
  - arquivo de informação
  - comunicações

(Instruction Set Architecture) (1)



#### Ex. de código C

```
int sum(int x, int y)
{
  int t = x+y;
  return t;
}
```

- operações num processador?
- como aceder a operandos?
- registos visíveis ao programador?
- tipos de instruções presentes num processador?
- formatos de instruções em linguagem máquina?
- instruções de input/output ?
- escalares multi-byte em memória?

#### Mesmo código em assembly

```
_sum:

pushl %ebp

movl %esp,%ebp

movl 12(%ebp),%eax

addl 8(%ebp),%eax

movl %ebp,%esp

popl %ebp

ret
```

(Instruction Set Architecture) (2)



- operações num processador?
- como aceder a operandos?
- registos visíveis ao programador

#### Operações lógicas/aritméticas num processador

- operações mais comuns:
  - lógicas: not, and, or, xor, ...
  - aritméticas: inc/dec, neg, add, sub, mul, ...
- nº de operandos na instrução p/ cada operação

```
• 3-operandos (RISC, ...)
```

ex: r1 = r2 + r3

• 2-operandos (IA-32, ...)

ex: r1 = r1 + r2

• 1-operando (microcontroladores, ...) ex: Acc= Acc+r1

• 0-operandos (stack-machine, ...) ex: ToS= ToS+2<sup>nd</sup>ToS

ToS: Top-of-Stack

localização dos operandos

- variáveis escalares, um só valor (em registos...)
- variáveis estruturadas (em memória...)

(Instruction Set Architecture) (3)



- operações num processador?
- como aceder a operandos?
- registos visíveis ao programador?

### Modos de aceder a operandos

- em arquiteturas RISC
  - em operações aritméticas/lógicas: operandos sempre em registo
  - em load/store:1 ou 2 modos de especificar o endereço de memória
- em CISC, exemplo: IA-32 (Intel Architecture 32-bits)

| Type      | Form                               | Operand value                      | Name                |
|-----------|------------------------------------|------------------------------------|---------------------|
| Immediate | \$Imm                              | Imm                                | Immediate           |
| Register  | $\mathbf{E}_a$                     | $R[E_a]$                           | Register            |
| Memory    | Imm                                | M[Imm]                             | Absolute            |
| Memory    | $(\mathbf{E}_{a})$                 | $M[R[\mathbf{E}_a]]$               | Indirect            |
| Memory    | $Imm(\mathbf{E}_b)$                | $M[Imm + R[E_b]]$                  | Base + displacement |
| Memory    | $(\mathbf{E}_{b},\mathbf{E}_{i})$  | $M[R[E_b] + R[E_i]]$               | Indexed             |
| Memory    | $Imm(\mathbf{E}_b,\mathbf{E}_i)$   | $M[Imm + R[E_b] + R[E_i]]$         | Indexed             |
| Memory    | $(, \mathbf{E}_i, s)$              | $M[R[E_i] \cdot s]$                | Scaled indexed      |
| Memory    | $Imm(, \mathbf{E}_i, s)$           | $M[Imm + R[\mathtt{E}_i] \cdot s]$ | Scaled Indexed      |
| Memory    | $(\mathbf{E}_b,\mathbf{E}_i,s)$    | $M[R[E_b] + R[E_i] \cdot s]$       | Scaled indexed      |
| Memory    | $Imm(\mathbf{E}_b,\mathbf{E}_i,s)$ | $M[Imm + R[E_b] + R[E_i] \cdot s]$ | Scaled indexed      |

(Instruction Set Architecture) (4)

从入

- operações num processador?
- como aceder a operandos?
- registos visíveis ao programador?

#### Registos visíveis ao programador (inteiros)

- em arquiteturas RISC: 32 registos genéricos...
- no IA-32:



<del>Tegisios visiveis ao programadoi :</del>

(Instruction Set Architecture) (5)



- tipos de instruções presentes num processador?
- formatos de instruções em linguagem máquina?

instruções de input/output?

#### Tipos de instruções presentes num processador

- transferência de informação
  - de/para registos/memória, ...
- operações aritméticas e lógicas
  - soma, subtração, multiplicação, divisão, ...
  - AND, OR, NOT, XOR, comparação, ...
  - deslocamento de bits, ...
- controlo do fluxo de execução
  - para apoio a estruturas de controlo
  - para apoio à invocação de procedimentos/funções
- outras...

(Instruction Set Architecture) (6)



#### Ex: instruções de transferência de info no IA-32

| mov              | S, D   | D←S                                    | Move (byte,wor                | d,long_word)      |
|------------------|--------|----------------------------------------|-------------------------------|-------------------|
| movzbl<br>movsbl | •      | D←ZeroExtend(S)<br>D←SignExtend(S)     | Move Byte-Long Move Byte-Long |                   |
| push<br>pop      | S<br>D | %esp ← %esp - 4; Mer D←Mem[%esp]; %esp |                               | Push<br>Pop       |
| lea              | S, D   | D <b>←</b> &S                          | Load Effective                | Address / Pointer |

**D** – destino: [Reg | Mem] **S** – *source*, fonte: [Imm | Reg | Mem]

D e S não podem ser ambos operandos em memória no IA-32

(Instruction Set Architecture) (7)



#### Ex: instruções aritméticas/lógicas no IA-32

| inc<br>dec<br>neg<br>not | D<br>D<br>D | D← D +1<br>D← D −1<br>D← -D<br>D← ~D                           | Increment Decrement Negate Complement |
|--------------------------|-------------|----------------------------------------------------------------|---------------------------------------|
| add                      | S, D        | $D \leftarrow D + S$ $D \leftarrow D - S$ $D \leftarrow D * S$ | Add                                   |
| sub                      | S, D        |                                                                | Subtract                              |
| imul                     | S, D        |                                                                | 32 bit Multiply                       |
| and                      | S, D        | D← D & S                                                       | And                                   |
| or                       | S, D        | D← D   S                                                       | Or                                    |
| xor                      | S, D        | D← D ^ S                                                       | Exclusive-Or                          |
| shl                      | k, D        | $D \leftarrow D << k$                                          | Left Shift                            |
| sar                      | k, D        | $D \leftarrow D >> k$                                          | Arithmetic Right Shift                |
| shr                      | k, D        | $D \leftarrow D >> k$                                          | Logical Right Shift                   |

(Instruction Set Architecture) (8)



#### Ex: instruções de controlo de fluxo no IA-32

| jmp                         | Label                            | %eip ← Label                | Unconditional jump                                                                                                             |
|-----------------------------|----------------------------------|-----------------------------|--------------------------------------------------------------------------------------------------------------------------------|
| je<br>js<br>jg<br>jge<br>ja | Label<br>Label<br>Label<br>Label |                             | Jump if Zero/Equal Jump if Negative Jump if Greater (signed >) Jump if Greater or equal (signed >=) Jump if Above (unsigned >) |
| call<br>ret                 | Label                            | pushl %eip; %e<br>popl %eip | eip ← Label Procedure call Procedure return                                                                                    |

(Instruction Set Architecture) (9)

registos visiveis ao programador?

tipos de instruções presentes num processador?



formatos de instruções em linguagem máquina?

· instruções de innut/outnut?

#### Formatos de instruções em linguagem máquina

campos duma instrução



- comprimento das instruções
  - variável (prós e contras; IA-32...)
  - fixo (prós e contras; RISC...)
- exemplos de formatos de instruções

(Instruction Set Architecture) (10)



#### Formatos de instruções no IA-32



(Instruction Set Architecture) (11)



### Formatos de instruções no MIPS (RISC)



(Instruction Set Architecture) (12)



#### **ARM Instruction Formats**

| 1.00                               | 31 | 30 29 | 28 | 27 | 26 | 25 | 24 | 23                      | 22 | 21 | 20 | 19 18 17 | 16            | 15                      | 14 13      | 12 | 11 10  | 9 | 8   | 7   | 6  | 5 | 4         | 3  | 2 | 1 | 0 |  |
|------------------------------------|----|-------|----|----|----|----|----|-------------------------|----|----|----|----------|---------------|-------------------------|------------|----|--------|---|-----|-----|----|---|-----------|----|---|---|---|--|
| data processing<br>immediate shift |    | cond  |    | 0  | 0  | 0  | c  | opcode S                |    | S  | Rn |          | Rd            |                         | shift amou |    |        | t | shi | 0   | Rm |   |           |    |   |   |   |  |
| data processing<br>register shift  |    | cond  |    | 0  | 0  | 0  | c  | opcode :                |    | S  | Rn | Rn       |               | Rd                      |            | Rs |        | ( | )   | shi | ft | 1 |           | Rı | m |   |   |  |
| data processing<br>immediate       |    | cond  |    | 0  | 0  | 1  | c  | opcode                  |    |    | S  | Rn       |               |                         | Rd         |    | rotate |   |     |     |    |   | immediate |    |   |   |   |  |
| load/store<br>immediate offset     |    | cond  |    | 0  | 1  | 0  | Р  | U B W L Rn Rd immediate |    |    |    |          |               |                         |            |    |        |   |     |     |    |   |           |    |   |   |   |  |
| load/store<br>register offset      |    | cond  |    | 0  | 1  | 1  | Р  | U                       | В  | W  | L  | Rn       |               | Rd shift amount shift 0 |            |    |        |   |     |     | Rı | m |           |    |   |   |   |  |
| load/store<br>multiple             |    | cond  |    | 1  | 0  | 0  | Р  | U                       | S  | W  | L  | Rn       | register list |                         |            |    |        |   |     |     |    |   |           |    |   |   |   |  |
| branch/branch<br>with link         |    | cond  |    | 1  | 0  | 1  | L  | L 24-bit offset         |    |    |    |          |               |                         |            |    |        |   |     |     |    |   |           |    |   |   |   |  |

- S = For data processing instructions, updates condition codes
- S = For load/store multiple instructions, execution restricted to supervisor mode
- P, U, W = distinguish between different types of addressing mode
- B = Unsigned byte (B==1) or word (B==0) access
- L = For load/store instructions, Load (L==1) or Store (L==0)
- L = For branch instructions, is return address stored in link register

<del>Tomatos de mstruções em imguagi</del>

(Instruction Set Architecture) (13)



• escalares multi-byte em memória?

#### Instruções de input/output

- finalidade
  - escrita de comandos
  - leitura de estado
  - escrita/leitura de dados
- tipologia:
  - instruções específicas (requer sinais de controlo no bus...)
  - idênticas ao acesso à memória (memory mapped I/O)

#### Escalares multi-byte em memória





#### **Gulliver's Travels**





Big-endians crack soft-boiled eggs at the big end, and little-endians crack them at the other end in the story.

#### Little-Endian vs. Big-Endian

## **Little-Endian vs. Big-Endian**Origin of the terms

Jonathan Swift, Gulliver's Travels

- A law requiring all citizens of Lilliput to break their soft-eggs at the little ends only
- A civil war breaking between the Little Endians and the Big-Endians, resulting in the Big Endians taking refuge on a nearby island, the kingdom of Blefuscu
- Satire over holy wars between Protestant Church of England and the Catholic Church of France



