# Memoria de la práctica 2

Manel Lurbe Sempere
Manuel José Martínez Baños

# Contenido

| Ejercicio 0                               |    |
|-------------------------------------------|----|
| Cache config L1u L2u                      |    |
| Cache config L1s L2s                      |    |
| Ejercicio 1                               |    |
| Resultados obtenidos                      |    |
| Grafico obtenido                          |    |
| Comentario sobre los resultados obtenidos | 6  |
| Ejercicio 2                               |    |
| Cache config Dual Core                    | 7  |
| Cache config Dual Procesor                | 8  |
| Script de simulación                      | g  |
| Mezcla 1                                  | g  |
| Mezcla 2                                  | 10 |
| Mezcla 3                                  |    |

|   | Mezcla 4                                   | 10 |
|---|--------------------------------------------|----|
|   | Script de obtención de resultados          | 11 |
|   | Resultados obtenidos                       | 11 |
|   | Grafico obtenido                           | 12 |
|   | Comentario sobre los resultados obtenidos. | 12 |
| Ε | jercicio 3                                 | 13 |
|   | Script de simulación                       | 13 |
|   | Script de obtención de resultados          | 14 |
|   | Cache config FIFO                          | 15 |
|   | Cache config LRU                           | 16 |
|   | Cache config Random                        | 17 |
|   | Resultados obtenidos                       | 18 |
|   | Gráficos obtenidos                         | 19 |
|   | Comentario sobre los resultados obtenidos  | 20 |

# Cache config L1u L2u

```
cacheconfig.l1u_l2u
[ CacheGeometry l1topo ]
Sets = 16
[ CacheGeometry 12topo ]
Sets = 32
Latency = 20
Topology = Bus
LinkWidth = 32
[ Net net-1 ]
Topology = Bus
LinkWidth = 32
Geometry = l1topo
Geometry = 12topo
HiNet = net-0
LoNet = net-1
[ MainMemory ]
HiNet = net-1
BlockSize = 64
[ Node 0 ]
Core = 0
Thread = 0
```

# Cache config L1s L2s

```
cacheconfig.l1s_l2s
    Topology = Bus
LinkWidth = 32
  [ Net net-1 ]
18 Topology = Bus
    Topology = Bus
LinkWidth = 32
  Geometry = 11topo
 4 Geometry = 12topo
   [ Cache i12 ]
Geometry = 12topo
40 HiNet = net-1
50 Thread = 0
```

## Resultados obtenidos

```
1 0.06841 0.07484 0.07161
2 0.1238 0.1337 0.1139
3 0.1029 0.1109 0.105
4 0.8832 0.8855 0.849
5
```

#### Grafico obtenido



#### Comentario sobre los resultados obtenidos

Viendo el grafico anterior vemos claramente que en todos los test la mejor configuración es L1 dividida y L2 unificada, seguidamente encontramos la configuración L1 y L2 unificadas, y por último tenemos la que resulta ser la que menos prestaciones nos ha demostrado, L1 y L2 divididas.

En el caso de las caches divididas L1 y L2 podemos decir que tienen el peor rendimiento de las 3 configuraciones porque tienen un espacio más limitado de cache que una unificada y si por ejemplo la cache de instrucciones no se llena y la de datos si, la cache de datos no va a poder usar el espacio vacío de la caché de instrucciones, cosa que en una unificada sí que se podría hacer de tal forma que si son necesarios menos bloques de datos y más de código estos se reparten de forma eficiente y transparente.

Las caches totalmente unificadas tampoco son la mejor opción ya que puede darse el caso de que haya muchos reemplazos en L1 y L2 por parte de las instrucciones sobre los datos y viceversa, por eso la mejor opción es buscar el punto intermedio que es L1 dividida y L2 unificada, así podemos ofrecer más almacenamiento a la caché que lo necesite (L2) y aseguremos un espacio reservado por lo menos para instrucciones y para datos (L1), de este modo en L1 no hay tanta "interferencias" de tipos(mezcla de instrucciones y datos).

En resumen, podemos decir, que la memoria en L1 es una zona más critica que en L2, por tanto, interesa, tener una L1 dividida para instrucciones y datos. Pero una L2 unificada, para que esta sea más grande y pueda almacenar <u>diferentes</u> tipos de datos, que pueden ser necesitados por otros recursos. Evitar de este modo lo máximo posibles fallos en la L2.

Así logramos, la mayoría de las veces, que en caso de fallo en L1 , acceda a L2 y aquí haya un "acierto" por tanto se produzca un ciclo de para.

# Cache config Dual Core

```
cachedualcore
    [ CacheGeometry litopo ]
    Topology = Bus
LinkWidth = 32
    Topology = Bus
LinkWidth = 32
21 [ Cache dl1-0 ]
    Geometry = 11topo
    LoNet = net-0
    [ Cache ill-1 ]
    Geometry = 11topo
    [ MainMemory ]
    ICache = il1-0
     Thread = 0
```

# Cache config Dual Procesor

```
cachedualprocesor
Topology = Bus
Topology = Bus
Topology = Bus
[ Cache dl1-1 ]
Geometry = 12topo
HiNet = net-0
LoNet = net-2
Latency = 200
[ Node 0 ]
DCache = dl1-0
ICache = il1-0
```

# Script de simulación

```
resfile="resultados_ejer2.res"

tempfile=$(mktemp)

rm -f $resfile

for workload in mezcla1 mezcla2 mezcla3 mezcla4; do

for config in cachedualcore cachedualprocesor; do

./m2s -cores 2 -cacheconfig $config -ctxconfig $workload >/dev/null 2>$tempfile

line=$(cat $tempfile | grep sim.ipc)

ipc=$(echo $line | awk '{print $2}')

echo -n "$ipc " >> $resfile

echo -n "."

done

echo >> $resfile

for workload in mezcla1 mezcla2 mezcla4; do

config in cachedualcore cachedualprocesor; do

./m2s -cores 2 -cacheconfig $config -ctxconfig $workload >/dev/null 2>$tempfile

line=$(cat $tempfile | grep sim.ipc)

ipc=$(echo $line | awk '{print $2}')

echo -n "$ipc " >> $resfile

done

rm -f $tempfile

echo

18
```

#### Mezcla 1

```
mezcla1

1  [ Context 0 ]

2  Exe = test-args.i386

3  Args = arg1 arg2

4

5  [ Context 1 ]

6  Exe = test-printf.i386
```

#### Mezcla 2

```
mezcla2

1  [ Context 0 ]

2  Exe = test-math.i386

3  
4  [ Context 1 ]

5  Exe = test-printf.i386

6
```

#### Mezcla 3

```
mezcla3

1  [ Context 0 ]

2  Exe = test-sort.i386

3  
4  [ Context 1 ]

5  Exe = test-args.i386

6  Args = arg1 arg2
```

#### Mezcla 4

```
mezclo4

1  [ Context 0 ]

2  Exe = test-sort.i386

3  
4  [ Context 1 ]

5  Exe = test-math.i386

6
```

### Script de obtención de resultados

```
#!/bin/sh
plotfile=$(mktemp)
cat << EOF >> $plotfile
XTics = 'mezcla1' 'mezcla2' 'mezcla3' 'mezcla4'
Key = 'DUAL-CORE' 'DUAL-PROCESSOR'
Averages = True
XLabel = 'Mezclas'
YLabel = 'IPC'
Title = 'Prestaciones para dualcore y dualprocesor'
EOF
cat resultados_ejer2.res >> $plotfile
//barplot.py $plotfile resultados_ejer2.eps
m -f $plotfile
```

#### Resultados obtenidos

#### Grafico obtenido



#### Comentario sobre los resultados obtenidos

En el grafico anterior vemos claramente que una configuración Dual-Processor saca mejores prestaciones que una configuración Dual-Core, ya que en la primera configuración tenemos caches individuales para cada procesador y en la segunda configuración tenemos una jerarquía de caches compartida para ambos procesadores. Esto provoca que haya reemplazos de un procesador sobre el otro derivando en una pérdida de prestaciones.

Como hemos visto en el apartado anterior test-sort tiene más IPC por eso en la mezcla 3 y 4, donde aparece test-sort, hace aumentar considerablemente el IPC en estas dos mezclas.

### Script de simulación

```
resfile2="resultados ejer3_INS.res"
  for config in ejer3LRU_cacheconfig.llu_l2u ejer3FIFO_cacheconfig.llu_l2u ejer3Random_cacheconfig.llu_l2u; do
     ./m2s -cacheconfig $config -report:cache report_cache $workload >/dev/null 2>$tempfile
     line=$(cat $tempfile | grep ll.hitratio)
    hitratio=$(echo $line | awk '{print $2}')
echo -n "$hitratio " >> $resfile
    num_instruccions=$(echo $line2 | awk '{print $2}')
echo -n "$num_instruccions " >> $resfile2
echo -n "."
```

#### Script de obtención de resultados

```
ejer3_remplazo.plot
    plotfile=$(mktemp)
    cat << EOF >> $plotfile
    XTics = 'test-args' 'test-printf' 'test-math' 'test-sort'
   Key = 'LRU' 'FIFO' 'Random'
    Averages = True
    XLabel = 'Benchmark'
    YLabel = 'HIT RATE'
   Title = 'Prestaciones para diferentes tipos de reemplazo'
    cat resultados_ejer3.res >> $plotfile
    ./barplot.py $plotfile resultados_ejer3.eps
    rm -f $plotfile
   plotfile=$(mktemp)
    cat << EOF >> $plotfile
   XTics = 'test-args' 'test-printf' 'test-math' 'test-sort'
   Key = 'LRU' 'FIFO' 'Random'
   Averages = True
    XLabel = 'Benchmark'
   YLabel = 'Num.Ins'
   Title = 'Num. instrucciones realizadas por los programas'
   cat resultados_ejer3_INS.res >> $plotfile
   ./barplot.py $plotfile resultados_ejer3_INS.eps
    rm -f $plotfile
   plotfile=$(mktemp)
29 cat << EOF >> $plotfile
   XTics = 'test-args' 'test-printf' 'test-math' 'test-sort'
   Key = 'LRU' 'FIFO' 'Random'
   Averages = True
33 XLabel = 'Benchmark'
    YLabel = 'Num.Remplazos'
   Title = 'Para Diferentes Politicas de Remplazo, Num.Remplazos realizados'
   cat resultados_ejer3_REMP.res >> $plotfile
   ./barplot.py $plotfile resultados_ejer3_REMP.eps
    rm -f $plotfile
```

## Cache config FIFO

```
ejer3FIFO_cacheconfig.l1u_l2u
[ CacheGeometry 11topo ]
Sets = 16
BlockSize = 64
Latency = 2
Policy = FIF0
[ CacheGeometry 12topo ]
Sets = 32
BlockSize = 64
[ Net net-0 ]
Topology = Bus
LinkWidth = 32
[ Net net-1 ]
Topology = Bus
LinkWidth = 32
Geometry = 11topo
LoNet = net-0
Geometry = 12topo
HiNet = net-0
LoNet = net-1
[ MainMemory ]
HiNet = net-1
BlockSize = 64
Latency = 200
[ Node 0 ]
Core = 0
Thread = 0
DCache = 11
ICache = 11
```

## Cache config LRU

```
ejer3LRU_cacheconfig.l1u_l2u
[ CacheGeometry 11topo ]
Sets = 16
BlockSize = 64
Latency = 2
[ CacheGeometry 12topo ]
Sets = 32
BlockSize = 64
Latency = 20
[ Net net-0 ]
Topology = Bus
LinkWidth = 32
[ Net net-1 ]
Topology = Bus
LinkWidth = 32
[ Cache 11 ]
Geometry = 11topo
LoNet = net-0
[ Cache 12 ]
Geometry = 12topo
HiNet = net-0
LoNet = net-1
[ MainMemory ]
HiNet = net-1
BlockSize = 64
Latency = 200
[ Node 0 ]
Core = 0
Thread = 0
DCache = 11
ICache = 11
```

# Cache config Random

```
ejer3Random_cacheconfig.l1u_l2u
[ CacheGeometry 11topo ]
[ CacheGeometry 12topo ]
Topology = Bus
Topology = Bus
LinkWidth = 32
Geometry = 11topo
Geometry = 12topo
LoNet = net-1
[ MainMemory ]
HiNet = net-1
[ Node 0 ]
Core = 0
Thread = 0
```

#### Resultados obtenidos

```
resultados_ejer3.res

1  0.2935  0.2707  0.2689

2  0.3053  0.2712  0.2866

3  0.3829  0.3417  0.3428

4  0.8293  0.8002  0.8067

5
```

1 Hit Rate

2 Reemplazo

```
resultados_ejer3_INS.res

1 20636 20636 20636

2 1660412 1660412 1660412

3 171496 171496 171496

4 5426759 5426759 5426759
```

3 Instrucciones

## Gráficos obtenidos



#### Comentario sobre los resultados obtenidos

En el ejercicio 3, si visualizamos la gráfica donde tenemos en cuenta el hit-rate, vemos que, en todo el uso de la política, LRU sale ganadora y muy ajustadas entre ellas la random y FIFO después.

LRU es la política con mejores prestaciones porque reemplaza los bloques que más antiguos que han sido usados. Este mecanismo se basa en pura heurística. Depende de un contador para poder conocer cuando han sido usados. Para después descartar aquellos con el contador menor.

LRU por tanto, tiene mayor ventaja que el resto, porque esos boques remplazados, tiene una probabilidad mayor de que no se vuelvan a necesitar.

Pero LRU tiene el inconveniente de que es más difícil de implementar, a parte, de que en L2 su uso es bastante mas ineficiente.

Si nos vamos más al detalle. Tenemos dos gráficas más, la que nos muestra el Número de instrucciones por cada programa y otra el número de reemplazamos.

Como vemos la relación está clara, a mayor cantidad de número de instrucciones, su número de reemplazos es mayor y por tanto los aciertos crecen, pero no siempre es así.

Hay que tener en cuenta que si un programa tiene muy pocas instrucciones, como es el caso de test-args, sus reemplazos serán muy escasos y su hit-rate también. No le da tiempo a acertar, porque de primeras la mayoría de veces falla al principio al no tener los valores por tanto al tener pocas instrucciones no necesitará cargar más "bloques" que contienen un conjunto de instrucciones.

En el caso de test-print el número de reemplazos es muy alto por lo que su tasa de acierto es muy baja, debido a la cantidad de veces que falla y debe reemplazar. Además, vemos que test-sort tiene un numero de instrucciones mayor que por ejemplo test-print y en cambio, el número de reemplazos es menor. Podemos concluir, que no siempre el número de instrucciones determina un número de reemplazos mayor y por tanto peor hit-rate.